亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

背景音樂(lè)(lè)

  • 高速實(shí)時(shí)信號(hào)處理系統(tǒng)的FPGA軟件設(shè)計(jì)與實(shí)現(xiàn).rar

    隨著現(xiàn)代DSP、FPGA等數(shù)字芯片的信號(hào)處理能力不斷提高,基于軟件無(wú)線電技術(shù)的現(xiàn)代通信與信息處理系統(tǒng)也得到了更為廣泛的應(yīng)用。軟件無(wú)線電的基本思想是以一個(gè)通用、標(biāo)準(zhǔn)、模塊化的硬件系統(tǒng)作為其應(yīng)用平臺(tái),把盡可能多的無(wú)線及個(gè)人通信和信號(hào)處理的功能用軟件來(lái)實(shí)現(xiàn),從而將無(wú)線通信新系統(tǒng)、新產(chǎn)品的開(kāi)發(fā)逐步轉(zhuǎn)移到軟件上來(lái)。另一方面,現(xiàn)代信號(hào)處理系統(tǒng)對(duì)數(shù)據(jù)的處理速度、處理精度和動(dòng)態(tài)范圍的要求也越來(lái)越高,需要每秒完成幾千萬(wàn)到幾百億次運(yùn)算。因此研制具備高速實(shí)時(shí)信號(hào)處理能力的通用硬件平臺(tái)越來(lái)越受到業(yè)界的重視。 @@ 目前的高速實(shí)時(shí)信號(hào)處理系統(tǒng)一般均采用DSP+FPGA的架構(gòu),其中DSP主要負(fù)責(zé)完成系統(tǒng)通信和基帶信號(hào)處理算法,而FPGA主要完成信號(hào)預(yù)處理等前端算法,并提供系統(tǒng)常用的各種外部接口邏輯。本文的主要工作就在于完成通用型高速實(shí)時(shí)信號(hào)處理系統(tǒng)的FPGA軟件設(shè)計(jì)。 @@ 本文提出了一種基于多DSP與FPGA的通用高速實(shí)時(shí)信號(hào)處理系統(tǒng)的架構(gòu)。綜合考慮各方面因素,作者選擇使用兩片ADSP-TS201浮點(diǎn)DSP以混合耦合模型構(gòu)成系統(tǒng)信號(hào)處理核心;以Xilinx公司最新的高性能FPGA Virtex-5系列的XC5VLX50T提供系統(tǒng)所需的各種接口,包括與ADSP-TS201的高速Linkport接口以及SPI、UART、SPORT等常用外設(shè)接口。此外,作者還選擇了ADSP-BF533定點(diǎn)DSP加入系統(tǒng)當(dāng)中以擴(kuò)展系統(tǒng)音視頻信號(hào)處理能力,體現(xiàn)系統(tǒng)的通用性。 @@ 基于FPGA的嵌入式系統(tǒng)設(shè)計(jì)正逐漸成為現(xiàn)代FPGA應(yīng)用的一個(gè)熱點(diǎn)。結(jié)合課題需要,作者以Xilinx公司的MicroBlze軟核處理器為核心在Virtex-5片內(nèi)設(shè)計(jì)了一個(gè)嵌入式系統(tǒng),完成了對(duì)CF卡、DDR2 SDRAM存儲(chǔ)器的讀寫控制,并利用片內(nèi)集成的三態(tài)以太網(wǎng)MAC硬核模塊,實(shí)現(xiàn)了系統(tǒng)與上位PC機(jī)之間的以太網(wǎng)通信鏈路。此外,為擴(kuò)展系統(tǒng)功能,適應(yīng)未來(lái)可能的軟件升級(jí),進(jìn)一步提高系統(tǒng)的通用性,還將嵌入式實(shí)時(shí)操作系統(tǒng)μC/OS-II移植到MicroBlaze處理器上。 @@ 最后,作者介紹了基于Xilinx RocketIO GTP收發(fā)器的高速串行傳輸設(shè)計(jì)的關(guān)鍵技術(shù)和基本的設(shè)計(jì)方法,充分體現(xiàn)了目前高速實(shí)時(shí)信號(hào)處理系統(tǒng)的發(fā)展要求和趨勢(shì)。 @@關(guān)鍵詞:高速實(shí)時(shí)信號(hào)處理;FPGA;Virtex-5;嵌入式系統(tǒng);MicroBlaze

    標(biāo)簽: FPGA 實(shí)時(shí)信號(hào) 處理系統(tǒng)

    上傳時(shí)間: 2013-05-17

    上傳用戶:wangchong

  • 擴(kuò)頻信號(hào)空域抗干擾濾波、碼捕獲的設(shè)計(jì)與FPGA實(shí)現(xiàn).rar

    直接序列擴(kuò)頻通信技術(shù),具有抗干擾、保密性強(qiáng)、可實(shí)現(xiàn)碼分多址通信和高精度測(cè)量的優(yōu)點(diǎn),其中信號(hào)的快速捕獲是擴(kuò)頻體制的關(guān)鍵。擴(kuò)頻系統(tǒng)雖然本身具有抗干擾能力,但在強(qiáng)干擾情況下,系統(tǒng)性能將嚴(yán)重惡化,大大影響捕獲的精度,甚至無(wú)法捕獲。因此,在接收機(jī)接收到信號(hào)以后,在捕獲前可以利用自適應(yīng)天線陣進(jìn)行抗干擾濾波,增強(qiáng)系統(tǒng)的抗干擾能力。同時(shí),抗干擾濾波可能會(huì)對(duì)擴(kuò)頻信號(hào)的捕獲帶來(lái)一定的影響,對(duì)這個(gè)問(wèn)題也需要進(jìn)行分析。 本文取材于“GPS空域抗干擾接收機(jī)”研究課題,以該課題為背景,從擴(kuò)頻信號(hào)捕獲的角度出發(fā),利用仿真數(shù)據(jù),針對(duì)自適應(yīng)天線陣抗干擾濾波和捕獲進(jìn)行Matlab仿真,研究分析不同的抗干擾濾波方案對(duì)擴(kuò)頻信號(hào)捕獲產(chǎn)生的影響,確定FPGA設(shè)計(jì)方案,在ISE中將設(shè)計(jì)方案實(shí)現(xiàn)為具體的VHDL程序,并通過(guò)Modelsim仿真比對(duì),為“GPS空域抗干擾接收機(jī)”課題研究中方案的確定提供了技術(shù)支撐。

    標(biāo)簽: FPGA 擴(kuò)頻信號(hào) 抗干擾

    上傳時(shí)間: 2013-04-24

    上傳用戶:diets

  • 基于FPGA的數(shù)字信號(hào)處理算法研究與高效實(shí)現(xiàn).rar

    現(xiàn)代數(shù)字信號(hào)處理對(duì)實(shí)時(shí)性提出了很高的要求,當(dāng)最快的數(shù)字信號(hào)處理器(DSP)仍無(wú)法達(dá)到速度要求時(shí),唯一的選擇是增加處理器的數(shù)目,或采用客戶定制的門陣列產(chǎn)品。隨著可編程邏輯器件技術(shù)的發(fā)展,具有強(qiáng)大并行處理能力的現(xiàn)場(chǎng)可編程門陣列(FPGA)在成本、性能、體積等方面都顯示出了優(yōu)勢(shì)。本文以此為背景,研究了基于FPGA的快速傅立葉變換、數(shù)字濾波、相關(guān)運(yùn)算等數(shù)字信號(hào)處理算法的高效實(shí)現(xiàn)。 首先,針對(duì)圖像聲納實(shí)時(shí)性的要求和FPGA片內(nèi)資源的限制,設(shè)計(jì)了級(jí)聯(lián)和并行遞歸兩種結(jié)構(gòu)的FFT處理器。文中詳細(xì)討論了利用流水線技術(shù)和并行處理技術(shù)提高FFT處理器運(yùn)算速度的方法,并針對(duì)蝶形運(yùn)算的特點(diǎn)提出了一些優(yōu)化和改進(jìn)措施。 其次,分析了具有相同結(jié)構(gòu)的數(shù)字濾波和相關(guān)運(yùn)算的特點(diǎn),采用了有乘法器和無(wú)乘法器兩種結(jié)構(gòu)實(shí)現(xiàn)乘累加(MAC)運(yùn)算。無(wú)乘法器結(jié)構(gòu)采用分布式算法(DA),將乘法運(yùn)算轉(zhuǎn)化為FPGA易于實(shí)現(xiàn)的查表和移位累加操作,顯著提高了運(yùn)算效率。此外,還對(duì)相關(guān)運(yùn)算的時(shí)域多MAC方法及頻域FFT方法進(jìn)行了研究。 最后,完成了圖像聲納預(yù)處理模塊。在一片EP2S60上實(shí)現(xiàn)了對(duì)160路信號(hào)的接收、濾波、正交變換以及發(fā)送等處理。實(shí)驗(yàn)表明,本論文所有算法均達(dá)到了設(shè)計(jì)要求。

    標(biāo)簽: FPGA 數(shù)字信號(hào)處理 算法研究

    上傳時(shí)間: 2013-06-09

    上傳用戶:zgu489

  • 空時(shí)域?qū)Ш较到y(tǒng)抗干擾算法研究及FPGA設(shè)計(jì).rar

    隨著敵對(duì)人為干擾的日益增多和電磁環(huán)境的日益惡劣,抗干擾逐漸成為衛(wèi)星導(dǎo)航接收機(jī)的必備能力之一。傳統(tǒng)的單天線多延遲系統(tǒng)僅從時(shí)域抗干擾,抑制干擾能力有限。利用陣列天線,增加空域自由度,通過(guò)空域—時(shí)域級(jí)聯(lián)或空時(shí)聯(lián)合處理能夠顯著增強(qiáng)導(dǎo)航信號(hào)接收機(jī)的抗干擾性能。多個(gè)天線以不同的方式放置,即不同的陣形,會(huì)使得導(dǎo)航接收機(jī)具有不同的空域抗干擾性能。針對(duì)多種陣形對(duì)空域抗干擾性能的影響差異,開(kāi)展了基于L陣、十字陣、均勻圓陣和帶圓心圓陣的自適應(yīng)抗干擾性能研究,分析了導(dǎo)致差異的原因,通過(guò)對(duì)比仿真,發(fā)現(xiàn)帶圓心的圓陣具有所選陣形中最優(yōu)的輸出信干噪比,進(jìn)一步推廣到空時(shí)自適應(yīng)抗干擾,也具有同樣的結(jié)論。結(jié)合工程實(shí)現(xiàn),基于FPGA完成空時(shí)抗干擾硬件模塊設(shè)計(jì),用Matlab產(chǎn)生的量化數(shù)據(jù)作為激勵(lì),對(duì)硬件模塊的輸出結(jié)果進(jìn)行分析,與非自適應(yīng)空時(shí)波束形成結(jié)果相比,實(shí)驗(yàn)驗(yàn)證了模塊的有效性;與Matlab仿真處理的結(jié)果相比,驗(yàn)證了模塊的正確性。多種陣形自適應(yīng)抗干擾性能差異的研究對(duì)于一定孔徑和陣元個(gè)數(shù)條件下的陣列布陣具有一定的參考價(jià)值,空時(shí)抗干擾硬件模塊是抗干擾系統(tǒng)的核心,所做工作對(duì)工程實(shí)現(xiàn)具有一定的借鑒意義。

    標(biāo)簽: FPGA 時(shí)域 導(dǎo)航系統(tǒng)

    上傳時(shí)間: 2013-05-28

    上傳用戶:thinode

  • Actel SmartFusion智能混合信號(hào)FPGA背景介紹

    Actel SmartFusion智能混合信號(hào)FPGA在單個(gè)器件中整合了已經(jīng)獲驗(yàn)證且高度靈活的ProASIC?3 FPGA架構(gòu)、先進(jìn)的混合信號(hào)功能以及一個(gè)ARM? Cortex?-M3硬核處理器。SmartFusion能夠?yàn)榍度胧较到y(tǒng)設(shè)計(jì)人員提供了多達(dá)50萬(wàn)門用戶邏輯、13.8 Kb的通用FPGA RAM、眾多系統(tǒng)外設(shè)和可編程模擬電路,以及一個(gè)包含了100 MHz Cortex-M3處理器(64 Kb SRAM 和 512 Kb閃存)的微控制器子系統(tǒng)(MSS)。

    標(biāo)簽: SmartFusion Actel FPGA 智能混合

    上傳時(shí)間: 2013-04-24

    上傳用戶:00.00

  • 基于FPGA的SCI串行通信接口的研究與實(shí)現(xiàn).rar

    國(guó)家863項(xiàng)目“飛行控制計(jì)算機(jī)系統(tǒng)FC通信卡研制”的任務(wù)是研究設(shè)計(jì)符合CPCI總線標(biāo)準(zhǔn)的FC通信卡。本課題是這個(gè)項(xiàng)目的進(jìn)一步引伸,用于設(shè)計(jì)SCI串行通信接口,以實(shí)現(xiàn)環(huán)上多計(jì)算機(jī)系統(tǒng)間的高速串行通信。 本文以此項(xiàng)目為背景,對(duì)基于FPGA的SCI串行通信接口進(jìn)行研究與實(shí)現(xiàn)。論文先概述SCI協(xié)議,接著對(duì)SCI串行通信接口的兩個(gè)模塊:SCI節(jié)點(diǎn)模型模塊和CPCI總線接口模塊的功能和實(shí)現(xiàn)進(jìn)行了詳細(xì)的論述。 SCI節(jié)模型包含Aurora收發(fā)模塊、中斷進(jìn)程、旁路FIFO、接受和發(fā)送存儲(chǔ)器、地址解碼、MUX。在SCI節(jié)點(diǎn)模型的實(shí)現(xiàn)上,利用FPGA內(nèi)嵌的RocketIO高速串行收發(fā)器實(shí)現(xiàn)主機(jī)之間的高速串行通信,并利用Aurora IP核實(shí)現(xiàn)了Aurora鏈路層協(xié)議;設(shè)計(jì)一個(gè)同步FIFO實(shí)現(xiàn)旁路FIFO;利用FPGA上的塊RAM實(shí)現(xiàn)發(fā)送和接收存儲(chǔ)器;中斷進(jìn)程、地址解碼和多路復(fù)合分別在控制邏輯中實(shí)現(xiàn)。 CPCI總線接口包括PCI核、PCI核的配置模塊以及用戶邏輯三個(gè)部分。本課題中,采用FPGA+PCI軟核的方法來(lái)實(shí)現(xiàn)CPCI總線接口。PCI核作為PCI總線與用戶邏輯之間的橋梁:PCI核的配置模塊負(fù)責(zé)對(duì)PCI核進(jìn)行配置,得到用戶需要的PCI核;用戶邏輯模塊負(fù)責(zé)實(shí)現(xiàn)整個(gè)通信接口具體的內(nèi)部邏輯功能;并引入中斷機(jī)制來(lái)提高SCI通信接口與主機(jī)之間數(shù)據(jù)交換的速率。 設(shè)計(jì)選用硬件描述語(yǔ)言VerilogHDL和VHDL,在開(kāi)發(fā)工具Xilinx ISE7.1中完成整個(gè)系統(tǒng)的設(shè)計(jì)、綜合、布局布線,利用Modelsim進(jìn)行功能及時(shí)序仿真,使用DriverWorks為SCI串行通信接口編寫WinXP下的驅(qū)動(dòng)程序,用VC++6.0編寫相應(yīng)的測(cè)試應(yīng)用程序。最后,將FPGA設(shè)計(jì)下載到FC通信卡中運(yùn)行,并利用ISE內(nèi)嵌的ChipScope Pro虛擬邏輯分析儀對(duì)設(shè)計(jì)進(jìn)行驗(yàn)證,運(yùn)行結(jié)果正常。 文章最后分析傳輸性能上的原因,指出工作中的不足之處和需要進(jìn)一步完善的地方。

    標(biāo)簽: FPGA SCI 串行通信接口

    上傳時(shí)間: 2013-04-24

    上傳用戶:竺羽翎2222

  • 數(shù)字電視地面廣播傳輸系統(tǒng)發(fā)端FPGA設(shè)計(jì)與實(shí)現(xiàn).rar

    本項(xiàng)目完成的是基于中國(guó)“數(shù)字電視地面廣播傳輸系統(tǒng)幀結(jié)構(gòu)、信道編碼和調(diào)制”國(guó)家標(biāo)準(zhǔn)的發(fā)射端系統(tǒng)FPGA設(shè)計(jì)與實(shí)現(xiàn)。在本設(shè)計(jì)中,系統(tǒng)采用了Stratix系列的EP1S80F1020C5 FPGA為基礎(chǔ)構(gòu)建的主硬件處理平臺(tái)。對(duì)于發(fā)射端系統(tǒng),數(shù)據(jù)處理部分的擾碼器(隨機(jī)化)、前向糾錯(cuò)編碼(FEC)、符號(hào)星座映射、符號(hào)交織、系統(tǒng)信息復(fù)用、頻域交織、幀體數(shù)據(jù)處理(OFDM調(diào)制)、同步PN頭插入、以及信號(hào)成形4倍插值滾降濾波器(SRRC)等各模塊都是基于FPGA硬件設(shè)計(jì)實(shí)現(xiàn)的。其中關(guān)鍵技術(shù):TDS-OFDM技術(shù)及其和絕對(duì)時(shí)間同步的復(fù)幀結(jié)構(gòu)、信號(hào)幀的頭和幀體保護(hù)技術(shù)、低密度校驗(yàn)糾錯(cuò)碼(LDPC)等,體現(xiàn)了國(guó)標(biāo)的自主創(chuàng)新特點(diǎn),為數(shù)字電視領(lǐng)域首次采用。其硬件實(shí)現(xiàn),亦尚未有具體產(chǎn)品參考。 本文首先介紹了當(dāng)今國(guó)內(nèi)外數(shù)字電視的發(fā)展現(xiàn)狀,中國(guó)數(shù)字電視地面廣播傳輸國(guó)家標(biāo)準(zhǔn)的頒布背景。并對(duì)國(guó)標(biāo)系統(tǒng)技術(shù)原理框架,發(fā)端系統(tǒng)的整體結(jié)構(gòu)以及FPGA設(shè)計(jì)的相關(guān)知識(shí)進(jìn)行了簡(jiǎn)要介紹。在此基礎(chǔ)上,第三章重點(diǎn)、詳細(xì)地介紹了基于FPGA實(shí)現(xiàn)的發(fā)射端系統(tǒng)各主要功能模塊的具體結(jié)構(gòu)設(shè)計(jì),論述了系統(tǒng)中各功能模塊的FPGA設(shè)計(jì)和實(shí)現(xiàn),包括設(shè)計(jì)方案、算法和結(jié)構(gòu)的選取、FPGA實(shí)現(xiàn)、仿真分析等。第四章介紹了對(duì)整個(gè)系統(tǒng)的級(jí)連調(diào)試過(guò)程中,對(duì)系統(tǒng)結(jié)構(gòu)進(jìn)行的優(yōu)化調(diào)整,并對(duì)級(jí)連后的整個(gè)系統(tǒng)的性能進(jìn)行了仿真、分析和驗(yàn)證。作者在項(xiàng)目中完成的工作主要有: 1.閱讀相關(guān)資料,了解并分析國(guó)標(biāo)系統(tǒng)的技術(shù)結(jié)構(gòu)和原理,分解其功能模塊。 2.制定了基于國(guó)標(biāo)的發(fā)端系統(tǒng)FPGA實(shí)現(xiàn)的框架及各模塊的接口定義。 3.調(diào)整和改進(jìn)了3780點(diǎn)IFFT OFDM調(diào)制模塊及滾降濾波器模塊的FPGA設(shè)計(jì)并驗(yàn)證。 4.完成了擾碼器、前向糾錯(cuò)編碼、符號(hào)星座映射、符號(hào)交織、系統(tǒng)信息復(fù)用、頻域交織、幀體數(shù)據(jù)處理、同步PN頭插入、以及信號(hào)成形4倍插值滾降濾波器等功能模塊的FPGA設(shè)計(jì)和驗(yàn)證。 5.在系統(tǒng)級(jí)連調(diào)試中,利用各模塊數(shù)據(jù)結(jié)構(gòu)特點(diǎn),優(yōu)化系統(tǒng)模塊結(jié)構(gòu)。 6.完成了整個(gè)發(fā)射端系統(tǒng)FPGA部分的調(diào)試、分析和驗(yàn)證。

    標(biāo)簽: FPGA 數(shù)字電視 地面廣播

    上傳時(shí)間: 2013-04-24

    上傳用戶:zzbbqq99n

  • 基于FPGA的噪聲調(diào)頻雷達(dá)信號(hào)處理系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).rar

    雷達(dá)截獲接收機(jī)、反輻射導(dǎo)彈等電子設(shè)備的使用對(duì)軍用雷達(dá)的生存構(gòu)成了嚴(yán)重威脅。因此,雷達(dá)必須避免被敵方電子設(shè)備截獲和干擾。這種形式下噪聲雷達(dá)應(yīng)運(yùn)而生,其中一種很成熟的便是噪聲調(diào)頻雷達(dá)。上世紀(jì)八十年代,我們課題組成功研制了噪聲調(diào)頻雷達(dá)原理樣機(jī)。雖然該雷達(dá)具有十分優(yōu)異的LPI性能,但是限于當(dāng)時(shí)的電子技術(shù)水平,該雷達(dá)采用模擬器件實(shí)現(xiàn),使得雷達(dá)的體積較大、工作穩(wěn)定性受外界環(huán)境影響大,在小型化、高精度的應(yīng)用領(lǐng)域受到諸多限制。FPGA是上世紀(jì)八十年代發(fā)展起來(lái)的數(shù)字技術(shù),具有體積小、精度高、穩(wěn)定性好和速度快等特點(diǎn)。 本文在噪聲雷達(dá)課題組研究的基礎(chǔ)上,設(shè)計(jì)實(shí)現(xiàn)噪聲調(diào)頻雷達(dá)信號(hào)處理系統(tǒng)。內(nèi)容安排如下:第一章介紹噪聲雷達(dá)的研究背景和發(fā)展前景;第二章介紹噪聲調(diào)頻雷達(dá)的原理,證明混頻器輸出信號(hào)各態(tài)歷經(jīng)性;第三章介紹FPGA開(kāi)發(fā)軟硬件環(huán)境;第四章詳細(xì)闡述基于FPGA技術(shù)的噪聲調(diào)頻雷達(dá)信號(hào)處理系統(tǒng)設(shè)計(jì)和系統(tǒng)中關(guān)鍵模塊的設(shè)計(jì)實(shí)現(xiàn);第五章對(duì)設(shè)計(jì)的FPGA信號(hào)處理系統(tǒng)進(jìn)行仿真和驗(yàn)證。最后,第六章對(duì)全文進(jìn)行總結(jié),指出了設(shè)計(jì)中的不足和須改進(jìn)的地方。

    標(biāo)簽: FPGA 噪聲調(diào)頻 雷達(dá)信號(hào)

    上傳時(shí)間: 2013-05-21

    上傳用戶:天涯

  • 基于FPGA的GPIB控制器的IP核設(shè)計(jì).rar

    當(dāng)前,片上系統(tǒng)(SOC)已成為系統(tǒng)實(shí)現(xiàn)的主流技術(shù)。流片風(fēng)險(xiǎn)與費(fèi)用增加、上市時(shí)間壓力加大、產(chǎn)品功能愈加復(fù)雜等因素使得SOC產(chǎn)業(yè)逐漸劃分為IP提供者、SOC設(shè)計(jì)服務(wù)者和芯片集成者三個(gè)層次。SOC設(shè)計(jì)已走向基于IP集成的平臺(tái)設(shè)計(jì)階段,經(jīng)過(guò)嚴(yán)格驗(yàn)證質(zhì)量可靠的IP核成為SOC產(chǎn)業(yè)中的重要一環(huán)。 GPIB控制器芯片是組建自動(dòng)測(cè)試系統(tǒng)的核心,在測(cè)試領(lǐng)域應(yīng)用廣泛。本人通過(guò)查閱大量的技術(shù)資料,分析了集成電路在國(guó)內(nèi)外發(fā)展的最新動(dòng)態(tài),提出了基于FPGA的自主知識(shí)產(chǎn)權(quán)的GPIB控制器IP核的設(shè)計(jì)和實(shí)現(xiàn)。 本文首先討論了基于FPGA的GPIB控制器的背景意義,接著對(duì)FPGA開(kāi)發(fā)所具備的基本知識(shí)作了簡(jiǎn)要介紹。文中對(duì)GPIB總線進(jìn)行了簡(jiǎn)單的描述,根據(jù)芯片設(shè)計(jì)的主要思想,重點(diǎn)在于論述怎樣用FPGA來(lái)實(shí)現(xiàn)IEEE-488.2協(xié)議,并詳細(xì)闡述了GPIB控制器的十種接口功能及其狀態(tài)機(jī)的IP核實(shí)現(xiàn)。同時(shí),對(duì)數(shù)據(jù)通路也進(jìn)行了較為細(xì)致的說(shuō)明。在設(shè)計(jì)的時(shí)候采用基于模塊化設(shè)計(jì)思想,用VerilogHDL語(yǔ)言完成各模塊功能描述,通過(guò)Synplifv軟件的綜合,用Modelsim對(duì)設(shè)計(jì)進(jìn)行了前、后仿真。最后利用生成的模塊符號(hào)采取類似畫(huà)電路圖的方法完成整個(gè)系統(tǒng)芯片的lP軟核設(shè)計(jì),并用EDA工具下載到了FPGA上。 為了更好地驗(yàn)證設(shè)計(jì)思想,借助EDA工具對(duì)GPIB控制器的工作狀態(tài)進(jìn)行了軟件仿真,給出仿真結(jié)果,仿真波形驗(yàn)證了GPIB控制器的工作符合預(yù)想。最后,本文對(duì)基于FPGA的GPIB控制器的IP核設(shè)計(jì)過(guò)程進(jìn)行了總結(jié),展望了當(dāng)前GPIB控制器設(shè)計(jì)的發(fā)展趨勢(shì),指出了開(kāi)展進(jìn)一步研究需要做的工作。

    標(biāo)簽: FPGA GPIB 控制器

    上傳時(shí)間: 2013-06-12

    上傳用戶:mqien

  • 基于DSPFPGA的圖像處理電路板硬件設(shè)計(jì).rar

    波前處理機(jī)是自適應(yīng)光學(xué)系統(tǒng)中實(shí)時(shí)信號(hào)處理和運(yùn)算的核心,隨著自適應(yīng)光學(xué)系統(tǒng)得發(fā)展,波前傳感器的采樣頻率越來(lái)越高,這就要求波前處理機(jī)必須有更強(qiáng)的數(shù)據(jù)處理能力以保證系統(tǒng)的實(shí)時(shí)性。在整個(gè)波前處理機(jī)的工作流程中,對(duì)CCD傳來(lái)的實(shí)時(shí)圖像數(shù)據(jù)進(jìn)行實(shí)時(shí)處理是第一步,也是十分重要的一步。如果不能保證圖像處理的實(shí)時(shí)性,那么后續(xù)的處理過(guò)程都無(wú)從談起。因此,研制高性能的圖像處理平臺(tái),對(duì)波前處理機(jī)性能的提高具有十分重要的意義。 論文介紹了本研究課題的背景以及國(guó)內(nèi)外圖像處理技術(shù)的應(yīng)用和發(fā)展?fàn)顩r,接著介紹了傳統(tǒng)的專用和通用圖像處理系統(tǒng)的結(jié)構(gòu)、特點(diǎn)和模型,并通過(guò)分析DSP芯片以及DSP系統(tǒng)的特點(diǎn),提出了基于DSP和FPGA芯片的實(shí)時(shí)圖像處理系統(tǒng)。該系統(tǒng)不同于傳統(tǒng)基于PC機(jī)模式的圖像處理系統(tǒng),發(fā)揮了DSP和FPGA兩者的優(yōu)勢(shì),能更好地提高圖像處理系統(tǒng)實(shí)時(shí)性能,同時(shí)也最大可能地降低成本。 論文根據(jù)圖像處理系統(tǒng)的設(shè)計(jì)目的、應(yīng)用需求確定了器件的選型。介紹了主要的器件,接著從系統(tǒng)架構(gòu)、邏輯結(jié)構(gòu)、硬件各功能模塊組成等方面詳細(xì)介紹了DSP+FPGA圖像處理系統(tǒng)硬件設(shè)計(jì),并分析了包括各種參數(shù)指標(biāo)選擇、連接方式在內(nèi)的具體設(shè)計(jì)方法以及應(yīng)該注意的問(wèn)題。 論文在闡述傳輸線理論的基礎(chǔ)上,在制作PCB電路板的過(guò)程中,針對(duì)高速電路設(shè)計(jì)中易出現(xiàn)的問(wèn)題,詳細(xì)分析了高速PCB設(shè)計(jì)中的信號(hào)完整性問(wèn)題,包括反射、串?dāng)_等,說(shuō)明了高速PCB的信號(hào)完整性、電源完整性和電磁兼容性問(wèn)題及其解決方法,進(jìn)行了一定的理論和技術(shù)探討和研究。 論文還介紹了基于FPGA的邏輯設(shè)計(jì),包括了圖像采集模塊的工作原理、設(shè)計(jì)方案和SDRAM控制器的設(shè)計(jì),介紹了SDRAM的基本操作和工作時(shí)序,重點(diǎn)闡述系統(tǒng)中可編程器件內(nèi)部模塊化SDRAM控制器的設(shè)計(jì)及仿真結(jié)果。 論文最后描述了硬件系統(tǒng)的測(cè)試及調(diào)試流程,并給出了部分的調(diào)試結(jié)果。 該系統(tǒng)主要優(yōu)點(diǎn)有:實(shí)時(shí)性、高速性。硬件設(shè)計(jì)的執(zhí)行速度,在高速DSP和FPGA中實(shí)現(xiàn)信號(hào)處理算法程序,保證了系統(tǒng)實(shí)時(shí)性的實(shí)現(xiàn);性價(jià)比高。自行研究設(shè)計(jì)的電路及硬件系統(tǒng)比較好的解決了高速實(shí)時(shí)圖像處理的需求。

    標(biāo)簽: DSPFPGA 圖像處理 電路板

    上傳時(shí)間: 2013-05-30

    上傳用戶:fxf126@126.com

主站蜘蛛池模板: 准格尔旗| 高尔夫| 天等县| 镇远县| 浦东新区| 璧山县| 墨竹工卡县| 青岛市| 米脂县| 平乐县| 丹江口市| 丰都县| 衡阳市| 稷山县| 隆林| 鲁山县| 文水县| 乳源| 汤阴县| 梅州市| 淮安市| 平罗县| 开鲁县| 商都县| 迭部县| 会东县| 明溪县| 儋州市| 林西县| 兴和县| 涞水县| 江陵县| 留坝县| 信宜市| 娄烦县| 封丘县| 杭锦旗| 三江| 原平市| 湖北省| 息烽县|