專輯類-數(shù)字處理及顯示技術(shù)專輯-106冊(cè)-9138M 數(shù)字圖像處理-K.R.Castkeman-583頁(yè)-26.1M.pdf
上傳時(shí)間: 2013-07-17
上傳用戶:Yukiseop
專輯類-單片機(jī)專輯-258冊(cè)-4.20G I2C-總線8-位遠(yuǎn)程I-O-擴(kuò)展口芯片PCF8574-的原.pdf
上傳時(shí)間: 2013-05-29
上傳用戶:15679277906
用C51編寫單片機(jī)延時(shí)函數(shù) ,測(cè)試和計(jì)算了一些已有的延時(shí)函數(shù)。
上傳時(shí)間: 2013-07-02
上傳用戶:西伯利亞狼
單片機(jī)延時(shí)計(jì)算小工具,非常實(shí)用的,希望對(duì)單片機(jī)開(kāi)發(fā)的學(xué)習(xí)者有用。
標(biāo)簽: 單片機(jī) 延時(shí)計(jì)算 程序
上傳時(shí)間: 2013-05-19
上傳用戶:
近年來(lái),以電池作為電源的微電子產(chǎn)品得到廣泛使用,因而迫切要求采用低電源電壓的模擬電路來(lái)降低功耗。目前低電壓、低功耗的模擬電路設(shè)計(jì)技術(shù)正成為微電子行業(yè)研究的熱點(diǎn)之一。 在模擬集成電路中,運(yùn)算放大器是最基本的電路,所以設(shè)計(jì)低電壓、低功耗的運(yùn)算放大器非常必要。在實(shí)現(xiàn)低電壓、低功耗設(shè)計(jì)的過(guò)程中,必須考慮電路的主要性能指標(biāo)。由于電源電壓的降低會(huì)影響電路的性能,所以只實(shí)現(xiàn)低壓、低功耗的目標(biāo)而不實(shí)現(xiàn)優(yōu)良的性能(如高速)是不大妥當(dāng)?shù)摹?論文對(duì)國(guó)內(nèi)外的低電壓、低功耗模擬電路的設(shè)計(jì)方法做了廣泛的調(diào)查研究,分析了這些方法的工作原理和各自的優(yōu)缺點(diǎn),在吸收這些成果的基礎(chǔ)上設(shè)計(jì)了一個(gè)3.3 V低功耗、高速、軌對(duì)軌的CMOS/BiCMOS運(yùn)算放大器。在設(shè)計(jì)輸入級(jí)時(shí),選擇了兩級(jí)直接共源一共柵輸入級(jí)結(jié)構(gòu);為穩(wěn)定運(yùn)放輸出共模電壓,設(shè)計(jì)了共模負(fù)反饋電路,并進(jìn)行了共?;芈费a(bǔ)償;在偏置電路設(shè)計(jì)中,電流鏡負(fù)載并不采用傳統(tǒng)的標(biāo)準(zhǔn)共源-共柵結(jié)構(gòu),而是采用適合在低壓工況下的低壓、寬擺幅共源-共柵結(jié)構(gòu);為了提高效率,在設(shè)計(jì)時(shí)采用了推挽共源極放大器作為輸出級(jí),輸出電壓擺幅基本上達(dá)到了軌對(duì)軌;并采用帶有調(diào)零電阻的密勒補(bǔ)償技術(shù)對(duì)運(yùn)放進(jìn)行頻率補(bǔ)償。 采用標(biāo)準(zhǔn)的上華科技CSMC 0.6μpm CMOS工藝參數(shù),對(duì)整個(gè)運(yùn)放電路進(jìn)行了設(shè)計(jì),并通過(guò)了HSPICE軟件進(jìn)行了仿真。結(jié)果表明,當(dāng)接有5 pF負(fù)載電容和20 kΩ負(fù)載電阻時(shí),所設(shè)計(jì)的CMOS運(yùn)放的靜態(tài)功耗只有9.6 mW,時(shí)延為16.8ns,開(kāi)環(huán)增益、單位增益帶寬和相位裕度分別達(dá)到82.78 dB,52.8 MHz和76°,而所設(shè)計(jì)的BiCMOS運(yùn)放的靜態(tài)功耗達(dá)到10.2 mW,時(shí)延為12.7 ns,開(kāi)環(huán)增益、單位增益帶寬和相位裕度分別為83.3 dB、75 MHz以及63°,各項(xiàng)技術(shù)指標(biāo)都達(dá)到了設(shè)計(jì)要求。
標(biāo)簽: CMOSBiCMOS 低壓 低功耗
上傳時(shí)間: 2013-06-29
上傳用戶:saharawalker
現(xiàn)場(chǎng)可編程門陣列(FPGA)的發(fā)展已經(jīng)有二十多年,從最初的1200門發(fā)展到了目前數(shù)百萬(wàn)門至上千萬(wàn)門的單片F(xiàn)PGA芯片?,F(xiàn)在,F(xiàn)PGA已廣泛地應(yīng)用于通信、消費(fèi)類電子和車用電子類等領(lǐng)域,但國(guó)內(nèi)市場(chǎng)基本上是國(guó)外品牌的天下。 在高密度FPGA中,芯片上時(shí)鐘分布質(zhì)量變的越來(lái)越重要,時(shí)鐘延遲和時(shí)鐘偏差已成為影響系統(tǒng)性能的重要因素。目前,為了消除FPGA芯片內(nèi)的時(shí)鐘延遲,減小時(shí)鐘偏差,主要有利用延時(shí)鎖相環(huán)(DLL)和鎖相環(huán)(PLL)兩種方法,而其各自又分為數(shù)字設(shè)計(jì)和模擬設(shè)計(jì)。雖然用模擬的方法實(shí)現(xiàn)的DLL所占用的芯片面積更小,輸出時(shí)鐘的精度更高,但從功耗、鎖定時(shí)間、設(shè)計(jì)難易程度以及可復(fù)用性等多方面考慮,我們更愿意采用數(shù)字的方法來(lái)實(shí)現(xiàn)。 本論文是以Xilinx公司Virtex-E系列FPGA為研究基礎(chǔ),對(duì)全數(shù)字延時(shí)鎖相環(huán)(DLL)電路進(jìn)行分析研究和設(shè)計(jì),在此基礎(chǔ)上設(shè)計(jì)出具有自主知識(shí)產(chǎn)權(quán)的模塊電路。 本文作者在一年多的時(shí)間里,從對(duì)電路整體功能分析、邏輯電路設(shè)計(jì)、晶體管級(jí)電路設(shè)計(jì)和仿真以及最后對(duì)設(shè)計(jì)好的電路仿真分析、電路的優(yōu)化等做了大量的工作,通過(guò)比較DLL與PLL、數(shù)字DLL與模擬DLL,深入的分析了全數(shù)字DLL模塊電路組成結(jié)構(gòu)和工作原理,設(shè)計(jì)出了符合指標(biāo)要求的全數(shù)字DLL模塊電路,為開(kāi)發(fā)自我知識(shí)產(chǎn)權(quán)的FPGA奠定了堅(jiān)實(shí)的基礎(chǔ)。 本文先簡(jiǎn)要介紹FPGA及其時(shí)鐘管理技術(shù)的發(fā)展,然后深入分析對(duì)比了DLL和PLL兩種時(shí)鐘管理方法的優(yōu)劣。接著詳細(xì)論述了DLL模塊及各部分電路的工作原理和電路的設(shè)計(jì)考慮,給出了全數(shù)字DLL整體架構(gòu)設(shè)計(jì)。最后對(duì)DLL整體電路進(jìn)行整體仿真分析,驗(yàn)證電路功能,得出應(yīng)用參數(shù)。在設(shè)計(jì)中,用Verilog-XL對(duì)部分電路進(jìn)行數(shù)字仿真,Spectre對(duì)進(jìn)行部分電路的模擬仿真,而電路的整體仿真工具是HSIM。 本設(shè)計(jì)采用TSMC0.18μmCMOS工藝庫(kù)建模,設(shè)計(jì)出的DLL工作頻率范圍從25MHz到400MHz,工作電壓為1.8V,工作溫度為-55℃~125℃,最大抖動(dòng)時(shí)間為28ps,在輸入100MHz時(shí)鐘時(shí)的功耗為200MW,達(dá)到了國(guó)外同類產(chǎn)品的相應(yīng)指標(biāo)。最后完成了輸出電路設(shè)計(jì),可以實(shí)現(xiàn)時(shí)鐘占空比調(diào)節(jié),2倍頻,以及1.5、2、2.5、3、4、5、8、16時(shí)鐘分頻等時(shí)鐘頻率合成功能。
標(biāo)簽: FPGA 全數(shù)字 延時(shí)
上傳時(shí)間: 2013-06-10
上傳用戶:yd19890720
介紹了由Flash單片機(jī)AT89C2051及數(shù)碼語(yǔ)音芯片 ISD256o組成的電腦語(yǔ)音系統(tǒng)。設(shè)計(jì)出了系統(tǒng)的硬件電路, 給出了錄、放音實(shí)用的源程序。
上傳時(shí)間: 2013-04-24
上傳用戶:wangzhen1990
音圈電機(jī)(VoiceCoilMotor,簡(jiǎn)稱VCM)是特種直線電機(jī),其工作原理與揚(yáng)聲器的音圈類似。其最突出的特點(diǎn)是體積小、重量輕,動(dòng)作速度快,可以達(dá)到很高的定位精度,推力均勻。自從問(wèn)世以來(lái),廣泛的應(yīng)用在計(jì)算機(jī)存儲(chǔ)設(shè)備、航天儀器(例如航天制冷機(jī))、精密測(cè)距儀器(例如霍爾位移測(cè)量裝置)、精密車床以及移動(dòng)電話中。目前,生產(chǎn)出的VCM電機(jī)廣泛應(yīng)用于消費(fèi)類和生產(chǎn)類市場(chǎng),特別是高檔家用電器和計(jì)算機(jī)中。 針對(duì)目前我國(guó)VCM結(jié)構(gòu)設(shè)計(jì)的不足及工藝的落后,本文結(jié)合現(xiàn)有的加工工藝,研究永磁VCM的設(shè)計(jì)及結(jié)構(gòu)優(yōu)化,具體內(nèi)容如下: 首先,介紹VCM工作原理,以及內(nèi)磁式與外磁式、長(zhǎng)音圈與短音圈、動(dòng)圈式與動(dòng)鐵式、直線式與搖臂式等不同結(jié)構(gòu)VCM及相應(yīng)特點(diǎn),闡述了力矩常數(shù)的意義及其對(duì)電機(jī)性能的影響,并詳細(xì)介紹了VCM在光盤驅(qū)動(dòng)器、硬盤驅(qū)動(dòng)器,以及在電刷試驗(yàn)臺(tái)(提供靜壓力)中的典型應(yīng)用。 其次,從電機(jī)電磁場(chǎng)的基本理論出發(fā),介紹有限元及其在電磁場(chǎng)仿真計(jì)算中的應(yīng)用,并采用有限元軟件ANSYS,結(jié)合實(shí)際算例,對(duì)VCM進(jìn)行建模和仿真。 再次,文中詳細(xì)介紹了永磁VCM的設(shè)計(jì)過(guò)程,提出了設(shè)計(jì)方法以供參考,其中包含了定量計(jì)算,包括了永磁體材料的選擇、體積的計(jì)算,音圈的設(shè)計(jì)(匝數(shù)計(jì)算及選型),以及電機(jī)整體的機(jī)械結(jié)構(gòu)設(shè)計(jì)。 最后,結(jié)合設(shè)計(jì)VCM應(yīng)當(dāng)遵循的原則,提出了若干結(jié)構(gòu)優(yōu)化設(shè)計(jì)方案。在理論推導(dǎo)和分析的基礎(chǔ)上,結(jié)合仿真軟件ANSYS,對(duì)幾種結(jié)構(gòu)分別進(jìn)行了電機(jī)電磁場(chǎng)以及電機(jī)性能的仿真分析,其中包括:采用釹鐵硼永磁的單勵(lì)磁結(jié)構(gòu)VCM與傳統(tǒng)鐵氧體VCM的性能差異;增加極靴對(duì)VCM性能影響;增加短路環(huán)及變換結(jié)構(gòu)對(duì)VCM動(dòng)態(tài)響應(yīng)速度的影響等。
標(biāo)簽: 磁場(chǎng) 優(yōu)化設(shè)計(jì) 計(jì)算 音圈電機(jī)
上傳時(shí)間: 2013-06-10
上傳用戶:wanghui2438
一種8 位I/O口的單片機(jī)顯示器和鍵盤接口
上傳時(shí)間: 2013-07-29
上傳用戶:標(biāo)點(diǎn)符號(hào)
(臺(tái)達(dá))開(kāi)關(guān)電源基本原理與設(shè)計(jì)介紹,比較實(shí)用
標(biāo)簽: 開(kāi)關(guān)電源
上傳時(shí)間: 2013-06-15
上傳用戶:ybysp008
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1