亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

終端裝置

  • FPGA可配置端口電路的設(shè)計

    可配置端口電路是FPGA芯片與外圍電路連接關(guān)鍵的樞紐,它有諸多功能:芯片與芯片在數(shù)據(jù)上的傳遞(包括對輸入信號的采集和輸出信號輸出),電壓之間的轉(zhuǎn)換,對外圍芯片的驅(qū)動,完成對芯片的測試功能以及對芯片電路保護等。 本文采用了自頂向下和自下向上的設(shè)計方法,依據(jù)可配置端口電路能實現(xiàn)的功能和工作原理,運用Cadence的設(shè)計軟件,結(jié)合華潤上華0.5μm的工藝庫,設(shè)計了一款性能、時序、功耗在整體上不亞于xilinx4006e[8]的端口電路。主要研究以下幾個方面的內(nèi)容: 1.基于端口電路信號寄存器的采集和輸出方式,本論文設(shè)計的端口電路可以通過配置將它設(shè)置成單沿或者雙沿的觸發(fā)方式[7],并完成了Verilog XL和Hspiee的功能和時序仿真,且建立時間小于5ns和保持時間在0ns左右。和xilinx4006e[8]相比較滿足設(shè)計的要求。 2.基于TAP Controller的工作原理及它對16種狀態(tài)機轉(zhuǎn)換的控制,對16種狀態(tài)機的轉(zhuǎn)換完成了行為級描述和實現(xiàn)了捕獲、移位、輸出、更新等主要功能仿真。 3.基于邊界掃描電路是對觸發(fā)器級聯(lián)的構(gòu)架這一特點,設(shè)計了一款邊界掃描電路,并運用Verilog XL和Hspiee對它進行了功能和時序的仿真。達到對芯片電路測試設(shè)計的要求。 4.對于端口電路來講,有時需要將從CLB中的輸出數(shù)據(jù)實現(xiàn)異或、同或、與以及或的功能,為此本文采用二次函數(shù)輸出的電路結(jié)構(gòu)來實現(xiàn)以上的功能,并運用Verilog XL和Hspiee對它進行了功能和時序的仿真。滿足設(shè)計要求。 5.對于0.5μm的工藝而言,輸入端口的電壓通常是3.3V和5V,為此根據(jù)設(shè)置不同的上、下MOS管尺寸來調(diào)整電路的中點電壓,將端口電路設(shè)計成3.3V和5V兼容的電路,通過仿真性能上已完全達到這一要求。此外,在輸入端口處加上擴散電阻R和電容C組成噪聲濾波電路,這個電路能有效地抑制加到輸入端上的白噪聲型噪聲電壓[2]。 6.在噪聲和延時不影響電路正常工作的范圍內(nèi),具有三態(tài)控制和驅(qū)動大負載的功能。通過對管子尺寸的大小設(shè)置和驅(qū)動大小的仿真表明:在實現(xiàn)TTL高電平輸出時,最大的驅(qū)動電流達到170mA,而對應(yīng)的xilinx4006e的TTL高電平最大驅(qū)動電流為140mA[8];同樣,在實現(xiàn)CMOS高電平最大驅(qū)動電流達到200mA,而xilinx4006e的CMOS驅(qū)動電流達到170[8]mA。 7.與xilinx4006e端口電路相比,在延時和面積以及功耗略大的情況下,本論文研究設(shè)計的端口電路增加了雙沿觸發(fā)、將輸出數(shù)據(jù)實現(xiàn)二次函數(shù)的輸出方式、通過添加譯碼器將配置端口的數(shù)目減少的新的功能,且驅(qū)動能力更加強大。

    標簽: FPGA 可配置 端口 電路

    上傳時間: 2013-06-03

    上傳用戶:aa54

  • 基于FPGA的高光譜圖像實時端元提取

    由于遙感器的空間分辨力的限制以及自然界地物的復(fù)雜性,混合像元普遍存在于遙感圖像中,為了提高遙感應(yīng)用的精度,就必須解決混合像元的分解問題。而端元提取,則是光譜解混合的重要組成部分。然而,高光譜圖像巨大的數(shù)據(jù)量和...

    標簽: FPGA 高光譜圖像

    上傳時間: 2013-06-07

    上傳用戶:維子哥哥

  • TCP IP 服務(wù)端與客戶端示例程序

    TcpIp使用方法 在服務(wù)端運行tcp.exe, 在另一臺與之在同一network的客戶端上運行tcplnk.exe, 規(guī)定相同的port, 在服務(wù)端上begin, 在客戶端上輸入服務(wù)器的IP地址,connect, 客戶端上編輯框中的字符便可send到客戶端的編輯框中。

    標簽: TCP IP 服務(wù)端 程序

    上傳時間: 2013-04-24

    上傳用戶:asdfasdfd

  • MPEG4網(wǎng)絡(luò)視頻服務(wù)器客戶端圖象監(jiān)控軟件

    ·MPEG4網(wǎng)絡(luò)視頻服務(wù)器客戶端圖象監(jiān)控軟件,可以實現(xiàn)4分割顯示文件列表:   DvsUser   .......\AviManager.cpp   .......\AviManager.h   .......\BlockSock.cpp   .......\BlockSock.h   .......\ConfigPage1.cpp &nb

    標簽: MPEG4 網(wǎng)絡(luò)視頻 服務(wù)器 圖象

    上傳時間: 2013-07-03

    上傳用戶:nunnzhy

  • LM3S系列ADC例程內(nèi)置的溫度傳感器

    LM3S系列ADC例程:內(nèi)置的溫度傳感器

    標簽: LM3S ADC 內(nèi)置 溫度傳感器

    上傳時間: 2013-04-24

    上傳用戶:qunquan

  • 51單片機端MODBUSRTU協(xié)議

    51單片機端 MODBUS RTU 協(xié)議 51單片機端 MODBUS RTU 協(xié)議

    標簽: MODBUSRTU 51單片機 協(xié)議

    上傳時間: 2013-04-24

    上傳用戶:WS Rye

  • 異步FIFO是用來適配不同異步FIFO采用了格雷(GRAY)變換技術(shù)和雙端口RAM實現(xiàn)了不同時鐘域之間的數(shù)據(jù)無損傳輸

    異步FIFO是用來適配不同時鐘域之間的相位差和頻率飄移的重要模塊。本文設(shè)計的異步FIFO采用了格雷(GRAY)變換技術(shù)和雙端口RAM實現(xiàn)了不同時鐘域之間的數(shù)據(jù)無損傳輸。該結(jié)構(gòu)利用了GRAY變換的特點,使得整個系統(tǒng)可靠性高和抗干擾能力強,系統(tǒng)可以工作在讀寫時鐘頻率漂移達到正負300PPM的惡劣環(huán)境。并且由于采用了模塊化結(jié)構(gòu),使得系統(tǒng)具有良好的可擴充性。

    標簽: FIFO GRAY RAM 適配

    上傳時間: 2013-08-08

    上傳用戶:13817753084

  • FPGA中雙向端口IO的研究

    FPGA中雙向端口IO的研究FPGA中雙向端口IO的研究.

    標簽: FPGA 雙向端口

    上傳時間: 2013-08-09

    上傳用戶:fdfadfs

  • FPGA開發(fā)板上寫的Verilog代碼 功能是從電腦端發(fā)送一個字節(jié)

    FPGA開發(fā)板上寫的Verilog代碼:\r\n功能是從電腦端發(fā)送一個字節(jié),然后把它接收回來。\r\n

    標簽: Verilog FPGA 開發(fā)板 代碼

    上傳時間: 2013-08-15

    上傳用戶:copu

  • FPGA中雙向端口I/O的設(shè)計

    :針對現(xiàn)場可編程門陣列(FPGA)芯片的特點,研究FPGA中雙向端口I/O的設(shè)計,同時給出仿真初始化雙向端口I/O的方法。采用這種雙向端口的設(shè)計方法,選用Xilinx的Spartan2E芯片設(shè)計一個多通道圖像信號處理系統(tǒng)。

    標簽: FPGA 雙向端口

    上傳時間: 2013-08-17

    上傳用戶:xiaoyunyun

主站蜘蛛池模板: 丰县| 红原县| 宿松县| 定西市| 重庆市| 五常市| 庆安县| 赣榆县| 毕节市| 象州县| 贵阳市| 始兴县| 怀远县| 平山县| 浦江县| 涟源市| 边坝县| 锦州市| 桃江县| 彭山县| 泾源县| 屯门区| 津南区| 祁连县| 临颍县| 新巴尔虎右旗| 苏尼特右旗| 乌拉特前旗| 顺义区| 会东县| 元氏县| 巢湖市| 永胜县| 日土县| 阜南县| 舟曲县| 邛崃市| 镇平县| 柏乡县| 耒阳市| 吉林市|