電子式互感器與傳統(tǒng)電磁式互感器相比,在帶寬、絕緣和成本等方面具有優(yōu)勢(shì),因而代表了高電壓等級(jí)電力系統(tǒng)中電流和電壓測(cè)量的一種極具吸引力的發(fā)展方向。隨著信息技術(shù)的發(fā)展和電力市場(chǎng)中競(jìng)爭(zhēng)機(jī)制的形成,電子式互感器成為人們研究的熱點(diǎn);越來(lái)越多的新技術(shù)被引入到電子式互感器設(shè)計(jì)中,以提高其工作可靠性,降低運(yùn)行總成本,減小對(duì)生態(tài)環(huán)境的壓力。本文圍繞電子式互感器實(shí)用化中的關(guān)鍵技術(shù)而展開(kāi)理論與實(shí)驗(yàn)研究,具體包括新型傳感器、雙傳感器的數(shù)據(jù)融合算法、數(shù)字接口、組合式電源、低功耗技術(shù)和自監(jiān)測(cè)功能的實(shí)現(xiàn)等。 目前電子式電流互感器(ECT)大多數(shù)采用單傳感器開(kāi)環(huán)結(jié)構(gòu),對(duì)每個(gè)環(huán)節(jié)的精度和可靠性的要求都很高,嚴(yán)重制約了ECT整體性能的提高,影響其實(shí)用化。本文介紹了新型傳感器~鐵心線圈式低功率電流傳感器(LPET)和印刷電路板(PCB)空心線圈及其數(shù)字積分器,在此基礎(chǔ)上設(shè)計(jì)了一種基于LPCT和PCB空心線圈的組合結(jié)構(gòu)的新型電流傳感器。該結(jié)構(gòu)具有并聯(lián)的特點(diǎn),結(jié)合了這兩種互感器的優(yōu)點(diǎn),采用數(shù)據(jù)融合算法來(lái)處理兩路信號(hào),實(shí)現(xiàn)高精度測(cè)量和提高系統(tǒng)可靠性,并探索出辨別LPET飽和的新方法。試驗(yàn)和仿真結(jié)果表明,這種新型電流傳感器可以覆蓋較大的電流測(cè)量范圍,達(dá)到IEC 60044-8標(biāo)準(zhǔn)中關(guān)于測(cè)量(幅值誤差)、保護(hù)(復(fù)合誤差)和暫態(tài)響應(yīng)(峰值)的準(zhǔn)確度要求,能夠作為多用途電流傳感器使用。 在電子式電壓互感器方面,基于精密電阻分壓器的新型傳感器在原理、結(jié)構(gòu)和輸出信號(hào)等方面與傳統(tǒng)的電壓互感器有很大不同,本文設(shè)計(jì)了一種可替代10kV電磁式電壓互感器的精密電阻分壓器。通過(guò)試驗(yàn)研究與計(jì)算分析,得出其性能主要受電阻特性和雜散電容的影響,并給出了減小其誤差的方法。測(cè)試結(jié)果表明,設(shè)計(jì)的10kV精密電阻分壓器的準(zhǔn)確度滿足IEC 60044-7標(biāo)準(zhǔn)要求,可達(dá)0.2級(jí)。 電子式互感器的關(guān)鍵技術(shù)之一是內(nèi)部的數(shù)字化以及其標(biāo)準(zhǔn)化接口,本文以10kV組合型電子式互感器為對(duì)象設(shè)計(jì)了一種實(shí)用化的數(shù)字系統(tǒng)。以精密電阻分壓器作為電壓傳感器,電流傳感器則采用基于數(shù)據(jù)融合算法的LPCT和PCB空心線圈的組合結(jié)構(gòu)。本文首先解決了互感器間的同步與傳感器間的內(nèi)部同步問(wèn)題,進(jìn)而依照IEC61850-9-1標(biāo)準(zhǔn),實(shí)現(xiàn)了組合型電子式互感器的100M以太網(wǎng)接口。 電子式電流互感器在高電壓等級(jí)的應(yīng)用研究中,ECT高壓側(cè)的電源問(wèn)題是關(guān)鍵技術(shù)之一。論文首先分析了兩種電源方案:取電CT電源和激光電源。取電CT電源通過(guò)一個(gè)特制的電流互感器(取電CT),直接從高壓側(cè)母線電流中獲取電能。在取電CT和整流橋之間設(shè)計(jì)一個(gè)串聯(lián)電感,大大降低了施加在整流橋上的的感應(yīng)電壓并限制了取電CT的輸出電流,起到了穩(wěn)定電壓和保護(hù)后續(xù)電路的作用。激光電源方案以先進(jìn)的光電轉(zhuǎn)換器、半導(dǎo)體激光二極管和光纖為基礎(chǔ),單獨(dú)一根上行光纖同時(shí)完成供能和控制信號(hào)的傳輸,在不影響光供能穩(wěn)定性的情況下,數(shù)據(jù)通信完成在短暫的供能間隔中。在高電位端控制信號(hào)通過(guò)在能量變換電路中增加一個(gè)比較器電路被提取出來(lái)。本文還提出了一種將兩種供能方式結(jié)合使用的組合電源,并設(shè)計(jì)了這兩種電源之間的切換方法,解決了取電CT電源的死區(qū)問(wèn)題,延長(zhǎng)了激光器的使用壽命。作為綜合應(yīng)用實(shí)例,設(shè)計(jì)并完成了以LPCT為傳感器、由組合電源供能、采用低功耗技術(shù)的高壓電子式電流互感器。互感器高壓側(cè)的一次轉(zhuǎn)換器能夠提供兩路傳感器數(shù)據(jù)通道,并且具有溫度補(bǔ)償和采集通道的自校正功能,在更寬溫度、更大電流范圍內(nèi)保證了極高的測(cè)量精度:互感器低電位端的二次轉(zhuǎn)換器具有數(shù)字和模擬接口,可以接收數(shù)據(jù)并發(fā)送命令來(lái)控制一次轉(zhuǎn)換器,包括同步和校正命令在內(nèi)的數(shù)據(jù)信號(hào)可以通過(guò)同一根供能光纖傳送到一次轉(zhuǎn)換器。該互感器具有在線監(jiān)測(cè)功能,這種預(yù)防性維護(hù)和自檢測(cè)功能夠提示維護(hù)或提出警告,提高了可靠性。系統(tǒng)測(cè)試表明:具有低功耗光纖發(fā)射驅(qū)動(dòng)電路的一次轉(zhuǎn)換器平均功耗在40mw以下:上行光纖中通信波特率可以達(dá)到200kb/s,下行光纖中更是高達(dá)2Mb/s;系統(tǒng)準(zhǔn)確度同時(shí)滿足IEC6044-8標(biāo)準(zhǔn)對(duì)0.2S級(jí)測(cè)量和5TPE級(jí)保護(hù)電子式互感器的要求。
標(biāo)簽: 電子式互感器 關(guān)鍵技術(shù)
上傳時(shí)間: 2013-06-09
上傳用戶:handless
隨著計(jì)算機(jī)技術(shù)的迅猛發(fā)展,受其影響的儀器行業(yè)也發(fā)生了巨大的變革,即儀器的手動(dòng)操作使用改為計(jì)算機(jī)控制自動(dòng)測(cè)試。隨著自動(dòng)測(cè)試技術(shù)和程控儀器的發(fā)展,除了要求物理硬件接口標(biāo)準(zhǔn)化外,也要求軟件控制標(biāo)準(zhǔn)化。 硬件方面,從20世紀(jì)50代自動(dòng)測(cè)試概念建立起,經(jīng)過(guò)初期專(zhuān)用接口、半專(zhuān)用接口到20世紀(jì)80年代中期才普及推廣開(kāi)放式標(biāo)準(zhǔn)接口總線,如RS232串行通信接口總線、GPIB通用接口總線、PXI計(jì)算機(jī)外圍儀器系統(tǒng)總線、VXI塊式儀器系統(tǒng)總線等。 軟件方面,1987年6月頒布的IEEE488.2(程控儀器消息交換協(xié)議)標(biāo)準(zhǔn)首先解決了數(shù)據(jù)結(jié)構(gòu)方面的問(wèn)題,但仍將大量的器件語(yǔ)義留給設(shè)計(jì)者自由定義。1990年4月,國(guó)際上九家儀器公司在IEEE488.2基礎(chǔ)上提出了SCPI(Standard Commands for Programmable Instruments程控儀器標(biāo)準(zhǔn)命令),才使程控儀器器件數(shù)據(jù)和命令得到標(biāo)準(zhǔn)化。SCPI的總目標(biāo)是縮短自動(dòng)測(cè)試系統(tǒng)程序開(kāi)發(fā)時(shí)間,保護(hù)儀器制造者和使用者雙方的硬、軟件投資,為儀器控制和數(shù)據(jù)利用提供廣泛兼容的編碼環(huán)境。 儀器接收到SCPI消息后進(jìn)行響應(yīng):接收字符串消息、詞法分析、語(yǔ)法分析、中間代碼生成、優(yōu)化和目標(biāo)代碼生成,語(yǔ)法分析模塊的性能直接影響到程控執(zhí)行效率。為了進(jìn)一步簡(jiǎn)化儀器內(nèi)語(yǔ)法分析模塊、提高程控執(zhí)行效率,本課題提出了在接口電路中加入解析模塊的思想,可將控制器發(fā)送到儀器的SCPI消息即復(fù)雜的ASCII碼字符串轉(zhuǎn)變?yōu)楹?jiǎn)單的二進(jìn)制代碼。采用此解析模塊將大大簡(jiǎn)化儀器設(shè)計(jì)者的軟件工作,既能實(shí)現(xiàn)儀器語(yǔ)言標(biāo)準(zhǔn)化又能提高儀器對(duì)遠(yuǎn)程 控制的響應(yīng)速度,這在研究實(shí)驗(yàn)室內(nèi)的自制儀器時(shí)將是很有用的。 儀器接口有很多種,本課題主要討論了RS232和GPIB兩種接口。本設(shè)計(jì)中儀器接口板是獨(dú)立于儀器的,與儀器單獨(dú)使用微處理器,若要與儀器連接實(shí)現(xiàn)通信只需在兩微處理器之間進(jìn)行通信即可,這樣做的目的是:一方面可以不影響儀器的設(shè)計(jì)和操作,一方面可以實(shí)現(xiàn)接口板的通用性和儀器的可換性。針對(duì)于RS232接口為一簡(jiǎn)單接口,我先將工作重心放在軟件設(shè)計(jì)上,主要考慮怎樣把復(fù)雜的ASCII碼字符串解析為簡(jiǎn)單的二進(jìn)制代碼。針對(duì)于GPIB接口,軟件設(shè)計(jì)的主要部分已完成,再把工作重心放在硬件設(shè)計(jì)上,采用性價(jià)比更高的CPID實(shí)現(xiàn)GPIB接口芯片NAT9914。為了觀察解析結(jié)果還加入了LCD顯示。本設(shè)計(jì)在開(kāi)發(fā)通用的、低價(jià)的儀器接口板方面做了一個(gè)有益的嘗試,為進(jìn)一步的自動(dòng)測(cè)試系統(tǒng)研究打下了基礎(chǔ)。 關(guān)鍵詞:儀器;SCPI;RS232接口;GPIB接口;CPLD
標(biāo)簽: SCPI 儀器接口 模塊設(shè)計(jì)
上傳時(shí)間: 2013-04-24
上傳用戶:Andy123456
MSP430定時(shí)器的使用,有詳細(xì)的例子程序和講解,是新手學(xué)習(xí)的好資料哦
上傳時(shí)間: 2013-07-08
上傳用戶:西伯利亞狼
ADS使用教程,對(duì)初學(xué)ARM的學(xué)者有很大的幫助
上傳時(shí)間: 2013-05-15
上傳用戶:cy1109
一本很好的匯編語(yǔ)言教程,跟大家一起分享 課程介紹 第1章 預(yù)備知識(shí) 1.1 匯編語(yǔ)言的由來(lái)及其特點(diǎn) 1 機(jī)器語(yǔ)言 2 匯編語(yǔ)言 3 匯編程序 4 匯編語(yǔ)言的主要特點(diǎn) 5 匯編語(yǔ)言的使用領(lǐng)域 1.2 數(shù)據(jù)的表示和類(lèi)型 1 數(shù)值數(shù)據(jù)的表示 2 非數(shù)值數(shù)據(jù)的表示 3 基本的數(shù)據(jù)類(lèi)型 1.3 習(xí)題 第2章 CPU資源和存儲(chǔ)器 2.1 寄存器組 1 寄存器組 2 通用寄存器的作用 3 專(zhuān)用寄存器的作用 2.2 存儲(chǔ)器的管理模式 1 16位微機(jī)的內(nèi)存管理模式 2 32位微機(jī)的內(nèi)存管理模式 2.3 習(xí)題 第3章 操作數(shù)的尋址方式 3.1 立即尋址方式 3.2 寄存器尋址方式 3.3 直接尋址方式 3.4 寄存器間接尋址方式 3.5 寄存器相對(duì)尋址方式 3.6 基址加變址尋址方式 3.7 相對(duì)基址加變址尋址方式 3.8 32位地址的尋址方式 3.9 操作數(shù)尋址方式的小結(jié) 3.10 習(xí)題 第4章 標(biāo)識(shí)符和表達(dá)式 4.1 標(biāo)識(shí)符 4.2 簡(jiǎn)單內(nèi)存變量的定義 1 內(nèi)存變量定義的一般形式 2 字節(jié)變量 3 字變量 4 雙字變量 5 六字節(jié)變量 6 八字節(jié)變量 7 十字節(jié)變量 4.3 調(diào)整偏移量偽指令 1 偶對(duì)齊偽指令 2 對(duì)齊偽指令 3 調(diào)整偏移量偽指令 4 偏移量計(jì)數(shù)器的值 4.4 復(fù)合內(nèi)存變量的定義 1 重復(fù)說(shuō)明符 2 結(jié)構(gòu)類(lèi)型的定義 3 聯(lián)合類(lèi)型的定義 4 記錄類(lèi)型的定義 5 數(shù)據(jù)類(lèi)型的自定義 4.5 標(biāo)號(hào) 4.6 內(nèi)存變量和標(biāo)號(hào)的屬性 1 段屬性操作符 2 偏移量屬性操作符 3 類(lèi)型屬性操作符 4 長(zhǎng)度屬性操作符 5 容量屬性操作符 6 強(qiáng)制屬性操作符 7 存儲(chǔ)單元?jiǎng)e名操作符 4.7 表達(dá)式 1 進(jìn)制偽指令 2 數(shù)值表達(dá)式 3 地址表達(dá)式 4.8 符號(hào)定義語(yǔ)句 1 等價(jià)語(yǔ)句 2 等號(hào)語(yǔ)句 3 符號(hào)名定義語(yǔ)句 4.9 習(xí)題 第5章 微機(jī)CPU的指令系統(tǒng) 5.1 匯編語(yǔ)言指令格式 1 指令格式 2 了解指令的幾個(gè)方面 5.2 指令系統(tǒng) 1 數(shù)據(jù)傳送指令 2 標(biāo)志位操作指令 3 算術(shù)運(yùn)算指令 4 邏輯運(yùn)算指令 5 移位操作指令 6 位操作指令 7 比較運(yùn)算指令 8 循環(huán)指令 9 轉(zhuǎn)移指令 10 條件設(shè)置字節(jié)指令 11 字符串操作指令 12 ASCII-BCD碼調(diào)整指令 13 處理器指令 5.3 習(xí)題 第6章 程序的基本結(jié)構(gòu) 6.1 程序的基本組成 1 段的定義 2 段寄存器的說(shuō)明語(yǔ)句 3 堆棧段的說(shuō)明 4 源程序的結(jié)構(gòu) 6.2 程序的基本結(jié)構(gòu) 1 順序結(jié)構(gòu) 2 分支結(jié)構(gòu) 3 循環(huán)結(jié)構(gòu) 6.3 段的基本屬性 1 對(duì)齊類(lèi)型 2 組合類(lèi)型 3 類(lèi)別 4 段組 6.4 簡(jiǎn)化的段定義 1 存儲(chǔ)模型說(shuō)明偽指令 2 簡(jiǎn)化段定義偽指令 3 簡(jiǎn)化段段名的引用 6.5 源程序的輔助說(shuō)明偽指令 1 模塊名定義偽指令 2 頁(yè)面定義偽指令 3 標(biāo)題定義偽指令 4 子標(biāo)題定義偽指令 6.6 習(xí)題 第7章 子程序和庫(kù) 7.1 子程序的定義 7.2 子程序的調(diào)用和返回指令 1 調(diào)用指令 2 返回指令 7.3 子程序的參數(shù)傳遞 1 寄存器傳遞參數(shù) 2 存儲(chǔ)單元傳遞參數(shù) 3 堆棧傳遞參數(shù) 7.4 寄存器的保護(hù)與恢復(fù) 7.5 子程序的完全定義 1 子程序完全定義格式 2 子程序的位距 3 子程序的語(yǔ)言類(lèi)型 4 子程序的可見(jiàn)性 5 子程序的起始和結(jié)束操作 6 寄存器的保護(hù)和恢復(fù) 7 子程序的參數(shù)傳遞 8 子程序的原型說(shuō)明 9 子程序的調(diào)用偽指令 10 局部變量的定義 7.6 子程序庫(kù) 1 建立庫(kù)文件命令 2 建立庫(kù)文件舉例 3 庫(kù)文件的應(yīng)用 4 庫(kù)文件的好處 7.7 習(xí)題 第8章 輸入輸出和中斷 8.1 輸入輸出的基本概念 1 I/O端口地址 2 I/O指令 8.2 中斷 1 中斷的基本概念 2 中斷指令 3 中斷返回指令 4 中斷和子程序 8.3 中斷的分類(lèi) 1 鍵盤(pán)輸入的中斷功能 2 屏幕顯示的中斷功能 3 打印輸出的中斷功能 4 串行通信口的中斷功能 5 鼠標(biāo)的中斷功能 6 目錄和文件的中斷功能 7 內(nèi)存管理的中斷功能 8 讀取和設(shè)置中斷向量 8.4 習(xí)題 第9章 宏 9.1 宏的定義和引用 1 宏的定義 2 宏的引用 3 宏的參數(shù)傳遞方式 4 宏的嵌套定義 5 宏與子程序的區(qū)別 9.2 宏參數(shù)的特殊運(yùn)算符 1 連接運(yùn)算符 2 字符串整體傳遞運(yùn)算符 3 字符轉(zhuǎn)義運(yùn)算符 4 計(jì)算表達(dá)式運(yùn)算符 9.3 與宏有關(guān)的偽指令 1 局部標(biāo)號(hào)偽指令 2 取消宏定義偽指令 3 中止宏擴(kuò)展偽指令 9.4 重復(fù)匯編偽指令 1 偽指令REPT 2 偽指令I(lǐng)RP 3 偽指令I(lǐng)RPC 9.5 條件匯編偽指令 1 條件匯編偽指令的功能 2 條件匯編偽指令的舉例 9.6 宏的擴(kuò)充 1 宏定義形式 2 重復(fù)偽指令REPEAT 3 循環(huán)偽指令WHILE 4 循環(huán)偽指令FOR 5 循環(huán)偽指令FORC 6 轉(zhuǎn)移偽指令GOTO 7 宏擴(kuò)充的舉例 8 系統(tǒng)定義的宏 9.7 習(xí)題 第10章 應(yīng)用程序的設(shè)計(jì) 10.1 字符串的處理程序 10.2 數(shù)據(jù)的分類(lèi)統(tǒng)計(jì)程序 10.3 數(shù)據(jù)轉(zhuǎn)換程序 10.4 文件操作程序 10.5 動(dòng)態(tài)數(shù)據(jù)的編程 10.6 COM文件的編程 10.7 駐留程序 10.8 程序段前綴及其應(yīng)用 1 程序段前綴的字段含義 2 程序段前綴的應(yīng)用 10.9 習(xí)題 第11章 數(shù)值運(yùn)算協(xié)處理器 11.1 協(xié)處理器的數(shù)據(jù)格式 1 有符號(hào)整數(shù) 2 BCD碼數(shù)據(jù) 3 浮點(diǎn)數(shù) 11.2 協(xié)處理器的結(jié)構(gòu) 11.3 協(xié)處理器的指令系統(tǒng) 1 操作符的命名規(guī)則 2 數(shù)據(jù)傳送指令 3 數(shù)學(xué)運(yùn)算指令 4 比較運(yùn)算指令 5 超越函數(shù)運(yùn)算指令 6 常數(shù)操作指令 7 協(xié)處理器控制指令 11.4 協(xié)處理器的編程舉例 11.5 習(xí)題 第12章 匯編語(yǔ)言和C語(yǔ)言 12.1 匯編語(yǔ)言的嵌入 12.2 C語(yǔ)言程序的匯編輸出 12.3 一個(gè)具體的例子 12.4 習(xí)題 附錄
上傳時(shí)間: 2013-07-05
上傳用戶:hw1688888
本課題是在課題組已實(shí)現(xiàn)的高速串行通信平臺(tái)的基礎(chǔ)上,進(jìn)一步引伸,設(shè)計(jì)開(kāi)源的PCI軟核通信模塊替代Xilinx公司提供的LogiCORE PCI核,力求在從模式下,做到占用資源更少,傳輸速度更快,也為以后實(shí)現(xiàn)更完整的功能提供平臺(tái)。 本文以此為背景,基于FPGA平臺(tái),搭建以開(kāi)源的PCI軟核為核心的串行通信接口平臺(tái),使其成為PCI總線與用戶邏輯之間的橋梁,使用戶邏輯避開(kāi)與復(fù)雜的PCI總線協(xié)議。本課題采用Spartan-II FPGA芯片XC2S200-6FG456C系統(tǒng)開(kāi)發(fā)板作為串行通信接口的硬件實(shí)驗(yàn)平臺(tái),實(shí)現(xiàn)了支持配置讀/寫(xiě)交易、單數(shù)據(jù)段讀/寫(xiě)、突發(fā)模式讀/寫(xiě)、命令/地址譯碼功能和數(shù)據(jù)傳送錯(cuò)誤檢測(cè)與處理功能的PCI軟核。 本文主要闡述了以PCI軟核為核心的串行通信平臺(tái)的實(shí)現(xiàn),首先介紹了PCI軟核的編程語(yǔ)言、軟件工具和硬件實(shí)驗(yàn)平臺(tái)Spartan-II FPGA芯片XC2S200-6FG456C系統(tǒng)開(kāi)發(fā)板。然后,介紹了PCI總線命令、PCI軟核所支持的功能、PCI軟核兩側(cè)信號(hào)的定義、PCI軟核配置模塊以及探討了PCI軟核的狀態(tài)機(jī)接收、發(fā)送數(shù)據(jù)等過(guò)程,分析了PCI軟核的數(shù)據(jù)收發(fā)功能仿真,主要包括配置讀/寫(xiě)交易、單數(shù)據(jù)段模式讀/寫(xiě)和突發(fā)模式讀/寫(xiě)的仿真圖形,并闡述了管腳約束的操作流程。最后介紹PCI軟核模塊的WDM驅(qū)動(dòng),內(nèi)容包括驅(qū)動(dòng)程序簡(jiǎn)介、驅(qū)動(dòng)程序的開(kāi)發(fā)、中斷處理、驅(qū)動(dòng)程序與應(yīng)用程序之間的通信以及應(yīng)用程序操作。最后,對(duì)PCI軟核的各種性能進(jìn)行了比較分析。整個(gè)模塊設(shè)計(jì)緊湊,完成在實(shí)驗(yàn)平臺(tái)上的數(shù)據(jù)發(fā)送。 設(shè)計(jì)選用硬件描述語(yǔ)言VerilogHDL,在開(kāi)發(fā)工具Xilinx ISE7.1中完成整個(gè)系統(tǒng)的設(shè)計(jì)、綜合、布局布線,利用Modelsim進(jìn)行功能及時(shí)序仿真,使用DriverWorks為PCI軟核編寫(xiě)WinXP下的驅(qū)動(dòng)程序,用VC++6.0編寫(xiě)相應(yīng)的測(cè)試應(yīng)用程序。之后,將FPGA設(shè)計(jì)下載到Spanan-II FPGA芯片XC2S200-6FG456C系統(tǒng)開(kāi)發(fā)板中運(yùn)行。 文章最后指出工作中的不足之處和需要進(jìn)一步完善的地方。
上傳時(shí)間: 2013-04-24
上傳用戶:sc965382896
現(xiàn)代的計(jì)算機(jī)追求的是更快的速度、更高的數(shù)據(jù)完整性和靈活性。無(wú)論從物理性能,還是從電氣性能來(lái)看,現(xiàn)今的并行總線都已出現(xiàn)了某些局限,無(wú)法提供更高的數(shù)據(jù)傳輸率。而SATA以其傳輸速率快、支持熱插拔、可靠的數(shù)據(jù)傳輸?shù)忍攸c(diǎn),得到各行業(yè)越來(lái)越多的支持。 目前市場(chǎng)上的SATA IP CORE都是面向IC設(shè)計(jì)的,不利于在FPGA上集成,因此,本文在Xilinx公司的Virtex5系列FPGA上實(shí)現(xiàn)SATAⅡ協(xié)議,對(duì)SATA技術(shù)的推廣、國(guó)內(nèi)邏輯IP核的發(fā)展都有一定的意義。 本文將SATAⅡ協(xié)議的FPGA實(shí)現(xiàn)劃分成物理層、鏈路層、傳輸層和應(yīng)用層四個(gè)模塊。提出了物理層串行收/發(fā)器設(shè)計(jì)以及物理鏈路初始化方案。分析了鏈路層模塊結(jié)構(gòu),給出了作為SATAⅡ鏈路層核心的狀態(tài)機(jī)的設(shè)計(jì)。為滿足SATAⅡ協(xié)議3.0Gbps的速率,采用擴(kuò)大數(shù)據(jù)處理位寬的方法,設(shè)計(jì)完成了鏈路層的16b/20b編碼模塊,同時(shí)為提高數(shù)據(jù)傳輸可靠性和信號(hào)的穩(wěn)定性,分別實(shí)現(xiàn)了鏈路層CRC校驗(yàn)?zāi)K和并行擾碼模塊。在描述協(xié)議傳輸層的模塊結(jié)構(gòu)的基礎(chǔ)上,給出了作為傳輸層核心的狀態(tài)機(jī)的設(shè)計(jì),并以DMA DATA OUT命令的操作為例介紹了FIS在傳輸層中的處理過(guò)程。完成了命令層協(xié)議狀態(tài)機(jī)的設(shè)計(jì),并實(shí)現(xiàn)了SATAⅡ新增功能NCQ技術(shù),從而使得數(shù)據(jù)傳輸更加有效。最后為使本設(shè)計(jì)應(yīng)用更加廣泛,設(shè)計(jì)了基于AHB總線的用戶接口。 本設(shè)計(jì)采用Verilog HDL語(yǔ)言對(duì)需要實(shí)現(xiàn)的電路進(jìn)行描述,并使用Modelsim軟件仿真。仿真結(jié)果表明,本文設(shè)計(jì)的邏輯電路可靠穩(wěn)定,與SATAⅡ協(xié)議定義功能一致。
上傳時(shí)間: 2013-06-16
上傳用戶:cccole0605
儀器知識(shí),詳細(xì)介紹了示波器的原理、使用,當(dāng)您讀完應(yīng)該可以比較熟練的掌握對(duì)示波器的用法
標(biāo)簽: 示波器
上傳時(shí)間: 2013-04-24
上傳用戶:13081287919
3D加速引擎是3D圖形加速系統(tǒng)的重要組成部分,以往在軟件平臺(tái)上對(duì)3D引擎的研究,實(shí)現(xiàn)了復(fù)雜的渲染模型和渲染算法,但這些復(fù)雜算法與模型在FPGA上綜合實(shí)現(xiàn)具有一定難度,針對(duì)FPGA的3D加速引擎設(shè)計(jì)及其平臺(tái)實(shí)現(xiàn)需要進(jìn)一步研究。 本文在研究3D加速引擎結(jié)構(gòu)的基礎(chǔ)上,實(shí)現(xiàn)了基于FPGA的圖像處理平臺(tái),使用模塊化的思想,利用IP核技術(shù)分析設(shè)計(jì)實(shí)現(xiàn)了3D加速管道及其他模塊,并進(jìn)行了仿真、驗(yàn)證、實(shí)現(xiàn)。 圖像處理平臺(tái)選用Virtex-Ⅳ FPGA為核心器件,并搭載了Hynix HY5DU573222F-25、AT91FR40162S、XCF32P VO48及其他組件。 為滿足3D加速引擎的實(shí)現(xiàn)與驗(yàn)證,設(shè)計(jì)搭建的圖像處理平臺(tái)還實(shí)現(xiàn)了DDR-SDRAM控制器模塊、VGA輸出模塊、總線控制器模塊、命令解釋模塊、指令寄存器模塊及控制寄存器模塊。 3D加速引擎設(shè)計(jì)包含3D加速渲染管道、視角變換管道、基元讀取、頂點(diǎn)FIFO、基元FIFO、寫(xiě)內(nèi)存等模塊。針對(duì)FPGA的特性,簡(jiǎn)化、設(shè)計(jì)、實(shí)現(xiàn)了光照管道、紋理管道、著色管道和Alpha融合管道。 最后使用Modelsim進(jìn)行了仿真測(cè)試和圖像處理平臺(tái)上的驗(yàn)證,其結(jié)果表明3D加速引擎設(shè)計(jì)的大部分功能得到實(shí)現(xiàn),結(jié)果令人滿意。
上傳時(shí)間: 2013-07-30
上傳用戶:lepoke
SATA接口是新一代的硬盤(pán)串行接口標(biāo)準(zhǔn),和以往的并行硬盤(pán)接口比較它具有支持熱插拔、傳輸速率快、執(zhí)行效率高的明顯優(yōu)勢(shì)。SATA2.0是SATA的第二代標(biāo)準(zhǔn),它規(guī)定在數(shù)據(jù)線上使用LVDS NRZ串行數(shù)據(jù)流傳輸數(shù)據(jù),速率可達(dá)3Gb/s。另外,SATA2.0還具有支持NCQ(本地命令隊(duì)列)、端口復(fù)用器、交錯(cuò)啟動(dòng)等一系列技術(shù)特征。正是由于以上的種種技術(shù)優(yōu)點(diǎn),SATA硬盤(pán)業(yè)已被廣泛的使用于各種企業(yè)級(jí)和個(gè)人用戶。 硬盤(pán)作為主要的信息載體之一,其信息安全問(wèn)題尤其引起人們的關(guān)注。由于在加密時(shí)需要實(shí)時(shí)處理大量的數(shù)據(jù),所以對(duì)硬盤(pán)數(shù)據(jù)的加密主要使用帶有密鑰的硬件加密的方式。因此將硬盤(pán)加密和SATA接口結(jié)合起來(lái)進(jìn)行設(shè)計(jì)和研究,完成基于SATA2.0接口的加解密芯片系統(tǒng)設(shè)計(jì)具有重要的使用價(jià)值和研究?jī)r(jià)值。 本論文首先介紹了SATA2.0的總線協(xié)議,其協(xié)議體系結(jié)構(gòu)包括物理層、鏈路層、傳輸層和命令層,并對(duì)系統(tǒng)設(shè)計(jì)中各個(gè)層次中涉及的關(guān)鍵問(wèn)題進(jìn)行了闡述。其次,本論文對(duì)ATA協(xié)議和命令進(jìn)行了詳細(xì)的解釋和分析,并針對(duì)設(shè)計(jì)中涉及的命令和對(duì)其做出的修改進(jìn)行了說(shuō)明。接著,本論文對(duì)SATA2.0加解密控制芯片的系統(tǒng)設(shè)計(jì)進(jìn)行了講解,包括硬件平臺(tái)搭建和器件選型、模塊和功能劃分、系統(tǒng)工作原理等,剖析了系統(tǒng)設(shè)計(jì)中的難點(diǎn)問(wèn)題并給出解決問(wèn)題的方法。然后,對(duì)系統(tǒng)數(shù)據(jù)通路的各個(gè)模塊的設(shè)計(jì)和實(shí)現(xiàn)進(jìn)行詳盡的闡述,并給出各個(gè)模塊的驗(yàn)證結(jié)果。最后,本文簡(jiǎn)要的介紹了驗(yàn)證平臺(tái)搭建和測(cè)試環(huán)境、測(cè)試方法等問(wèn)題,并分析測(cè)試結(jié)果。 本SATA2.0硬盤(pán)加解密接口電路在Xilinx公司的Virtex5 XC5VLX50T FPGA上進(jìn)行測(cè)試,目前工作正常,性能良好,已經(jīng)達(dá)到項(xiàng)目性能指標(biāo)要求。本論文在SATA加解密控制芯片設(shè)計(jì)與實(shí)現(xiàn)方面的研究成果,具有通用性、可移植性,有一定的理論及經(jīng)濟(jì)價(jià)值。
上傳時(shí)間: 2013-04-24
上傳用戶:JIUSHICHEN
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1