隨著存儲(chǔ)技術(shù)的迅速發(fā)展,存儲(chǔ)業(yè)務(wù)需求的不斷增長(zhǎng),獨(dú)立的磁盤冗余陣列可利用多個(gè)磁盤并行存取提高存儲(chǔ)系統(tǒng)的性能。磁盤陣列技術(shù)采用硬件和軟件兩種方式實(shí)現(xiàn),軟件RAID(Redundant Array of Independent Disks)主要利用操作系統(tǒng)提供的軟件實(shí)現(xiàn)磁盤冗余陣列功能,對(duì)系統(tǒng)資源利用率高,節(jié)省成本。硬件RAID將大部分RAID功能集成到一塊硬件控制器中,系統(tǒng)資源占用率低,可移植性好。 分析了軟件RAID的性能瓶頸,使用硬件直接完成部分計(jì)算提高軟件RAID性能。針對(duì)RAID5采用FPGA(Field Programmable Gate Array)技術(shù)實(shí)現(xiàn)RAID控制器硬件設(shè)計(jì),完成磁盤陣列啟動(dòng)、數(shù)據(jù)緩存(Cache)以及數(shù)據(jù)XOR校驗(yàn)等功能。基于硬件RAID的理論,提出一種基于Virtex-4的硬件RAID控制器的系統(tǒng)設(shè)計(jì)方案:獨(dú)立微處理器和較大容量的內(nèi)存;實(shí)現(xiàn)RAID級(jí)別遷移,在線容量擴(kuò)展,在線數(shù)據(jù)熱備份等高效、用戶可定制的高級(jí)RAID功能;利用Virtex-4內(nèi)置硬PowerPC完成RAID服務(wù)器部分配置和管理工作,運(yùn)行Linux操作系統(tǒng)、RAID管理軟件等。控制器既可以作為RAID控制卡在服務(wù)器上使用,也可作為一個(gè)獨(dú)立的系統(tǒng),成為磁盤陣列的調(diào)試平臺(tái)。 隨著集成電路的發(fā)展,芯片的體積越來(lái)越小,電路的布局布線密度越來(lái)越大,信號(hào)的工作頻率也越來(lái)越高,高速電路的傳輸線效應(yīng)和信號(hào)完整性問題越來(lái)越明顯。RAID控制器屬于高速電路的范疇,在印刷電路板(Printed Circuit Block, PCB)實(shí)現(xiàn)時(shí)分別從疊層設(shè)計(jì)、布局、電源完整性、阻抗匹配和串?dāng)_等方面考慮了信號(hào)完整性問題,并基于IBIS(I/O Buffer Information Specification)模型進(jìn)行了信號(hào)完整性分析及仿真。
上傳時(shí)間: 2013-04-24
上傳用戶:jeffery
SD4840/4841/4842/4843/4844是用于開關(guān)電源的內(nèi)置高壓MOSFET電流模式PWM控制器系列產(chǎn)品。該電路待機(jī)功耗低,啟動(dòng)電流低。在待機(jī)模式下,電路進(jìn)入打嗝模式,從而有效地降低電路的
標(biāo)簽: MOSFET PWM 內(nèi)置 電流模式
上傳時(shí)間: 2013-04-24
上傳用戶:gcs333
Hy3100高效DC/DC升壓控制器特點(diǎn)• 低電壓工作:可保證以0.9 V (IOUT = 1 mA)啟動(dòng)• 占空系數(shù)
上傳時(shí)間: 2013-04-24
上傳用戶:hsj3927
XN1043是一款高集成度、高性能的電流模式PWM控制器芯片。適用于電源適配器等中小功率的開關(guān)電源設(shè)備。
標(biāo)簽: 1043 XN 開關(guān)電源控制器 集成電路
上傳時(shí)間: 2013-07-22
上傳用戶:獨(dú)孤求源
數(shù)控系統(tǒng)在工礦領(lǐng)域已得到廣泛應(yīng)用,計(jì)算機(jī)數(shù)控系統(tǒng)通過對(duì)數(shù)字化信息的處理和運(yùn)算,并轉(zhuǎn)化成脈沖信號(hào),實(shí)現(xiàn)對(duì)步進(jìn)電機(jī)的控制,進(jìn)而控制數(shù)控機(jī)床動(dòng)作和零件加工。隨著嵌入式技術(shù)的發(fā)展,我們可以設(shè)計(jì)規(guī)模更小,成本更低,功能更特定的嵌入式系統(tǒng)來(lái)完成傳統(tǒng)計(jì)算機(jī)數(shù)控系統(tǒng)所完成的工作。 步進(jìn)電機(jī)以其精度高、控制靈活、定位準(zhǔn)確、起停迅速、工作可靠、能直接接受數(shù)字信號(hào)的特點(diǎn),成為數(shù)控系統(tǒng)中的重要執(zhí)行部件。然而根據(jù)步進(jìn)電機(jī)的特性,必須要采取適當(dāng)而有效的升降速控制策略,特別是在多電機(jī)連動(dòng)的系統(tǒng)中,對(duì)多個(gè)電機(jī)連動(dòng)的速度控制和脈沖分配也很值得研究。在本文中作者將介紹一種三軸連動(dòng)的速度控制和脈沖分配的優(yōu)化算法,以及其在基于FPGA和ARM配合的高速數(shù)控雕刻機(jī)控制系統(tǒng)中的實(shí)現(xiàn)。 在本文中還可以看見,為了減小本系統(tǒng)中主控MCU的壓力,作者還將利用FPGA來(lái)設(shè)計(jì)一個(gè)針對(duì)多電機(jī)連動(dòng)的速度控制和脈沖分配優(yōu)化算法的外圍定制控制器。 最終實(shí)驗(yàn)結(jié)果表明,作者所提出的優(yōu)化算法及其在本系統(tǒng)的實(shí)現(xiàn)方案,完全達(dá)到客戶所提出的高速數(shù)控雕刻機(jī)控制系統(tǒng)的各項(xiàng)設(shè)計(jì)性能指標(biāo)。
標(biāo)簽: FPGA 數(shù)控 步進(jìn)電機(jī)
上傳時(shí)間: 2013-07-02
上傳用戶:dreamboy36
自適應(yīng)濾波器的硬件實(shí)現(xiàn)一直是自適應(yīng)信號(hào)處理領(lǐng)域研究的熱點(diǎn)。隨著電子技術(shù)的發(fā)展,數(shù)字系統(tǒng)功能越來(lái)越強(qiáng)大,對(duì)器件的響應(yīng)速度也提出更高的要求。 本文針對(duì)用通用DSP 芯片實(shí)現(xiàn)的自適應(yīng)濾波器處理速度低和用HDL語(yǔ)言編寫底層代碼用FPGA實(shí)現(xiàn)的自適應(yīng)濾波器開發(fā)效率低的缺點(diǎn),提出了一種基于DSP Builder系統(tǒng)建模的設(shè)計(jì)方法。以隨機(jī)2FSK信號(hào)作為研究對(duì)象,首先在matlab上編寫了LMS去噪自適應(yīng)濾波器的點(diǎn)M文件,改變自適應(yīng)參數(shù),進(jìn)行了一系列的仿真,對(duì)算法迭代步長(zhǎng)、濾波器的階數(shù)與收斂速度和濾波精度進(jìn)行了研究,得出了最佳自適應(yīng)參數(shù),即迭代步長(zhǎng)μ=0.0057,濾波器階數(shù)m=8,為硬件實(shí)現(xiàn)提供了參考。 然后,利用最新DSP Builder工具建立了基于LMS算法的8階2FSK信號(hào)去噪自適應(yīng)濾波器的模型,結(jié)合多種EDA工具,在EPFlOKl00EQC208-1器件上設(shè)計(jì)出了最高數(shù)據(jù)處理速度為36.63MHz的8階LMS自適應(yīng)濾波器,其速度是文獻(xiàn)[3]通過編寫底層VHDL代碼設(shè)計(jì)的8階自適應(yīng)濾波器數(shù)據(jù)處理速度7倍多,是文獻(xiàn)[50]采用DSP通用處理器TMS320C54X設(shè)計(jì)的8階自適應(yīng)濾波器處理速度25倍多,開發(fā)效率和器件性能都得到了大大地提高,這種全新的設(shè)計(jì)理念與設(shè)計(jì)方法是EDA技術(shù)的前沿與發(fā)展方向。 最后,采用異步FIFO技術(shù),設(shè)計(jì)了高速采樣自適應(yīng)濾波系統(tǒng),完成了對(duì)雙通道AD器件AD9238與自適應(yīng)濾波器的高速匹配控制,在QuartusⅡ上進(jìn)行了仿真,給出了系統(tǒng)硬件實(shí)現(xiàn)的原理框圖,并將采樣濾波控制器與異步FIF0集成到同一芯片上,既能有效降低高頻可能引起的干擾又降低了系統(tǒng)的成本。
標(biāo)簽: FPGA 高速采樣 自適應(yīng)濾波
上傳時(shí)間: 2013-06-01
上傳用戶:ynwbosss
在機(jī)器人學(xué)的研究領(lǐng)域中,如何有效地提高機(jī)器人控制系統(tǒng)的控制性能始終是研究學(xué)者十分關(guān)注的一個(gè)重要內(nèi)容。在分析了工業(yè)機(jī)器人的發(fā)展歷程和機(jī)器人控制系統(tǒng)的研究現(xiàn)狀后,本論文的主要目標(biāo)是針對(duì)四關(guān)節(jié)實(shí)驗(yàn)室機(jī)器人特有的機(jī)械結(jié)構(gòu)和數(shù)學(xué)模型,建立一個(gè)新型全數(shù)字的基于DSP和FPGA的機(jī)器人位置伺服控制系統(tǒng)的軟、硬件平臺(tái),實(shí)現(xiàn)對(duì)四關(guān)節(jié)實(shí)驗(yàn)室機(jī)器人的精確控制。 本論文從實(shí)際情況出發(fā),首先分析了所研究的四關(guān)節(jié)實(shí)驗(yàn)室機(jī)器人的本體結(jié)構(gòu),并對(duì)其抽象簡(jiǎn)化得到了它的運(yùn)動(dòng)學(xué)數(shù)學(xué)模型。在明確了實(shí)現(xiàn)機(jī)器人精確位置伺服控制的控制原理后,我們對(duì)機(jī)器人控制系統(tǒng)的諸多可行性方案進(jìn)行了充分論證,并最終決定采用了三級(jí)CPU控制的控制體系結(jié)構(gòu):第一級(jí)CPU為上位計(jì)算機(jī),它實(shí)現(xiàn)對(duì)機(jī)器人的系統(tǒng)管理、協(xié)調(diào)控制以及完成機(jī)器人實(shí)時(shí)軌跡規(guī)劃等控制算法的運(yùn)算;第二級(jí)CPU為高性能的DSP處理器,它輔之以具有高速并行處理能力的FPGA芯片,實(shí)現(xiàn)了對(duì)機(jī)器人多個(gè)關(guān)節(jié)的高速并行驅(qū)動(dòng);第三級(jí)CPU為交流伺服驅(qū)動(dòng)處理器,它實(shí)現(xiàn)了機(jī)器人關(guān)節(jié)伺服電機(jī)的精確三閉環(huán)誤差驅(qū)動(dòng)控制,以及電機(jī)的故障診斷和自動(dòng)保護(hù)等功能。此外,我們采用比普通UART速度快得多的USB來(lái)實(shí)現(xiàn)上位計(jì)算機(jī).與下位控制器之間的數(shù)據(jù)通信,這樣既保證了兩者之間連接方便,又有效的提高了控制系統(tǒng)的通信速度和可靠性。 機(jī)器人系統(tǒng)的軟件設(shè)計(jì)包括兩個(gè)部分:一是采用VC++實(shí)現(xiàn)的上位監(jiān)控軟件系統(tǒng),它主要負(fù)責(zé)機(jī)器人實(shí)時(shí)軌跡規(guī)劃等控制算法的運(yùn)算,同時(shí)完成用戶與機(jī)器人系統(tǒng)之間的信息交互;二是采用C語(yǔ)言實(shí)現(xiàn)的下位DSP控制程序,它主要負(fù)責(zé)接收上位監(jiān)控系統(tǒng)或者下位控制箱發(fā)送的控制信號(hào),實(shí)現(xiàn)對(duì)機(jī)器人的實(shí)時(shí)驅(qū)動(dòng),同時(shí)還能夠?qū)崟r(shí)的向上位監(jiān)控系統(tǒng)或者下位控制箱反饋機(jī)器人的當(dāng)前狀態(tài)信息。 研究開發(fā)出來(lái)的四關(guān)節(jié)實(shí)驗(yàn)室機(jī)器人控制器具有控制實(shí)時(shí)性好、定位精度高、運(yùn)行穩(wěn)定可靠的特點(diǎn),它允許用戶通過上位控制計(jì)算機(jī)實(shí)現(xiàn)對(duì)機(jī)器人的各種設(shè)定作業(yè)的控制,也可以讓用戶通過機(jī)器人控制箱現(xiàn)場(chǎng)對(duì)機(jī)器人進(jìn)行回零、示教等各項(xiàng)操作。
標(biāo)簽: FPGA DSP 實(shí)驗(yàn)室 機(jī)器人控制器
上傳時(shí)間: 2013-06-11
上傳用戶:edisonfather
ARM嵌入式技術(shù)在工業(yè)和生活中正得到越來(lái)越廣泛的應(yīng)用,為了適應(yīng)技術(shù)的發(fā)展和社會(huì)的需求,滿足為社會(huì)培養(yǎng)創(chuàng)新型人才的需要,高校通信類和電子類專業(yè)開設(shè)ARM嵌入式技術(shù)相關(guān)課程及其實(shí)驗(yàn)課程將成為趨勢(shì)。在課程中設(shè)置合理實(shí)驗(yàn),可以有效提高學(xué)生的動(dòng)手能力和培養(yǎng)創(chuàng)新性思維,幫助學(xué)生更快、更好地掌握理論和應(yīng)用技術(shù)。 論文設(shè)計(jì)的ARM嵌入式教學(xué)實(shí)驗(yàn)系統(tǒng)包括一塊適合普通高校嵌入式技術(shù)實(shí)驗(yàn)課程教學(xué)的實(shí)驗(yàn)開發(fā)板及其配套的實(shí)驗(yàn)。該實(shí)驗(yàn)系統(tǒng)針對(duì)一般高校所開設(shè)的ARM嵌入式技術(shù)相關(guān)課程的要求而設(shè)計(jì),配套實(shí)驗(yàn)符合教學(xué)大綱及實(shí)驗(yàn)課時(shí)的要求。 論文設(shè)計(jì)的實(shí)驗(yàn)開發(fā)板主要組成模塊有:最小系統(tǒng),包括控制器模塊、電源模塊、復(fù)位模塊、Flash ROM模塊、SDRAM模塊、JTAG接口等;擴(kuò)展接口,包括LED、鍵盤、RS232串口、I2C接口、液晶模塊、以太網(wǎng)模塊等。實(shí)驗(yàn)開發(fā)板采用S3C4510B網(wǎng)絡(luò)控制芯片用作控制和信號(hào)處理,使用網(wǎng)絡(luò)接口芯片DM9161和隔離變壓器H1102完成網(wǎng)絡(luò)接入,使用AM29LV160和HY57V641620HG構(gòu)建16位存儲(chǔ)單元,使用AT24C01和PCF8583來(lái)構(gòu)建I2C接口,使用MAX232完成TTL電平轉(zhuǎn)換以擴(kuò)展RS232串口,并擴(kuò)展鍵盤和LCD實(shí)現(xiàn)人機(jī)交互。實(shí)驗(yàn)開發(fā)板的硬件設(shè)計(jì)充分考慮了一般高校實(shí)驗(yàn)室的條件和需求,能夠較好地將成本控制在150元左右,有利于在有限的條件下為每個(gè)學(xué)生盡可能的創(chuàng)造動(dòng)手制作PCB的實(shí)驗(yàn)條件。實(shí)驗(yàn)板的接口設(shè)計(jì)能夠讓學(xué)生較為方便地開展實(shí)驗(yàn),并考慮了實(shí)驗(yàn)板擴(kuò)展和二次開發(fā)的需要。 論文設(shè)計(jì)的實(shí)驗(yàn)系統(tǒng)配套實(shí)驗(yàn)主要有基礎(chǔ)實(shí)驗(yàn)、擴(kuò)展實(shí)驗(yàn)和設(shè)計(jì)實(shí)驗(yàn)。基礎(chǔ)實(shí)驗(yàn)主要幫助學(xué)生熟悉嵌入式系統(tǒng)的片內(nèi)資源和特殊功能寄存器的配置方法,對(duì)整個(gè)嵌入式系統(tǒng)的架構(gòu)有一定的理解,能編程完成一些簡(jiǎn)單的控制功能;擴(kuò)展實(shí)驗(yàn)主要幫助學(xué)生建立嵌入式系統(tǒng)開發(fā)和設(shè)計(jì)的基本理念,能夠設(shè)計(jì)和實(shí)現(xiàn)常見的外設(shè)驅(qū)動(dòng)程序,能夠進(jìn)行操作系統(tǒng)的配置和移植,能夠自行對(duì)實(shí)驗(yàn)板進(jìn)行一定程度的擴(kuò)展;設(shè)計(jì)實(shí)驗(yàn)?zāi)軌驇椭鷮W(xué)生提高嵌入式系統(tǒng)的設(shè)計(jì)開發(fā)能力,使學(xué)生能根據(jù)需要設(shè)計(jì)出實(shí)現(xiàn)一定功能的擴(kuò)展模塊,從而使實(shí)驗(yàn)板擴(kuò)展成實(shí)現(xiàn)具體功能的工業(yè)產(chǎn)品。基礎(chǔ)實(shí)驗(yàn)包括ADS集成環(huán)境實(shí)驗(yàn)、鍵盤實(shí)驗(yàn)(GPIO輸入)、LED實(shí)驗(yàn)(GPIO輸出)、定時(shí)器實(shí)驗(yàn)、外部中斷實(shí)驗(yàn)、UART串口通信實(shí)驗(yàn)、I2C接口實(shí)驗(yàn)、液晶顯示實(shí)驗(yàn);擴(kuò)展實(shí)驗(yàn)包括建立交叉編譯環(huán)境實(shí)驗(yàn)、操作系統(tǒng)編譯實(shí)驗(yàn)、操作系統(tǒng)移植實(shí)驗(yàn)、以太網(wǎng)通信實(shí)驗(yàn)、TFTP實(shí)驗(yàn)、WEB訪問實(shí)驗(yàn);設(shè)計(jì)實(shí)驗(yàn)包括TCP/IP協(xié)議棧實(shí)驗(yàn)、Web服務(wù)器實(shí)驗(yàn)。學(xué)生通過完成基礎(chǔ)實(shí)驗(yàn)、擴(kuò)展實(shí)驗(yàn)和設(shè)計(jì)實(shí)驗(yàn)來(lái)達(dá)到教學(xué)大綱的要求,并可以在此基礎(chǔ)上進(jìn)行更深入的創(chuàng)新性開發(fā)實(shí)驗(yàn),可以滿足一般高校嵌入式技術(shù)實(shí)驗(yàn)課程教學(xué)的需要。 論文介紹了嵌入式交叉編譯環(huán)境的建立以及實(shí)驗(yàn)開發(fā)板設(shè)計(jì)完成后進(jìn)行的調(diào)試。實(shí)驗(yàn)開發(fā)板移植的嵌入式操作系統(tǒng)為uClinux,采用的Bootloader為U-boot。論文還簡(jiǎn)單介紹了實(shí)驗(yàn)系統(tǒng)的擴(kuò)展方案和二次開發(fā)方案,并對(duì)嵌入式新技術(shù)的發(fā)展做了粗淺的探討。 論文所做的工作以科學(xué)發(fā)展觀為指導(dǎo),是對(duì)普通高校ARM嵌入式技術(shù)實(shí)驗(yàn)課程設(shè)計(jì)的一次有益探索。
標(biāo)簽: ARM 嵌入式 教學(xué)實(shí)驗(yàn)系統(tǒng)
上傳時(shí)間: 2013-04-24
上傳用戶:jjq719719
網(wǎng)絡(luò)的普及和計(jì)算機(jī)微型化的趨勢(shì)使得移動(dòng)終端成為未來(lái)人們生活中的必備。移動(dòng)終端具有體積小,重量輕,易于攜帶的特點(diǎn)。它將PC的部分功能與手機(jī)的通訊功能結(jié)合起來(lái),可以進(jìn)行無(wú)線通訊,還可以通過互聯(lián)網(wǎng)得到豐富多彩的服務(wù)。因此,針對(duì)移動(dòng)終端的研究具有非常重要的意義。 本文針對(duì)移動(dòng)終端的移動(dòng)性和無(wú)線上網(wǎng)功能提出一套基于ARM Linux平臺(tái)的解決方案。移動(dòng)終端硬件部分采用基于S3C2410控制器的硬件平臺(tái)。采用USB接口的WiFi模塊作為無(wú)線網(wǎng)卡。采用FPGA模塊做信息加密處理。軟件部分采用嵌入式Linux系統(tǒng)作為操作系統(tǒng),采用基于Qt的嵌入式Konqueror瀏覽器作為應(yīng)用程序。采用移動(dòng)IPv6技術(shù)支持終端的移動(dòng)性。 本文闡述了移動(dòng)終端軟件部分從底層到頂層的實(shí)現(xiàn)。包括了引導(dǎo)加載程序移植,Linux內(nèi)核的移植,NOR Flash驅(qū)動(dòng)移植,網(wǎng)卡驅(qū)動(dòng)移植,無(wú)線網(wǎng)卡驅(qū)動(dòng)移植,LCD驅(qū)動(dòng)的移植,觸摸屏驅(qū)動(dòng)的移植,根文件系統(tǒng)的實(shí)現(xiàn),Qt/Embedded和Qtopia的移植以及嵌入式Konqueror的移植。并對(duì)原理、相關(guān)知識(shí)點(diǎn)以及實(shí)現(xiàn)過程進(jìn)行了詳細(xì)的說(shuō)明。本文介紹了如何在移動(dòng)終端上支持移動(dòng)IPv6技術(shù),搭建基于Linux的移動(dòng)IPv6的實(shí)驗(yàn)網(wǎng)絡(luò),并測(cè)試移動(dòng)終端在不同的WiFi子網(wǎng)之間移動(dòng)過程中與通信對(duì)端的連接情況。 經(jīng)過測(cè)試表明,該移動(dòng)終端可以在無(wú)線條件下通過瀏覽器訪問Internet,支持中文網(wǎng)頁(yè)并能通過鼠標(biāo)、鍵盤和觸摸屏進(jìn)行操作。在移動(dòng)性上,移動(dòng)終端在從家鄉(xiāng)網(wǎng)絡(luò)和外地網(wǎng)絡(luò)之間的漫游過程中能夠在一定的切換延遲下保持和通信對(duì)端的連接。
標(biāo)簽: ARMLinux 移動(dòng)終端
上傳時(shí)間: 2013-04-24
上傳用戶:R50974
目前,大多數(shù)嵌入式自動(dòng)化系統(tǒng)都以MCU為核心,與監(jiān)測(cè)、伺服、顯示等儀器、設(shè)備配合實(shí)現(xiàn)一定的功能。現(xiàn)場(chǎng)信息往往止步于“現(xiàn)場(chǎng)”,嵌入式自動(dòng)化系統(tǒng)從而成為了“信息孤島”,因而制約了其本身的發(fā)展。要實(shí)現(xiàn)大規(guī)模的信息集成、綜合實(shí)施自動(dòng)化,就需要一種能在工業(yè)現(xiàn)場(chǎng)環(huán)境下運(yùn)行、可靠性高且實(shí)時(shí)性好的通信系統(tǒng),形成工業(yè)現(xiàn)場(chǎng)的底層網(wǎng)絡(luò),完成現(xiàn)場(chǎng)自動(dòng)化設(shè)備之間的多點(diǎn)通信。 Ethernet(以太網(wǎng))和CAN-bus(控制器局域網(wǎng))分別是目前全球應(yīng)用最為廣泛的國(guó)際互聯(lián)技術(shù)和開放式現(xiàn)場(chǎng)總線。隨著測(cè)控技術(shù)與網(wǎng)絡(luò)技術(shù)日益緊密的結(jié)合,測(cè)控系統(tǒng)接入互聯(lián)網(wǎng)已經(jīng)成為大勢(shì)所趨,這也促成了近年來(lái)嵌入式網(wǎng)絡(luò)技術(shù)的飛速發(fā)展。以太網(wǎng)技術(shù)正在迅猛發(fā)展,將其應(yīng)用到工控領(lǐng)域,可以達(dá)到降低成本,簡(jiǎn)化結(jié)構(gòu)等成效。隨著技術(shù)的發(fā)展以及實(shí)際的需要,將兩者結(jié)合無(wú)疑會(huì)為控制領(lǐng)域的飛速發(fā)展帶來(lái)巨大的原動(dòng)力。本文設(shè)計(jì)了一種以ARM7處理器為核心的高性能嵌入式CAN-Ethernet網(wǎng)關(guān),可以用來(lái)實(shí)現(xiàn)監(jiān)控設(shè)備和現(xiàn)場(chǎng)設(shè)備之間穩(wěn)固、簡(jiǎn)潔的互連通信,完成對(duì)大規(guī)模現(xiàn)場(chǎng)設(shè)備的實(shí)時(shí)測(cè)控。 本文具體的研究?jī)?nèi)容如下: 1)以LPC2290為主控MCU的CAN-Ethernet互連系統(tǒng)的設(shè)計(jì)思想以及整體結(jié)構(gòu)設(shè)計(jì); 2)CAN-Ethernet互連系統(tǒng)轉(zhuǎn)換電路及外圍接口電路設(shè)計(jì),MCS-51單片機(jī)與MCP2510實(shí)現(xiàn)CAN總線通信; 3)μC/OS-Ⅱ操作系統(tǒng)在LPC2290上的移植以及互連系統(tǒng)應(yīng)用軟件設(shè)計(jì)實(shí)現(xiàn)與探討; 4)CAN-Ethernet互連系統(tǒng)核心交換模塊的設(shè)計(jì); 5)使用HTTP協(xié)議實(shí)現(xiàn)Web服務(wù)的功能,并通過Web頁(yè)面實(shí)現(xiàn)對(duì)現(xiàn)場(chǎng)設(shè)備的遠(yuǎn)程測(cè)控。
標(biāo)簽: ARM CAN 總線 以太網(wǎng)
上傳時(shí)間: 2013-08-06
上傳用戶:夜月十二橋
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1