提出了一種改進(jìn)的基于直接頻率合成技術(shù)(DDS)的任意波形發(fā)生器在現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)上的實(shí)現(xiàn)方法。首先將三角波、正弦波、方波和升/降鋸齒波的波形數(shù)據(jù)寫(xiě)入片外存儲(chǔ)器,當(dāng)調(diào)用時(shí)再將相應(yīng)的數(shù)據(jù)移入FPGA的片上RAM,取代分區(qū)塊的將所有類(lèi)型波形數(shù)據(jù)同時(shí)存儲(chǔ)在片上RAM中的傳統(tǒng)方法;再利用正弦波和三角波的波形在4個(gè)象限的對(duì)稱(chēng)性以及鋸齒波的線性特性,通過(guò)硬件反相器對(duì)波形數(shù)據(jù)和尋址地址值進(jìn)行處理,實(shí)現(xiàn)了以1/4的數(shù)據(jù)量還原出精度不變的模擬信號(hào),從而將整體的存儲(chǔ)量減小為原始設(shè)計(jì)方案的5%。經(jīng)驗(yàn)證,這種改進(jìn)方法正確可行,能夠大大降低開(kāi)發(fā)成本。
標(biāo)簽: DDS ROM 任意波形發(fā)生器
上傳時(shí)間: 2013-12-25
上傳用戶:日光微瀾
PCB Layout Rule Rev1.70, 規(guī)範(fàn)內(nèi)容如附件所示, 其中分為: (1) ”P(pán)CB LAYOUT 基本規(guī)範(fàn)”:為R&D Layout時(shí)必須遵守的事項(xiàng), 否則SMT,DIP,裁板時(shí)無(wú)法生產(chǎn). (2) “錫偷LAYOUT RULE建議規(guī)範(fàn)”: 加適合的錫偷可降低短路及錫球. (3) “PCB LAYOUT 建議規(guī)範(fàn)”:為製造單位為提高量產(chǎn)良率,建議R&D在design階段即加入PCB Layout. (4) ”零件選用建議規(guī)範(fàn)”: Connector零件在未來(lái)應(yīng)用逐漸廣泛, 又是SMT生產(chǎn)時(shí)是偏移及置件不良的主因,故製造希望R&D及採(cǎi)購(gòu)在購(gòu)買(mǎi)異形零件時(shí)能顧慮製造的需求, 提高自動(dòng)置件的比例.
標(biāo)簽: LAYOUT PCB 設(shè)計(jì)規(guī)范
上傳時(shí)間: 2013-10-28
上傳用戶:zhtzht
PCB LAYOUT 術(shù)語(yǔ)解釋(TERMS)1. COMPONENT SIDE(零件面、正面)︰大多數(shù)零件放置之面。2. SOLDER SIDE(焊錫面、反面)。3. SOLDER MASK(止焊膜面)︰通常指Solder Mask Open 之意。4. TOP PAD︰在零件面上所設(shè)計(jì)之零件腳PAD,不管是否鑽孔、電鍍。5. BOTTOM PAD:在銲錫面上所設(shè)計(jì)之零件腳PAD,不管是否鑽孔、電鍍。6. POSITIVE LAYER:?jiǎn)巍㈦p層板之各層線路;多層板之上、下兩層線路及內(nèi)層走線皆屬之。7. NEGATIVE LAYER:通常指多層板之電源層。8. INNER PAD:多層板之POSITIVE LAYER 內(nèi)層PAD。9. ANTI-PAD:多層板之NEGATIVE LAYER 上所使用之絕緣範(fàn)圍,不與零件腳相接。10. THERMAL PAD:多層板內(nèi)NEGATIVE LAYER 上必須零件腳時(shí)所使用之PAD,一般稱(chēng)為散熱孔或?qū)住?1. PAD (銲墊):除了SMD PAD 外,其他PAD 之TOP PAD、BOTTOM PAD 及INNER PAD 之形狀大小皆應(yīng)相同。12. Moat : 不同信號(hào)的 Power& GND plane 之間的分隔線13. Grid : 佈線時(shí)的走線格點(diǎn)2. Test Point : ATE 測(cè)試點(diǎn)供工廠ICT 測(cè)試治具使用ICT 測(cè)試點(diǎn) LAYOUT 注意事項(xiàng):PCB 的每條TRACE 都要有一個(gè)作為測(cè)試用之TEST PAD(測(cè)試點(diǎn)),其原則如下:1. 一般測(cè)試點(diǎn)大小均為30-35mil,元件分布較密時(shí),測(cè)試點(diǎn)最小可至30mil.測(cè)試點(diǎn)與元件PAD 的距離最小為40mil。2. 測(cè)試點(diǎn)與測(cè)試點(diǎn)間的間距最小為50-75mil,一般使用75mil。密度高時(shí)可使用50mil,3. 測(cè)試點(diǎn)必須均勻分佈於PCB 上,避免測(cè)試時(shí)造成板面受力不均。4. 多層板必須透過(guò)貫穿孔(VIA)將測(cè)試點(diǎn)留於錫爐著錫面上(Solder Side)。5. 測(cè)試點(diǎn)必需放至於Bottom Layer6. 輸出test point report(.asc 檔案powerpcb v3.5)供廠商分析可測(cè)率7. 測(cè)試點(diǎn)設(shè)置處:Setuppadsstacks
標(biāo)簽: layout design pcb 硬件工程師
上傳時(shí)間: 2013-10-22
上傳用戶:pei5
LAYOUT REPORT .............. 1 目錄.................. 1 1. PCB LAYOUT 術(shù)語(yǔ)解釋(TERMS)......... 2 2. Test Point : ATE 測(cè)試點(diǎn)供工廠ICT 測(cè)試治具使用............ 2 3. 基準(zhǔn)點(diǎn) (光學(xué)點(diǎn)) -for SMD:........... 4 4. 標(biāo)記 (LABEL ING)......... 5 5. VIA HOLE PAD................. 5 6. PCB Layer 排列方式...... 5 7.零件佈置注意事項(xiàng) (PLACEMENT NOTES)............... 5 8. PCB LAYOUT 設(shè)計(jì)............ 6 9. Transmission Line ( 傳輸線 )..... 8 10.General Guidelines – 跨Plane.. 8 11. General Guidelines – 繞線....... 9 12. General Guidelines – Damping Resistor. 10 13. General Guidelines - RJ45 to Transformer................. 10 14. Clock Routing Guideline........... 12 15. OSC & CRYSTAL Guideline........... 12 16. CPU
上傳時(shí)間: 2013-12-20
上傳用戶:康郎
PCB LAYOUT 基本規(guī)範(fàn)項(xiàng)次 項(xiàng)目 備註1 一般PCB 過(guò)板方向定義: PCB 在SMT 生產(chǎn)方向?yàn)槎踢呥^(guò)迴焊爐(Reflow), PCB 長(zhǎng)邊為SMT 輸送帶夾持邊. PCB 在DIP 生產(chǎn)方向?yàn)镮/O Port 朝前過(guò)波焊爐(Wave Solder), PCB 與I/O 垂直的兩邊為DIP 輸送帶夾持邊.1.1 金手指過(guò)板方向定義: SMT: 金手指邊與SMT 輸送帶夾持邊垂直. DIP: 金手指邊與DIP 輸送帶夾持邊一致.2 SMD 零件文字框外緣距SMT 輸送帶夾持邊L1 需≧150 mil. SMD 及DIP 零件文字框外緣距板邊L2 需≧100 mil.3 PCB I/O port 板邊的螺絲孔(精靈孔)PAD 至PCB 板邊, 不得有SMD 或DIP 零件(如右圖黃色區(qū)).PAD
上傳時(shí)間: 2014-12-24
上傳用戶:jokey075
電路板級(jí)的電磁兼容設(shè)計(jì):本應(yīng)用文檔從元件選擇、電路設(shè)計(jì)和印制電路板的布線等幾個(gè)方面討論了電路板級(jí)的電磁兼容性(EMC)設(shè)計(jì)。本文從以下幾個(gè)部分進(jìn)行論述:第一部分:電磁兼容性的概述第二部分:元件選擇和電路設(shè)計(jì)技術(shù)第三部分:印制電路板的布線技術(shù)附錄A:電磁兼容性的術(shù)語(yǔ)附錄B:抗干擾的測(cè)量標(biāo)準(zhǔn)第一部分 — 電磁干擾和兼容性的概述電磁干擾是現(xiàn)代電路工業(yè)面對(duì)的一個(gè)主要問(wèn)題。為了克服干擾,電路設(shè)計(jì)者不得不移走干擾源,或設(shè)法保護(hù)電路不受干擾。其目的都是為了使電路按照預(yù)期的目標(biāo)來(lái)工作——即達(dá)到電磁兼容性。通常,僅僅實(shí)現(xiàn)板級(jí)的電磁兼容性這還不夠。雖然電路是在板級(jí)工作的,但是它會(huì)對(duì)系統(tǒng)的其它部分輻射出噪聲,從而產(chǎn)生系統(tǒng)級(jí)的問(wèn)題。另外,系統(tǒng)級(jí)或是設(shè)備級(jí)的電磁兼容性必須要滿足某種輻射標(biāo)準(zhǔn),這樣才不會(huì)影響其他設(shè)備或裝置的正常工作。許多發(fā)達(dá)國(guó)家對(duì)電子設(shè)備和儀器有嚴(yán)格的電磁兼容性標(biāo)準(zhǔn);為了適應(yīng)這個(gè)要求,設(shè)計(jì)者必須從板級(jí)設(shè)計(jì)開(kāi)始就考慮抑制電子干擾。
標(biāo)簽: 電路 板級(jí) 電磁兼容設(shè)計(jì)
上傳時(shí)間: 2013-10-12
上傳用戶:xiaoyaa
零電壓開(kāi)關(guān)控制的DC/DC變換器在中大功率應(yīng)用場(chǎng)合受到越來(lái)越多的關(guān)注,并被廣泛地應(yīng)用到工程中,其可靠性受到人們的重視。本文介紹了零電壓開(kāi)關(guān)控制的原理和現(xiàn)在較為常用的零電壓開(kāi)關(guān)控制芯片UCC3895芯片,并用該芯片完成一臺(tái)15V/48V的DC/DC變換器設(shè)計(jì),給出了電路主要參數(shù)的設(shè)計(jì)和初步的實(shí)驗(yàn)結(jié)果。
標(biāo)簽: DCDC 移相全橋 變換器 應(yīng)用研究
上傳時(shí)間: 2013-11-05
上傳用戶:devin_zhong
LT3474 是一款支持多種電源的降壓型 1ALED 驅(qū)動(dòng)器,具有一個(gè) 4V 至 36V 的寬輸入電壓範(fàn)圍,並可通過(guò)編程以高達(dá) 88% 的效率來(lái)輸送 35mA 至1A 的 LED 電流
上傳時(shí)間: 2013-11-09
上傳用戶:xhwst
本設(shè)計(jì)要點(diǎn)介紹了兩款能夠增加太陽(yáng)能電池板接收能量的簡(jiǎn)單電路。在這兩款電路中,均由太陽(yáng)能電池板給電池充電,再由電池在沒(méi)有陽(yáng)光照射的情況下提供應(yīng)用電路運(yùn)作所需的電源。
標(biāo)簽: 性能 減 太陽(yáng)能電池板 尺寸
上傳時(shí)間: 2013-11-16
上傳用戶:KSLYZ
對(duì)於輸出電壓處?kù)遁斎腚妷汗?fàn)圍之內(nèi) (這在鋰離子電池供電型應(yīng)用中是一種很常見(jiàn)的情形) 的 DC/DC 轉(zhuǎn)換器設(shè)計(jì),可供采用的傳統(tǒng)解決方案雖有不少,但迄今為止都不能令人非常滿意
上傳時(shí)間: 2013-11-19
上傳用戶:urgdil
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1