verilog 寫的硬件示波器設(shè)計(jì)檢測頻率為1K~10KHz,適合感興趣的學(xué)習(xí)者學(xué)習(xí),可以提高自己的能力,大家可以多交流哈
上傳時(shí)間: 2022-05-16
上傳用戶:默默
最新的USB示波器源碼?可直接編譯生成可執(zhí)行程序,需要硬件支持
上傳時(shí)間: 2016-12-09
上傳用戶:xuanchangri
手把手的教你數(shù)字存儲(chǔ)示波器制作(硬件+源代碼+裝配說明等)
標(biāo)簽: 數(shù)字存儲(chǔ)示波器
上傳時(shí)間: 2021-10-31
上傳用戶:
STM32開發(fā)板設(shè)計(jì)的數(shù)字示波器(硬件設(shè)計(jì)+源代碼)
標(biāo)簽: stm32 開發(fā)板 數(shù)字示波器 硬件 源代碼
上傳時(shí)間: 2022-07-29
上傳用戶:
基于Mini51板的數(shù)字示波器設(shè)計(jì) 基于Mini51板硬件資源,構(gòu)思數(shù)字示波器的方案已經(jīng)思考很久了,總是沒有集中的時(shí)間,一個(gè)稍微復(fù)雜的設(shè)計(jì)完成創(chuàng)作需要集中的時(shí)間才能完成,這次利用學(xué)期結(jié)束的一段集中時(shí)間,完成了基于LCD12864顯示的數(shù)字示波器程序設(shè)計(jì),現(xiàn)在將文檔寫出來供大家交流學(xué)習(xí)用。在此聲明,這個(gè)教程是寫給初學(xué)者看的,我會(huì)從簡單到復(fù)雜一步一步詳細(xì)介紹設(shè)計(jì)過程,甚至是調(diào)試的過程,還包括一些經(jīng)驗(yàn)總結(jié),特別是提供了完整的keil工程附件。希望讀者立足示波器項(xiàng)目,學(xué)到更多關(guān)于軟硬件開發(fā)的一些經(jīng)驗(yàn)技巧。
標(biāo)簽: 數(shù)字示波器
上傳時(shí)間: 2013-07-23
上傳用戶:20160811
提出了一種基于ARM9 和uC/OS-II 的嵌入式數(shù)字示波器的設(shè)計(jì)方法。硬件上采用ARM9+FIFO 的結(jié)構(gòu)實(shí)現(xiàn)4 通道數(shù)據(jù)同步。軟件上采用uC/OS-II 實(shí)現(xiàn)多任務(wù)運(yùn)行及實(shí)時(shí)處理。整機(jī)測試表明:
標(biāo)簽: ARM9 嵌入式 數(shù)字示波器
上傳時(shí)間: 2013-05-30
上傳用戶:小火車?yán)怖怖?/p>
數(shù)字存儲(chǔ)示波器(DSO)上世紀(jì)八十年代開始出現(xiàn),由于當(dāng)時(shí)它的帶寬和分辨率較低,實(shí)時(shí)性較差,沒有具備模擬示波器的某些特點(diǎn),因此并沒有受到人們的重視。隨著數(shù)字電路、大規(guī)模集成電路及微處理器技術(shù)的發(fā)展,尤其是高速模/數(shù)(A/D)轉(zhuǎn)換器及半導(dǎo)體存儲(chǔ)器(RAM)的發(fā)展,數(shù)字存儲(chǔ)示波器的采樣速率和實(shí)時(shí)性能得到了很大的提高,在工程測量中,越來越多的工程師用DSO來替代模擬示波器。 本文介紹了一款雙通道采樣速率達(dá)1GHz,分辨率為8Bits,實(shí)時(shí)帶寬為200MHz數(shù)字存儲(chǔ)示波器的研制。通過對(duì)具體功能和技術(shù)指標(biāo)的分析,提出了FPGA+ARM架構(gòu)的技術(shù)方案。然后,本文分模塊詳細(xì)敘述了整機(jī)系統(tǒng)中部分模塊,包括前端高速A/D轉(zhuǎn)換器和FPGA的硬件模塊設(shè)計(jì),數(shù)據(jù)處理模塊軟件的設(shè)計(jì),以及DSO的GPIB擴(kuò)展接口邏輯模塊的設(shè)計(jì)。 本文在分析了傳統(tǒng)DSO架構(gòu)的基礎(chǔ)上,提出了本系統(tǒng)的設(shè)計(jì)思想和實(shí)現(xiàn)方案。在高速A/D選擇上,國家半導(dǎo)體公司2005年推出的雙通道采樣速率達(dá)500MHz高速A/D轉(zhuǎn)換器芯片ADC08D500,利用其雙邊沿采樣模式(DES)實(shí)現(xiàn)對(duì)單通道1GHz的采樣速率,并且用Xilinx公司Spraten-3E系列FPGA作為數(shù)據(jù)緩沖單元和存儲(chǔ)單元,提高了系統(tǒng)的集成度和穩(wěn)定性。其中,F(xiàn)PGA緩沖單元完成對(duì)不同時(shí)基情況下多通道數(shù)據(jù)的抽取,處理單元完成對(duì)數(shù)據(jù)正弦內(nèi)插的計(jì)算,而DSO中其余數(shù)據(jù)處理功能包括數(shù)字濾波和FFT設(shè)計(jì)在后端的ARM內(nèi)完成。DSO中常用的GPIB接口放在FPGA內(nèi)集成,不僅充分利用了FPGA內(nèi)豐富的邏輯資源,而且降低了整機(jī)成本,也減少了電路規(guī)模。 最后,利用ChipscopePro工具對(duì)采樣系統(tǒng)進(jìn)行調(diào)試,并分析了數(shù)據(jù)中的壞數(shù)據(jù)產(chǎn)生的原因,提出了解決方案, 并給出了FPGA接收高速A/D的正確數(shù)據(jù)。
標(biāo)簽: FPGA 高速實(shí)時(shí)數(shù) 字存儲(chǔ) 示波器
上傳時(shí)間: 2013-07-07
上傳用戶:asdkin
示波器的各種問題解答,便于初學(xué)者及硬件開發(fā)人員。
標(biāo)簽: 示波器
上傳時(shí)間: 2013-06-15
上傳用戶:thinode
介紹了以AVR單片機(jī)ATmega16為核心,采用前端信號(hào)調(diào)理電路、程控增益放大器以及波形顯示LCD(GDM12864A)實(shí)現(xiàn)的一個(gè)簡易示波器。并給出該系統(tǒng)設(shè)計(jì)的硬件和軟件設(shè)計(jì)方案。 Abstract: Abstract:This paper introduces an easy digital storage oscilloscope based on the AVR microcontroller ATmega16,especially emphasizes on the software design and the hardware design which contains signal processing circuit,gain-programmed amplifier circuit and LCD’s interface circuit and so on.
上傳時(shí)間: 2013-10-13
上傳用戶:ccccccc
VC版本的虛擬示波器代碼,使用時(shí)需要借助硬件
上傳時(shí)間: 2015-10-31
上傳用戶:wmwai1314
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1