亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

狀態(tài)寄存器

  • 在AD9880上實現自動失調功能

    AD9880集成自動失調功能。動失調功能通過監控各ADC在箝位期間的輸出并計算所需的失調設置來工作,從而產生給定的輸出代碼。當自動失調功能使能時(寄存器0x1C:7= 1),“目標代碼”寄存器(0x09、0x0B、0x0D)中的設置由自動失調電路用作期望的箝位代碼。電路會在箝位后(但仍在“后肩”期間)對比輸出代碼和目標代碼,然后上調或下調失調以進行補償。在自動失調模式下,失調寄存器(0x08、0x0A、0x0C)均為8位二進制補碼字格式,各對應寄存器的位7為符號位。

    標簽: 9880 AD 自動失調

    上傳時間: 2013-10-22

    上傳用戶:wanghui2438

  • 在AD9980上實現自動失調功能

    AD9980集成自動失調功能。自動失調功能通過計算所需的失調設置來工作,從而在箝位期間產生給定的輸出代碼。當自動失調使能時(寄存器0x1B:5 = 1),寄存器0x0B至0x10的設置由自動失調電路用作期望的箝位代碼(或目標代碼),而非失調值。電路會在箝位后(但仍在后沿箝位期間)對比輸出代碼和目標代碼,然后上調或下調失調以進行補償。在自動失調模式下,目標代碼為11位二進制補碼字,并將0x0B位7用作紅色通道的符號位(0x0D位7用于綠色通道,0x0F位7用于藍色通道)。

    標簽: 9980 AD 自動失調

    上傳時間: 2013-10-24

    上傳用戶:zl5712176

  • ADC采樣信息ADM1275、ADM1276、ADM1075

    ADM1275、ADM1276和ADM1075均共用同樣的基本模數轉換器(ADC)內核和PMBus接口。這些器件在平均計算和ADC寄存器更新方面存在一些細微差異。從ADM1275、ADM1276或ADM1075器件快速讀取數據時,也需要考慮一些因素和限制。本應用筆記介紹了每種器件的ADC操作,以及如何將其數據速率提到最高(如需要)。

    標簽: ADM 1275 1075 1276

    上傳時間: 2013-10-09

    上傳用戶:agent

  • 寄存器和環路濾波器的設計

    The MAX2870 ultra-wideband phase-locked loop (PLL) and voltagecontrol oscillator (VCO) can operate in both integer-N and fractional-Nmodes, similar to the Analog Devices ADF4350 wideband synthesizer.This application note compares the MAX2870 and ADF4350 registers andloop filter design in detail. Users who already familiar with ADF4350 canuse this application note as a quick design reference.

    標簽: 寄存器 環路濾波器

    上傳時間: 2014-12-23

    上傳用戶:變形金剛

  • ADV7511 HDCP 1.1使能_禁用選項

    ADV7511 HDMI®發送器支持HDCP 1.1特性;然而,業界對如何正確實現HDCP 1.1的某些特性,特別是增強鏈路驗證(Pj校驗),存在一些誤解。由于對實現方法存在不同的解釋,ADI公司給ADV7511增加了一個HDCP 1.1特性禁用選項。版本ID(主寄存器映射的寄存器0x00) 為0x14的ADV7511器件提供此選項。在以前版本的ADV7511中,如果接收器在其HDCP響應中顯示支持HDCP 1.1特性,則ADV7511自動調用此(Pj校驗)協議。HDCP 1.1特性禁用選項允許用戶通過置位I2C寄存器位來禁用Pj校驗。  

    標簽: 7511 HDCP ADV 1.1

    上傳時間: 2013-10-26

    上傳用戶:changeboy

  • 波形及序列信號發生器設計

    設計由555、移位寄存器、D/A轉換器、PLD等器件構成的多路序列信號輸出和階梯波輸出的發生器電路,重點學習555、D/A轉換器及可編程邏輯器件的原理及應用方法。用Proteus軟件仿真;實驗測試技術指標及功能、繪制信號波形。

    標簽: 波形 序列信號 發生器

    上傳時間: 2013-11-03

    上傳用戶:crazyer

  • AN-1064了解AD9548的輸入基準監控器

      如AD9548數據手冊所述,AD9548的輸入端最多可支持八個獨立參考時鐘信號。八路輸入各有一個專用參考監控器,判斷輸入參考信號的周期是否滿足用戶要求。圖1是參考監控器和必要支持元件的框圖。參考監控器測量輸入參考信號的周期,并聲明信號是過慢還是過快,即表示參考信號有誤。該信息保存在參考狀態寄存器內(各參考監控器具有用戶可讀取的專用狀態寄存器)。雖然參考監控器將既不快也不慢的參考時鐘信號視為正確,但仍會通過AD9548參考驗證邏輯進一步審查。由于八個參考監控器全部相同,圖1僅顯示其中之一。然而應注意,所有八個參考監控器共用相同的采樣時鐘和用戶提供的系統時鐘周期值(TSYS)。

    標簽: 1064 9548 AN AD

    上傳時間: 2014-12-23

    上傳用戶:23333

  • 鎖相環頻率合成器-ad9850激勵

    用ad9850激勵的鎖相環頻率合成器山東省濟南市M0P44 部隊Q04::00R 司朝良摘要! 提出了一種ad9850和ad9850相結合的頻率合成方案! 介紹了ad9850芯片ad9850的基本工作原理" 性能特點及引腳功能! 給出了以1!2345 作為參考信號源的鎖相環頻率合成器實例! 并對該頻率合成器的硬件電路和軟件編程進行了簡要說明#關鍵詞! !!" 鎖相環頻率合成器數據寄存器

    標簽: 9850 ad 鎖相環 激勵

    上傳時間: 2013-10-18

    上傳用戶:hehuaiyu

  • DRAM內存模塊的設計技術

    第二部分:DRAM 內存模塊的設計技術..............................................................143第一章 SDR 和DDR 內存的比較..........................................................................143第二章 內存模塊的疊層設計.............................................................................145第三章 內存模塊的時序要求.............................................................................1493.1 無緩沖(Unbuffered)內存模塊的時序分析.......................................1493.2 帶寄存器(Registered)的內存模塊時序分析...................................154第四章 內存模塊信號設計.................................................................................1594.1 時鐘信號的設計.......................................................................................1594.2 CS 及CKE 信號的設計..............................................................................1624.3 地址和控制線的設計...............................................................................1634.4 數據信號線的設計...................................................................................1664.5 電源,參考電壓Vref 及去耦電容.........................................................169第五章 內存模塊的功耗計算.............................................................................172第六章 實際設計案例分析.................................................................................178 目前比較流行的內存模塊主要是這三種:SDR,DDR,RAMBUS。其中,RAMBUS內存采用阻抗受控制的串行連接技術,在這里我們將不做進一步探討,本文所總結的內存設計技術就是針對SDRAM 而言(包括SDR 和DDR)。現在我們來簡單地比較一下SDR 和DDR,它們都被稱為同步動態內存,其核心技術是一樣的。只是DDR 在某些功能上進行了改進,所以DDR 有時也被稱為SDRAM II。DDR 的全稱是Double Data Rate,也就是雙倍的數據傳輸率,但是其時鐘頻率沒有增加,只是在時鐘的上升和下降沿都可以用來進行數據的讀寫操作。對于SDR 來說,市面上常見的模塊主要有PC100/PC133/PC166,而相應的DDR內存則為DDR200(PC1600)/DDR266(PC2100)/DDR333(PC2700)。

    標簽: DRAM 內存模塊 設計技術

    上傳時間: 2014-01-13

    上傳用戶:euroford

  • 最新微波爐的設計

    鑒于市場上常見的51系列8位單片機的售價比較低廉,我們的設計采用了P89V51RB2FN單片機作為主控制器,P89V51RB2FN 是一款80C51 微控制器,包含16kB Flash 和256 字節的數據RAM ,3 個16 位定時器/計數器,8 個中斷源,4 個中斷優先級,2 個DPTR 寄存器[19];主要負責系統的控制與協調工作。具體方案如下:首先,利用單片機檢測各種模擬信號,通過接收鍵盤送來的命令,確認功能設置,實現數據裝入和實時監控,其次,根據CPU發出的信號控制語音播報、顯示等功能,用軟件實現系統定時功能,節省了硬件成本的開銷。這樣的設計使安裝和調試工作可以并行進行,極大地縮短了總體設計和制造的時間,綜合考慮以上因素。

    標簽: 微波爐

    上傳時間: 2013-10-14

    上傳用戶:wanqunsheng

主站蜘蛛池模板: 上杭县| 东兰县| 甘肃省| 夏河县| 思南县| 都安| 云龙县| 山西省| 隆化县| 嘉荫县| 定远县| 渑池县| 开原市| 利津县| 鹤岗市| 定西市| 东台市| 得荣县| 商河县| 景洪市| 台北市| 呼玛县| 昌平区| 东辽县| 三穗县| 永康市| 轮台县| 图木舒克市| 敖汉旗| 元朗区| 灌南县| 江都市| 嫩江县| 大港区| 九龙城区| 台东市| 二连浩特市| 临西县| 烟台市| 宝应县| 苗栗县|