亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專(zhuān)輯| 精品軟件
登錄| 注冊(cè)

片上存儲(chǔ)(chǔ)器

  • VIP專(zhuān)區(qū)-單片機(jī)源代碼精選合集系列(62)

    eeworm.com VIP專(zhuān)區(qū) 單片機(jī)源碼系列 61資源包含以下內(nèi)容:1. LLCR Pin Socket Testing with t.pdf2. 單片機(jī)開(kāi)發(fā)中應(yīng)掌握的幾個(gè)基本技巧.rar3. PIC16F877 學(xué)習(xí)指南.pdf4. MPLAB 6.XX及PICC18安裝使用簡(jiǎn)介.rar5. KS-0825用戶(hù)接口電路模塊.pdf6. TEC6213 AM/SW/FM收音機(jī)頻率顯示MCU接口電路.pdf7. 單片機(jī)音樂(lè)程序教程.rar8. 51單片機(jī)匯編語(yǔ)言教程.pdf9. 8SH702&703用戶(hù)接口電路.pdf10. dsPIC30F產(chǎn)品手冊(cè).rar11. dsPIC30F數(shù)字信號(hào)控制器單片機(jī)和DSP領(lǐng)域的最佳選擇.rar12. 基于模糊PID算法的電阻爐溫度控制系統(tǒng)設(shè)計(jì).pdf13. 基于TMS320F2812的數(shù)字頻率計(jì).pdf14. 單片機(jī)開(kāi)發(fā)仿真環(huán)境+keil初學(xué)者教程.rar15. 數(shù)字頻度計(jì)設(shè)計(jì).pdf16. 單片機(jī)論文資料 (包含62篇論文).rar17. 綜合運(yùn)動(dòng)機(jī)器人測(cè)控系統(tǒng)的設(shè)計(jì)與實(shí)施.ppt18. SMS模塊TC351及其外圍電路設(shè)計(jì).pdf19. 基于單片機(jī)的智能玩具電動(dòng)車(chē)設(shè)計(jì).doc20. 從51初學(xué)入門(mén)到單片機(jī)電子工程師.pdf21. 采用納瓦技術(shù)的8/14引腳閃存8位CMOS單片機(jī) PIC12.pdf22. Keil uVision3Keil uVision3.rar23. 6引腳8位閃存單片機(jī) PIC10F200/202/204/2.pdf24. 單片機(jī)測(cè)控系統(tǒng)綜合實(shí)驗(yàn)指導(dǎo)書(shū).doc25. MSP430與ARM7系列比較.pdf26. MPLAB C30用戶(hù)指南(英文).pdf27. 單片機(jī)的電路仿真.pdf28. 嵌入式CAN轉(zhuǎn)UART模塊 CSM100系列產(chǎn)品手冊(cè).pdf29. Proteus中文入門(mén)基礎(chǔ)教程.rar30. PICkit™ 2 Microcontrolle.pdf31. 微控制器末來(lái)發(fā)展分析.pdf32. 單片機(jī)系統(tǒng)的工作原理設(shè)計(jì).pdf33. PICKIT™ 2 PROGRAMMER-TO-.pdf34. MCU市場(chǎng)最新技術(shù)與市場(chǎng)發(fā)展趨勢(shì).pdf35. 單片機(jī)實(shí)驗(yàn)教程大綱.pdf36. PICkit™ 2 單片機(jī)編程器用戶(hù)指南.pdf37. 用單片機(jī)設(shè)計(jì)電子音樂(lè)門(mén)鈴.rar38. 單片機(jī)課程設(shè)計(jì)指導(dǎo)教材.pdf39. 基于AT89C52單片機(jī)的步進(jìn)電機(jī)控制系統(tǒng)設(shè)計(jì).pdf40. 單片機(jī)小精靈工具下載.rar41. AVR 單片機(jī)和C語(yǔ)言的集成開(kāi)發(fā)環(huán)境.pdf42. C8051F330低成本智能單相交流電壓表方案(取代傳統(tǒng)動(dòng)圈.pdf43. Proteus 6.9 SP4.rar44. 8098 單片機(jī)和伺服電機(jī)PWM 調(diào)速控制.pdf45. 單片機(jī)設(shè)計(jì)資料集.rar46. MCS—51系列單片機(jī)結(jié)構(gòu)及原理.pdf47. 常用三星單片機(jī)燒寫(xiě)電壓設(shè)置參考表.pdf48. 單片機(jī)開(kāi)發(fā)工具全集.rar49. 學(xué)習(xí)單片機(jī)總結(jié)寶典.pdf50. P87LPC767 OTP 單片機(jī)原理.pdf51. 單片機(jī)經(jīng)典教程.rar52. 單片機(jī)原理和應(yīng)用實(shí)驗(yàn)電子教材.pdf53. 看門(mén)狗電路的分析.pdf54. 單片機(jī)與可編程器件教程.pdf55. 單片機(jī)原理及綜合設(shè)計(jì).pdf56. 在串口/并口基礎(chǔ)上實(shí)現(xiàn)51內(nèi)核單片機(jī)的在線編程.doc57. 單片機(jī)系統(tǒng)組成原理(PPT篇).ppt58. 精通MCS-51單片機(jī)絕世秘笈.rar59. 單片機(jī)的結(jié)構(gòu)原理解析.pdf60. AVR單片機(jī)技術(shù)原理.pdf61. ISP 型單片機(jī)實(shí)驗(yàn)板.pdf62. PIC 單片機(jī)的組成習(xí)題解答.pdf63. 各系列I/O型單片機(jī)使用手冊(cè).pdf64. A/D 型單片機(jī)使用說(shuō)明書(shū)/手冊(cè).pdf65. HT49R30A-1八位單片機(jī).pdf66. 單片機(jī)之PPT篇.pdf67. 51單片機(jī)C語(yǔ)言快速上手.pdf68. MCS-51單片機(jī)講義資料(匯編).pdf69. MCS-51單片機(jī)的系統(tǒng)擴(kuò)展技術(shù).pdf70. STC89系列單片機(jī)選型指南.pdf71. MPLAB C18使用指南.pdf72. 最強(qiáng)萬(wàn)年歷源碼(支持24節(jié)氣、支持所有單片機(jī)、ARM).rar73. 單片機(jī)大蝦是怎么樣煉成的.pdf74. 基于AT89S52的紅外遙控電子密碼鎖設(shè)計(jì).rar75. 基于AT89C51的紅外遙控電子密碼鎖的設(shè)計(jì).rar76. 單片機(jī)控制紅外線防盜報(bào)警器的制作及應(yīng)用.rar77. Stellaris(群星)單片機(jī)的片上FLASH編程(英).pdf78. 高速SOC單片機(jī)C8051F.pdf79. LM3S系列代碼加密.rar80. 單片機(jī)/ISP綜合設(shè)計(jì)實(shí)驗(yàn).pdf81. 使用Stellaris(群星)單片機(jī)驅(qū)動(dòng)直流無(wú)刷電機(jī).rar82. 單片機(jī)原理及應(yīng)用.pdf83. MCS-51單片機(jī)實(shí)驗(yàn)指導(dǎo)書(shū).pdf84. 使用Stellaris(群星)單片機(jī)制作自動(dòng)小車(chē).rar85. Luminary的ADC過(guò)采樣應(yīng)用筆記.rar86. 單片機(jī)反匯編工具包.zip87. 單片機(jī)原理和接口技術(shù)簡(jiǎn)介.pdf88. Stellaris(群星)單片機(jī)加上32KB串行SRAM(英.pdf89. MCS-51單片機(jī)的硬件結(jié)構(gòu)原理.pdf90. PIC16F877 單片機(jī)的鍵盤(pán)和LED 數(shù)碼顯示接口.pdf91. LM3S系列微控制器I2C應(yīng)用文檔.rar92. PWM語(yǔ)音播放器——基于Luminary單片機(jī).rar93. C8051F單片機(jī).pdf94. LM3S系列單片機(jī)IrDA應(yīng)用筆記.rar95. LM3S系列單片機(jī)以太網(wǎng)升級(jí)方案解決.rar96. STC12C5410AD 系列單片機(jī)器件手冊(cè).pdf97. Stellaris(群星)單片機(jī)的時(shí)鐘選擇.pdf98. LM3S系列單片機(jī)串行(UART)升級(jí)方案解決.rar99. 單片機(jī)應(yīng)用開(kāi)發(fā)實(shí)驗(yàn)指導(dǎo)書(shū).pdf100. LM3S系列單片機(jī)睡眠與深度睡眠應(yīng)用筆記.pdf

    標(biāo)簽: 電路分析基礎(chǔ)

    上傳時(shí)間: 2013-04-15

    上傳用戶(hù):eeworm

  • 一種新穎的隔離型軟開(kāi)關(guān)Boost變換器的研究.rar

    交錯(cuò)并聯(lián)反激變換器具有電路結(jié)構(gòu)簡(jiǎn)單,控制方便等優(yōu)點(diǎn),并且可以實(shí)現(xiàn)電氣隔離。但是其升壓比不高,變換器中主開(kāi)關(guān)管電壓應(yīng)力較大,且工作中開(kāi)關(guān)管處于硬開(kāi)關(guān)狀態(tài),限制了變換器的效率。 針對(duì)交錯(cuò)并聯(lián)反激變換器所存在的問(wèn)題,本文提出了一種新穎的基于耦合電感第三繞組實(shí)現(xiàn)的原邊并聯(lián)、副邊并聯(lián)隔離型軟開(kāi)關(guān)Boost變換器。該變換器繼承了交錯(cuò)并聯(lián)反激變換器的優(yōu)點(diǎn),兩個(gè)并聯(lián)單元互補(bǔ)工作,分擔(dān)功率損耗,輸出電壓的脈動(dòng)頻率為主開(kāi)關(guān)管的兩倍。不同的是,該變換器具有較高的升壓比,變換器中主開(kāi)關(guān)管的電壓應(yīng)力較小,克服了交錯(cuò)并聯(lián)反激變換器的問(wèn)題。在軟開(kāi)關(guān)方面,變換器使用有源箝位軟開(kāi)關(guān)電路,使主開(kāi)關(guān)管與箝位開(kāi)關(guān)管都實(shí)現(xiàn)了零電壓軟開(kāi)關(guān)動(dòng)作,提高了變換器的效率與使用壽命。因此,它與交錯(cuò)并聯(lián)反激變換器相比,更適合于低電壓輸入、高電壓輸出的應(yīng)用變換場(chǎng)合。 在該變換器的基礎(chǔ)上,針對(duì)變換器中輸出二極管電壓電流振蕩較大,本文還提出了經(jīng)過(guò)改進(jìn)的引入輸出箝位電容的變換器。輸出箝位電容抑制了二極管兩端電壓的振蕩,減小了二極管的電壓應(yīng)力,提高了變換器的效率。 最后,本文通過(guò)仿真與實(shí)驗(yàn)驗(yàn)證了基于耦合電感第三繞組實(shí)現(xiàn)的原邊并聯(lián)、副邊并聯(lián)隔離型軟開(kāi)關(guān)Boost變換器及其改進(jìn)型變換器方案的可行性與合理性。

    標(biāo)簽: Boost 隔離型 軟開(kāi)關(guān)

    上傳時(shí)間: 2013-05-20

    上傳用戶(hù):chenlong

  • 基于FPGA的Viterbi譯碼器設(shè)計(jì)與實(shí)現(xiàn).rar

    卷積碼是廣泛應(yīng)用于衛(wèi)星通信、無(wú)線通信等多種通信系統(tǒng)的信道編碼方式。Viterbi算法是卷積碼的最大似然譯碼算法,該算法譯碼性能好、速度快,并且硬件實(shí)現(xiàn)結(jié)構(gòu)比較簡(jiǎn)單,是最佳的卷積碼譯碼算法。隨著可編程邏輯技術(shù)的不斷發(fā)展,使用FPGA實(shí)現(xiàn)Viterbi譯碼器的設(shè)計(jì)方法逐漸成為主流。不同通信系統(tǒng)所選用的卷積碼不同,因此設(shè)計(jì)可重配置的Viterbi譯碼器,使其能夠滿足多種通信系統(tǒng)的應(yīng)用需求,具有很重要的現(xiàn)實(shí)意義。 本文設(shè)計(jì)了基于FPGA的高速Viterbi譯碼器。在對(duì)Viterbi譯碼算法深入研究的基礎(chǔ)上,重點(diǎn)研究了Viterbi譯碼器核心組成模塊的電路實(shí)現(xiàn)算法。本設(shè)計(jì)中分支度量計(jì)算模塊采用只計(jì)算可能的分支度量值的方法,節(jié)省了資源;加比選模塊使用全并行結(jié)構(gòu)保證處理速度;幸存路徑管理模塊使用3指針偶算法的流水線結(jié)構(gòu),大大提高了譯碼速度。在Xilinx ISE8.2i環(huán)境下,用VHDL硬件描述語(yǔ)言編寫(xiě)程序,實(shí)現(xiàn)(2,1,7)卷積碼的Viterbi譯碼器。在(2,1,7)卷積碼譯碼器基礎(chǔ)上,擴(kuò)展了Viterbi譯碼器的通用性,使其能夠?qū)Σ煌木矸e碼譯碼。譯碼器根據(jù)不同的工作模式,可以對(duì)(2,1,7)、(2,1,9)、(3,1,7)和(3,1,9)四種廣泛運(yùn)用的卷積碼譯碼,并且可以修改譯碼深度等改變譯碼器性能的參數(shù)。 本文用Simulink搭建編譯碼系統(tǒng)的通信鏈路,生成測(cè)試Viterbi譯碼器所需的軟判決輸入。使用ModelSim SE6.0對(duì)各種模式的譯碼器進(jìn)行全面仿真驗(yàn)證,Xilinx ISE8.2i時(shí)序分析報(bào)告表明譯碼器布局布線后最高譯碼速度可達(dá)200MHz。在FPGA和DSP組成的硬件平臺(tái)上進(jìn)一步測(cè)試譯碼器,譯碼器運(yùn)行穩(wěn)定可靠。最后,使用Simulink產(chǎn)生的數(shù)據(jù)對(duì)本文設(shè)計(jì)的Viterbi譯碼器的譯碼性能進(jìn)行了分析,仿真結(jié)果表明,在同等條件下,本文設(shè)計(jì)的Viterbi譯碼器與Simulink中的Viterbi譯碼器模塊的譯碼性能相當(dāng)。

    標(biāo)簽: Viterbi FPGA 譯碼器

    上傳時(shí)間: 2013-06-24

    上傳用戶(hù):myworkpost

  • 基于以太網(wǎng)的數(shù)據(jù)采集系統(tǒng)在FPGA上實(shí)現(xiàn).rar

    隨著計(jì)算機(jī)和自動(dòng)化測(cè)量技術(shù)的日益發(fā)展,測(cè)量?jī)x器和計(jì)算機(jī)的關(guān)系日益密切。計(jì)算機(jī)的很多成果很快就應(yīng)用到測(cè)量和儀器領(lǐng)域,與計(jì)算機(jī)相結(jié)合已經(jīng)成為測(cè)量?jī)x器和自動(dòng)測(cè)試系統(tǒng)發(fā)展的必然趨勢(shì)。高度集成的現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)是超大規(guī)模集成電路和計(jì)算機(jī)輔助設(shè)計(jì)技術(shù)發(fā)展的結(jié)果,由于FPGA器件具備集成度高、體積小、可以利用基于計(jì)算機(jī)的開(kāi)發(fā)平臺(tái),用編寫(xiě)軟件的方法來(lái)實(shí)現(xiàn)專(zhuān)門(mén)硬件的功能等優(yōu)點(diǎn),大大推動(dòng)了數(shù)字系統(tǒng)設(shè)計(jì)的單片化、自動(dòng)化,縮短了單片數(shù)字系統(tǒng)的設(shè)計(jì)周期、提高了設(shè)計(jì)的靈活性和可靠性。 本文研究基于網(wǎng)絡(luò)的高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)問(wèn)題。論文完成了以FPGA結(jié)構(gòu)為系統(tǒng)硬件平臺(tái),uClinux為核心的系統(tǒng)的軟件平臺(tái)設(shè)計(jì),進(jìn)行信號(hào)的采集和遠(yuǎn)程網(wǎng)絡(luò)監(jiān)測(cè)的功能。 論文從軟硬件兩方面入手,闡述了基于FPGA器件進(jìn)行數(shù)據(jù)采集的硬件系統(tǒng)設(shè)計(jì)方法,以及基于uClinux操作系統(tǒng)的設(shè)備驅(qū)動(dòng)程序設(shè)計(jì)和應(yīng)用程序設(shè)計(jì)。 硬件方面,F(xiàn)PGA采用Xilinx公司Spartan系列的XC3S500芯片,用verilog HDL硬件描述語(yǔ)言在Xilinx公司提供的ISE輔助設(shè)計(jì)軟件中實(shí)現(xiàn)FPGA編程。將微處理器MicroBlaze、數(shù)據(jù)存儲(chǔ)器、程序存儲(chǔ)器、以太網(wǎng)控制器、數(shù)模轉(zhuǎn)換控制器等數(shù)字邏輯電路通過(guò)CoreConnect技術(shù)用OPB總線集成在同一個(gè)FPGA內(nèi)部,形成一個(gè)可編程的片上系統(tǒng)(SOPC)。采用基于FPGA的SOPC設(shè)計(jì)的突出優(yōu)點(diǎn)是不必更換芯片就可以實(shí)現(xiàn)設(shè)計(jì)的改進(jìn)和升級(jí),同時(shí)也可以降低成本和提高可靠性。 軟件方面,為了更好更有效地管理和拓展系統(tǒng)功能,移植了uClinux到MicroBlaze軟處理器上,設(shè)計(jì)實(shí)現(xiàn)了平臺(tái)上的ADC設(shè)備驅(qū)動(dòng)程序和數(shù)據(jù)采集應(yīng)用程序。并通過(guò)修訂內(nèi)核,實(shí)現(xiàn)了利用以太網(wǎng)TCP/IP協(xié)議來(lái)訪問(wèn)數(shù)據(jù)采集程序獲得的數(shù)據(jù)。

    標(biāo)簽: FPGA 以太網(wǎng) 數(shù)據(jù)采集系統(tǒng)

    上傳時(shí)間: 2013-05-23

    上傳用戶(hù):晴天666

  • 基于FPGA的10M100M以太網(wǎng)控制器的設(shè)計(jì).rar

    隨著以太網(wǎng)技術(shù)的不斷發(fā)展,網(wǎng)絡(luò)的傳輸速度已經(jīng)由最初的10M發(fā)展到現(xiàn)在的10,000M。用可編程邏輯器件(FPGA)實(shí)現(xiàn)以太網(wǎng)控制器與其它SOC系統(tǒng)的互連成為當(dāng)前的研究熱點(diǎn)。本文闡述了MAC層的FPGA設(shè)計(jì)、仿真及測(cè)試;介紹了整個(gè)系統(tǒng)的內(nèi)部結(jié)構(gòu)、模塊劃分,并對(duì)各個(gè)模塊的設(shè)計(jì)過(guò)程進(jìn)行了詳細(xì)闡述,接著介紹了開(kāi)發(fā)環(huán)境和驗(yàn)證工具,同時(shí)給出測(cè)試方案、驗(yàn)證數(shù)據(jù)、實(shí)現(xiàn)結(jié)果及時(shí)序仿真波形圖。 對(duì)MAC層的主要功能模塊如:發(fā)送模塊、接收模塊、MAC流程控制模塊、寄存器模塊、MⅡ接口模塊和主機(jī)接口模塊以及CRC,CSMA/CD,HASH表等算法給出了基于FPGA及硬件描述語(yǔ)言的解決方法。 本課題針對(duì)以下三個(gè)方面進(jìn)行了研究并取得一定的成果: 1)FPGA開(kāi)發(fā)平臺(tái)的硬件實(shí)現(xiàn)。選用Xilinx公司的XC3S1000-FT256-4-C和ATMEL公司的ARM9200作為測(cè)試的核心器件,采用LXT971芯片作為物理層芯片,AT91RM9200作為數(shù)據(jù)輸入源和雙blockram作為幀緩存搭建FPGA硬件驗(yàn)證開(kāi)發(fā)平臺(tái)。 2)基于FPGA實(shí)現(xiàn)以太網(wǎng)控制器。用VerilogHDL語(yǔ)言構(gòu)建以太網(wǎng)控制器,實(shí)現(xiàn)CSMA/CD協(xié)議、10M/100M自適應(yīng)以及與物理層MⅡ接口等。 3)采用片上系統(tǒng)通用的WS接口。目的是便于與具有通用接口的片上系統(tǒng)互連,也為構(gòu)建SOC上處理器提供條件。 本論文實(shí)現(xiàn)了一個(gè)基于WS總線接口可裁減的以太網(wǎng)MAC控制器IP軟核,為設(shè)計(jì)具有自主知識(shí)產(chǎn)權(quán)的以太網(wǎng)MAC控制器積累了經(jīng)驗(yàn)。同時(shí),為與其它WS接口的控制器實(shí)現(xiàn)直接互連創(chuàng)造了條件,對(duì)高層次設(shè)計(jì)這一先進(jìn)ASIC設(shè)計(jì)方法也有了較為深入的認(rèn)識(shí)。

    標(biāo)簽: 10M100M FPGA 以太網(wǎng)控制器

    上傳時(shí)間: 2013-07-17

    上傳用戶(hù):bruce

  • 基于FPGA的數(shù)據(jù)采集系統(tǒng)的SOPC實(shí)現(xiàn)

    本課題完成了基于FPGA的數(shù)據(jù)采集器以及IIC總線的模數(shù)轉(zhuǎn)換器部分、通訊部分的電路設(shè)計(jì)。其中FPGA采用Xilinx公司Spartan-Ⅱ系列的XC2S100芯片,在芯片中嵌入32位軟處理器MicroBlaze;ⅡC總線的模數(shù)轉(zhuǎn)換采用Microchip公司的MCP3221芯片,通訊部分則在FPGA片內(nèi)用VHDL語(yǔ)言實(shí)現(xiàn)。通過(guò)上述設(shè)計(jì)實(shí)現(xiàn)了“準(zhǔn)單片化”的模擬量和數(shù)字量的數(shù)據(jù)采集和處理。 所設(shè)計(jì)的數(shù)據(jù)采集器可以和結(jié)構(gòu)類(lèi)似的上位機(jī)通訊,本課題完成了在上位機(jī)中用VHDL語(yǔ)言實(shí)現(xiàn)的通信電路模塊。通過(guò)上述兩部分工作,將微處理器、數(shù)據(jù)存儲(chǔ)器、程序存儲(chǔ)器等數(shù)字邏輯電路均集成在同一個(gè)FPGA內(nèi)部,形成一個(gè)可編程的片上系統(tǒng)。FPGA片外僅為模擬器件和開(kāi)關(guān)量驅(qū)動(dòng)芯片。FPGA內(nèi)部的硬件電路采用VHDL語(yǔ)言編寫(xiě);MCU軟核工作所需要的程序采用C語(yǔ)言編寫(xiě)。多臺(tái)數(shù)據(jù)采集器與服務(wù)器構(gòu)成數(shù)據(jù)采集系統(tǒng)。服務(wù)器端軟件用VB開(kāi)發(fā),既可以將實(shí)時(shí)采集的數(shù)據(jù)以數(shù)字方式顯示,也可以用更加直觀的曲線方式顯示。 由于數(shù)據(jù)采集器是所有自控類(lèi)系統(tǒng)所必需的電路模塊,所以一個(gè)通用的片上系統(tǒng)設(shè)計(jì)可以解決各類(lèi)系統(tǒng)的應(yīng)用問(wèn)題,達(dá)到“設(shè)計(jì)復(fù)用”(DesignReuse)的目的。采用基于FPGA的SOPC設(shè)計(jì)的更加突出的優(yōu)點(diǎn)是不必更換芯片就可以實(shí)現(xiàn)設(shè)計(jì)的改進(jìn)和升級(jí),同時(shí)也可以降低成本和提高可靠性。

    標(biāo)簽: FPGA SOPC 數(shù)據(jù)采集系統(tǒng)

    上傳時(shí)間: 2013-07-12

    上傳用戶(hù):a155166

  • 圖象壓縮系統(tǒng)中熵編解碼器的FPGA設(shè)計(jì)及實(shí)現(xiàn)

    隨著移動(dòng)終端、多媒體、Internet網(wǎng)絡(luò)、通信,圖像掃描技術(shù)的發(fā)展,以及人們對(duì)圖象分辨率,質(zhì)量要求的不斷提高,用軟件壓縮難以達(dá)到實(shí)時(shí)性要求,而且會(huì)帶來(lái)因傳輸大量原始圖象數(shù)據(jù)帶來(lái)的帶寬要求,因此采用硬件實(shí)現(xiàn)圖象壓縮已成為一種必然趨勢(shì)。而熵編碼單元作為圖像變換,量化后的處理環(huán)節(jié),是圖像壓縮中必不可少的部分。研究熵編解碼器的硬件實(shí)現(xiàn),具有廣闊的應(yīng)用背景。本文以星載視頻圖像壓縮的硬件實(shí)現(xiàn)項(xiàng)目為背景,對(duì)熵編碼器和解碼器的硬件實(shí)現(xiàn)進(jìn)行探討,給出了并行熵編碼和解碼器的實(shí)現(xiàn)方案。熵編解碼器中的難點(diǎn)是huffman編解碼器的實(shí)現(xiàn)。在設(shè)計(jì)并行huffman編碼方案時(shí)通過(guò)改善Huffman編碼器中變長(zhǎng)碼流向定長(zhǎng)碼流轉(zhuǎn)換時(shí)的控制邏輯,避免了因數(shù)據(jù)處理不及時(shí)造成數(shù)據(jù)丟失的可能性,從而保證了編碼的正確性。而在實(shí)現(xiàn)并行的huffman解碼器時(shí),解碼算法充分利用了規(guī)則化碼書(shū)帶來(lái)的碼字的單調(diào)性,及在特定長(zhǎng)度碼字集內(nèi)碼字變化的連續(xù)性,將并行解碼由模式匹配轉(zhuǎn)換為算術(shù)運(yùn)算,提高了存儲(chǔ)器的利用率、系統(tǒng)的解碼效率和速度。在實(shí)現(xiàn)并行huffman編碼的基礎(chǔ)上,結(jié)合針對(duì)DC子帶的預(yù)測(cè)編碼,針對(duì)直流子帶的游程編碼,能夠?qū)D像壓縮系統(tǒng)中經(jīng)過(guò)DWT變換,量化,掃描后的數(shù)據(jù)進(jìn)行正確的編碼。同時(shí),在并行huffman解碼基礎(chǔ)上的熵解碼器也可以解碼出正確的數(shù)據(jù)提供給解碼系統(tǒng)的后續(xù)反量化模塊,進(jìn)一步處理。在本文介紹的設(shè)計(jì)方案中,按照自頂向下的設(shè)計(jì)方法,對(duì)星載圖像壓縮系統(tǒng)中的熵編解碼器進(jìn)行分析,進(jìn)而進(jìn)行邏輯功能分割及模塊劃分,然后分別實(shí)現(xiàn)各子模塊,并最終完成整個(gè)系統(tǒng)。在設(shè)計(jì)過(guò)程中,用高級(jí)硬件描述語(yǔ)言verilogHDL進(jìn)行RTL級(jí)描述。利用了Altera公司的QuartusII開(kāi)發(fā)平臺(tái)進(jìn)行設(shè)計(jì)輸入、編譯、仿真,同時(shí)還采用modelsim仿真工具和symplicity的綜合工具,驗(yàn)證了設(shè)計(jì)的正確性。通過(guò)系統(tǒng)波形仿真和下板驗(yàn)證熵編碼器最高頻率可以達(dá)到127M,在62.5M的情況下工作正常。而熵解碼器也可正常工作在62.5M,吞吐量可達(dá)到2500Mbps,也能滿足性能要求。仿真驗(yàn)證的結(jié)果表明:設(shè)計(jì)能夠滿足性能要求,并具有一定的使用價(jià)值。

    標(biāo)簽: FPGA 圖象壓縮

    上傳時(shí)間: 2013-05-19

    上傳用戶(hù):吳之波123

  • 指紋識(shí)別算法的研究及基于FPGA的硬件實(shí)現(xiàn)

    隨著圖像處理和模式識(shí)別技術(shù)的進(jìn)步,基于生物特征的識(shí)別技術(shù)成為蓬勃發(fā)展的高技術(shù)之一,根據(jù)IBG(InternationalBiometricGroup)組織對(duì)生物特征市場(chǎng)的統(tǒng)計(jì)和預(yù)測(cè),該領(lǐng)域的收入的年增長(zhǎng)率30-50%,到2008年,全球總收入將達(dá)到46.39億美元。而基于指紋特征的識(shí)別技術(shù)由于其獨(dú)特的可靠性,穩(wěn)定性,方便快捷的特點(diǎn),恰好符合了市場(chǎng)的需求。目前指紋識(shí)別技術(shù)是生物識(shí)別領(lǐng)域中應(yīng)用最廣泛的識(shí)別技術(shù),也是研究與應(yīng)用的一個(gè)熱點(diǎn)。 SOPC片上可編程系統(tǒng)和嵌入式系統(tǒng)是當(dāng)前電子設(shè)計(jì)領(lǐng)域中最熱門(mén)的概念。NiosⅡ是Altera公司開(kāi)發(fā)的一種采用流水線技術(shù)、單指令流的RISC嵌入式處理器軟核,可以將它嵌入FPGA內(nèi)部,與用戶(hù)自定義邏輯結(jié)合構(gòu)成一個(gè)基于FPGA的片上系統(tǒng)。與嵌入式硬核相比較,嵌入式軟核具有更大的靈活性。而FPGA的高速性、恰恰滿足了指紋識(shí)別系統(tǒng)對(duì)速度的要求。 本文對(duì)指紋識(shí)別技術(shù)中各個(gè)環(huán)節(jié)的算法進(jìn)行了較為深入的研究,結(jié)合NiosⅡ嵌入式處理器的特點(diǎn),對(duì)算法進(jìn)行了合理的選擇與優(yōu)化,形成了一套完整的指紋識(shí)別算法,并提出了一種基于FPGA的指紋識(shí)別系統(tǒng)硬件設(shè)計(jì)方案。 論文的內(nèi)容主要包括以下幾個(gè)方面: 1、對(duì)指紋圖像預(yù)處理、后處理和匹配算法進(jìn)行了改進(jìn),提高了算法的性能;設(shè)計(jì)了一種適用于快速匹配的指紋特征數(shù)據(jù)結(jié)構(gòu);提出了一套基于特征點(diǎn)匹配的指紋識(shí)別算法。實(shí)驗(yàn)結(jié)果表明該算法速度快、誤識(shí)率較低、可靠性較高,可以滿足實(shí)用的要求。 2、本著增加系統(tǒng)集成度、減小系統(tǒng)體積、提高便攜性、降低功耗和成本,同時(shí)提升系統(tǒng)的性能的原則,使用Altera公司提供的外圍設(shè)備IP核配合NiosⅡ處理器軟核搭建了一個(gè)單片嵌入式系統(tǒng),然后以?xún)?nèi)嵌NiosⅡ軟核的FPGA和FPS200指紋采集器為核心芯片,外配片外RAM和Flash存儲(chǔ)器以及小鍵盤(pán)和LCD顯示屏等器件,設(shè)計(jì)了一個(gè)便攜式指紋識(shí)別系統(tǒng),提出了一套基于FPGA的硬件設(shè)計(jì)方案。 3、利用NiosⅡ開(kāi)發(fā)板對(duì)硬件設(shè)計(jì)方案進(jìn)行了初步的驗(yàn)證,實(shí)現(xiàn)了指紋采集芯片F(xiàn)PS200與FPGA的接口,并進(jìn)行了算法的移植。 實(shí)驗(yàn)結(jié)果表明本文所提出的系統(tǒng)設(shè)計(jì)方案是可行的?;贔PGA的自動(dòng)指紋識(shí)別系統(tǒng)在速度、功耗、體積、擴(kuò)展性方面有著獨(dú)特的優(yōu)勢(shì),具有廣闊的發(fā)展空間。最后提出了對(duì)這一設(shè)計(jì)繼續(xù)改進(jìn)的思路和下一步研究的內(nèi)容。

    標(biāo)簽: FPGA 指紋識(shí)別 法的研究 硬件實(shí)現(xiàn)

    上傳時(shí)間: 2013-06-07

    上傳用戶(hù):kikye

  • FPGAIP核的設(shè)計(jì)

    FPGA能夠減少電子系統(tǒng)的開(kāi)發(fā)風(fēng)險(xiǎn)和開(kāi)發(fā)成本,縮短上市時(shí)間,降低維護(hù)升級(jí)成本,廣泛地應(yīng)用在電子系統(tǒng)中.隨著集成電路向著片上系統(tǒng)(SoC)的發(fā)展,需要設(shè)計(jì)出FPGA IP核用于SoC芯片的設(shè)計(jì).該論文的工作圍繞FPGA IP核的設(shè)計(jì)進(jìn)行,在FPGA結(jié)構(gòu)設(shè)計(jì)優(yōu)化和FPGAIP接口方案設(shè)計(jì)兩方面進(jìn)行了研究.設(shè)計(jì)改進(jìn)了適用于數(shù)據(jù)通路的FPGA新結(jié)構(gòu)——FDP.設(shè)計(jì)改進(jìn)了可編程邏輯單元(LC);對(duì)可編程連線作為"2層2類(lèi)"的層次結(jié)構(gòu)進(jìn)行組織,進(jìn)行了改進(jìn)并確定了各種連線的通道寬度;結(jié)合對(duì)迷宮布線算法的分析以及benchmark電路實(shí)驗(yàn)的方法,提出了用于分段式網(wǎng)格連線的開(kāi)關(guān)盒和連接盒新結(jié)構(gòu),提高連線的面積利用效率.在FPGA IP核的接口方案上,基于邊界掃描測(cè)試電路提出了FPGA IP核的測(cè)試方案;結(jié)合擴(kuò)展邊界掃描測(cè)試電路得到的編程功和自動(dòng)下載電路,為FPGA IP核提供了具有兩種不同編程方法的編程接口.采用SMIC 0.35um 3層金屬CMOS工藝,實(shí)現(xiàn)了一個(gè)10萬(wàn)系統(tǒng)門(mén)規(guī)模的FDP結(jié)構(gòu),并和編程、測(cè)試接口一起進(jìn)行版圖設(shè)計(jì),試制了FDP100k芯片.FDP100k中包括了32×32個(gè)LC,128個(gè)可編程IO單元.在FDP100k的芯片測(cè)試中,對(duì)編程寄存器、各種可編程資源進(jìn)行測(cè)試,并完成電路實(shí)現(xiàn)、性能參數(shù)測(cè)試以及IP核接口的測(cè)試,結(jié)果表明FPGA IP核的整體功能正確.

    標(biāo)簽: FPGAIP

    上傳時(shí)間: 2013-04-24

    上傳用戶(hù):gokk

  • 高速并行信號(hào)處理板數(shù)據(jù)接口與控制的FPGA設(shè)計(jì)

    隨著信息社會(huì)的發(fā)展,人們要處理的各種信息總量變得越來(lái)越大,尤其在處理大數(shù)據(jù)量與實(shí)時(shí)處理數(shù)據(jù)方面,對(duì)處理設(shè)備的要求是非常高的。為滿足這些要求,實(shí)時(shí)快速的各種CPU、處理板應(yīng)運(yùn)而生。這類(lèi)CPU與板卡處理數(shù)據(jù)速度快,效率高,并且不斷的完善與發(fā)展。此類(lèi)板卡要求與外部設(shè)備通訊,同時(shí)也要進(jìn)行內(nèi)部的數(shù)據(jù)交換,于是板卡的接口設(shè)備調(diào)試與內(nèi)部數(shù)據(jù)交換也成為必須要完成的工作。本文所作的工作正是基于一種高速通用信號(hào)處理板的外部接口和內(nèi)部數(shù)據(jù)通道的設(shè)計(jì)。 本文首先介紹了通用信號(hào)處理板的應(yīng)用開(kāi)發(fā)背景,包括此類(lèi)板卡使用的處理芯片、板上設(shè)備、發(fā)展概況以及和外部相連的各種總線概況,同時(shí)說(shuō)明了本人所作的主要工作。 其次,介紹了PCI接口的有關(guān)規(guī)范,給出了通用信號(hào)處理板與CPCI的J1口的設(shè)計(jì)時(shí)序;介紹了DDR存儲(chǔ)器的概況、電平標(biāo)準(zhǔn)以及功能寄存器,并給出了與DDR.存儲(chǔ)器接口的設(shè)計(jì)時(shí)序;介紹了片上主要數(shù)據(jù)處理器件TS-202的有關(guān)概況,設(shè)計(jì)了板卡與DSP的接口時(shí)序。 再次,介紹了Altera公司FPGA的程序設(shè)計(jì)流程,并使用VHDL語(yǔ)言編程完成各個(gè)模塊之間的數(shù)據(jù)傳遞,并重點(diǎn)介紹了DDR控制核的編寫(xiě)。 再次,介紹了WDM驅(qū)動(dòng)程序的結(jié)構(gòu),程序設(shè)計(jì)方法等。 最后,通過(guò)從工控機(jī)向通用信號(hào)處理板寫(xiě)連續(xù)遞增的數(shù)據(jù)驗(yàn)證了整個(gè)系統(tǒng)已經(jīng)正常工作。實(shí)現(xiàn)了信號(hào)處理板內(nèi)部數(shù)據(jù)通道設(shè)計(jì)以及與外部接口的通訊;并且還提到了對(duì)此設(shè)計(jì)以后地完善與發(fā)展。 本文所作的工作如下: 1、設(shè)計(jì)完成了處理板各接口時(shí)序,使處理板可以從接口接受/發(fā)送數(shù)據(jù)。 2、完成了FPGA內(nèi)部的數(shù)據(jù)通道的設(shè)計(jì),使數(shù)據(jù)可以從CPCI準(zhǔn)確的傳送到DSP進(jìn)行處理,并編寫(xiě)了DSP的測(cè)試程序。 3、完成了DDR SDRAM控制核的VHDL程序編寫(xiě)。 4、完成了PCI驅(qū)動(dòng)程序的編寫(xiě)。

    標(biāo)簽: FPGA 高速并行 信號(hào)處理板 數(shù)據(jù)接口

    上傳時(shí)間: 2013-06-30

    上傳用戶(hù):唐僧他不信佛

主站蜘蛛池模板: 赣榆县| 凤凰县| 都兰县| 安陆市| 古丈县| 阿尔山市| 日喀则市| 句容市| 宁都县| 虞城县| 临桂县| 建平县| 黑山县| 高碑店市| 呼和浩特市| 长沙市| 保德县| 夏邑县| 乐安县| 浦县| 双牌县| 满城县| 长阳| 门源| 兴海县| 博湖县| 山丹县| 宁陕县| 营山县| 昌图县| 康马县| 临沂市| 乐亭县| 黄石市| 西青区| 内黄县| 怀化市| 廉江市| 凤凰县| 固始县| 四子王旗|