62256在單片機(jī)上的應(yīng)用,C語(yǔ)言源碼,Keil uVision3工程文件,附原理圖及說(shuō)明學(xué)習(xí)文檔 62256簡(jiǎn)介: 62系列是最常用的單片機(jī)系統(tǒng)擴(kuò)展RAM元器件,其類(lèi)型有6216、6232、6264、62128、62256或62512等多種,62后面的數(shù)字表示此元器件中可以存儲(chǔ)的位(單位:千bit),我們通常的說(shuō)法是將此值除以8,比如62256將256除以8,我們一般稱(chēng)之為32K的RAM。 如果學(xué)習(xí)過(guò)二進(jìn)制就可以知道,區(qū)分兩個(gè)字節(jié)需要一根地址線就可以:0或者1;而區(qū)分四個(gè)字節(jié)需要2根地址線;區(qū)分八個(gè)字節(jié)需要三根地址線…..以此類(lèi)推,我們可以計(jì)算出要區(qū)分32K的RAM區(qū),需要15根地址線,也就是器件上面的A0-A14管腳用于確定唯一的一個(gè)字節(jié)內(nèi)容。 我們現(xiàn)在學(xué)習(xí)的51單片機(jī)是8位的,所以必須用兩個(gè)IO口來(lái)聯(lián)接這個(gè)RAM器件,通常我們用P0(低字節(jié))和P2(高字節(jié))兩個(gè)端口來(lái)確定此器件的地址,而P0口是51單片機(jī)標(biāo)準(zhǔn)的總線口,是地址線和數(shù)據(jù)線復(fù)用的,所以與62256聯(lián)接時(shí)需要加一片鎖存器來(lái)鎖存地址。即先將地址送到鎖存器(通常用74HC373)中,然后P0口空閑下來(lái)后開(kāi)始接收或發(fā)送數(shù)據(jù)至62256。
標(biāo)簽: 62256 uVision3 Keil RAM
上傳時(shí)間: 2017-01-27
上傳用戶(hù):asdkin
當(dāng)今電子系統(tǒng)的設(shè)計(jì)是以大規(guī)模FPGA為物理載體的系統(tǒng)芯片的設(shè)計(jì),基于FPGA的片上系統(tǒng)可稱(chēng)為可編程片上系統(tǒng)(SOPC)。SOPC的設(shè)計(jì)是以知識(shí)產(chǎn)權(quán)核(IPCore)為基礎(chǔ),以硬件描述語(yǔ)言為主要設(shè)計(jì)手段,借助以計(jì)算機(jī)為平臺(tái)的EDA工具進(jìn)行的。 本文在介紹了FPGA與SOPC相關(guān)技術(shù)的基礎(chǔ)上,給出了SOPC技術(shù)開(kāi)發(fā)調(diào)制解調(diào)器的方案。在分析設(shè)計(jì)軟件Matlab/DSP(Digital Signal Processing)。builder以及Quartus Ⅱ開(kāi)發(fā)軟件進(jìn)行SOPC(System On a Programmable Chip)設(shè)計(jì)流程后,依據(jù)調(diào)制解調(diào)算法提出了一種基于DSP Builder調(diào)制解調(diào)器的SOPC實(shí)現(xiàn)方案,模塊化的設(shè)計(jì)方法大大縮短了調(diào)制解調(diào)器的開(kāi)發(fā)周期。 在SOPC技術(shù)開(kāi)發(fā)調(diào)制解調(diào)器的過(guò)程中,用MATLAB/Simulink的圖形方式調(diào)用Altera DSP Builder和其他Simulink庫(kù)中的圖形模塊(Block)進(jìn)行系統(tǒng)建模,在Simulink中仿真通過(guò)后,利用DSP Builder將Simulink的模型文件(.mdl)轉(zhuǎn)化成通用的硬件描述語(yǔ)言VHDL文件,從而避免了VHDL語(yǔ)言手動(dòng)編寫(xiě)系統(tǒng)的煩瑣過(guò)程,將精力集中于算法的優(yōu)化上。 基于DSP Builder的開(kāi)發(fā)功能,調(diào)制解調(diào)器電路中的低通濾波器可直接調(diào)用FIRIP Core,進(jìn)一步提高了開(kāi)發(fā)效率。 在進(jìn)行編譯、仿真調(diào)試成功后,經(jīng)過(guò)QuartusⅡ?qū)⒕幾g生成的編程文件下載到ALTERA公司Cyclone Ⅱ系列的FPGA芯片EP2C5F256C6,完成器件編程,從而給出了一種調(diào)制解調(diào)器的SOPC系統(tǒng)實(shí)現(xiàn)方案。
標(biāo)簽: FPGA 調(diào)制解調(diào)器
上傳時(shí)間: 2013-06-24
上傳用戶(hù):liuchee
ISO和ITU-T制定的一系列視頻編碼國(guó)際標(biāo)準(zhǔn)的推出,開(kāi)創(chuàng)了視頻通信和存儲(chǔ)應(yīng)用的新紀(jì)元。從H.261視頻編碼建議,到H.262/3、MPEG-1/2/4等都有一個(gè)共同的不斷追求的目標(biāo),即在盡可能低的碼率(或存儲(chǔ)容量)下獲得盡可能好的圖像質(zhì)量。 本課題的研究建立在目前主流的壓縮算法的基礎(chǔ)上,綜合出各種標(biāo)準(zhǔn)中實(shí)現(xiàn)途徑的共性和優(yōu)勢(shì),將算法的主體移植于FPGA(FieldProgrammableGateArray)平臺(tái)上。憑借該種類(lèi)嵌入式系統(tǒng)配置靈活、資源豐富的特點(diǎn),建立一個(gè)可重構(gòu)的內(nèi)核處理模塊。進(jìn)一步的完善算法(運(yùn)算速度、精度)和外圍系統(tǒng)后,就可作為專(zhuān)用視頻壓縮編碼器進(jìn)行門(mén)級(jí)電路設(shè)計(jì)的原型,構(gòu)建一個(gè)片上可編程的獨(dú)立系統(tǒng)。 編碼器設(shè)計(jì)有良好的應(yīng)用前景,通過(guò)使用離散余弦變換和熵編碼,對(duì)運(yùn)動(dòng)圖像從空間上進(jìn)行壓縮編碼,使得編碼后的數(shù)據(jù)流適合于傳輸、通信、存儲(chǔ)和編輯等方面的要求。同時(shí),系統(tǒng)的設(shè)計(jì)將解碼的工作量大幅度降低,功能模塊在作適當(dāng)?shù)母膭?dòng)后可為解碼器的參考設(shè)計(jì)使用。 研究所涉及的各功能模塊都進(jìn)行了系統(tǒng)性的仿真和綜合,滿足工程樣機(jī)的前期研發(fā)需要。
上傳時(shí)間: 2013-04-24
上傳用戶(hù):xiangwuy
當(dāng)今電子系統(tǒng)的設(shè)計(jì)是以大規(guī)模FPGA為物理載體的系統(tǒng)芯片的設(shè)計(jì),基于FPGA的片上系統(tǒng)可稱(chēng)為可編程片上系統(tǒng)(SOPC)。SOPC的設(shè)計(jì)是以知識(shí)產(chǎn)權(quán)核(IPCore)為基礎(chǔ),以硬件描述語(yǔ)言為主要設(shè)計(jì)手段,借助以計(jì)算機(jī)為平臺(tái)的EDA工具進(jìn)行的。 本文在介紹了FPGA與SOPC相關(guān)技術(shù)的基礎(chǔ)上,給出了SOPC技術(shù)開(kāi)發(fā)調(diào)制解調(diào)器的方案。在分析設(shè)計(jì)軟件Matlab/DSP(Digital Signal Processing)。builder以及Quartus Ⅱ開(kāi)發(fā)軟件進(jìn)行SOPC(System On a Programmable Chip)設(shè)計(jì)流程后,依據(jù)調(diào)制解調(diào)算法提出了一種基于DSP Builder調(diào)制解調(diào)器的SOPC實(shí)現(xiàn)方案,模塊化的設(shè)計(jì)方法大大縮短了調(diào)制解調(diào)器的開(kāi)發(fā)周期。 在SOPC技術(shù)開(kāi)發(fā)調(diào)制解調(diào)器的過(guò)程中,用MATLAB/Simulink的圖形方式調(diào)用Altera DSP Builder和其他Simulink庫(kù)中的圖形模塊(Block)進(jìn)行系統(tǒng)建模,在Simulink中仿真通過(guò)后,利用DSP Builder將Simulink的模型文件(.mdl)轉(zhuǎn)化成通用的硬件描述語(yǔ)言VHDL文件,從而避免了VHDL語(yǔ)言手動(dòng)編寫(xiě)系統(tǒng)的煩瑣過(guò)程,將精力集中于算法的優(yōu)化上。 基于DSP Builder的開(kāi)發(fā)功能,調(diào)制解調(diào)器電路中的低通濾波器可直接調(diào)用FIRIP Core,進(jìn)一步提高了開(kāi)發(fā)效率。 在進(jìn)行編譯、仿真調(diào)試成功后,經(jīng)過(guò)QuartusⅡ?qū)⒕幾g生成的編程文件下載到ALTERA公司Cyclone Ⅱ系列的FPGA芯片EP2C5F256C6,完成器件編程,從而給出了一種調(diào)制解調(diào)器的SOPC系統(tǒng)實(shí)現(xiàn)方案。
標(biāo)簽: FPGA 調(diào)制解調(diào)器
上傳時(shí)間: 2013-05-28
上傳用戶(hù):koulian
提出了一種改進(jìn)的基于直接頻率合成技術(shù)(DDS)的任意波形發(fā)生器在現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)上的實(shí)現(xiàn)方法。首先將三角波、正弦波、方波和升/降鋸齒波的波形數(shù)據(jù)寫(xiě)入片外存儲(chǔ)器,當(dāng)調(diào)用時(shí)再將相應(yīng)的數(shù)據(jù)移入FPGA的片上RAM,取代分區(qū)塊的將所有類(lèi)型波形數(shù)據(jù)同時(shí)存儲(chǔ)在片上RAM中的傳統(tǒng)方法;再利用正弦波和三角波的波形在4個(gè)象限的對(duì)稱(chēng)性以及鋸齒波的線性特性,通過(guò)硬件反相器對(duì)波形數(shù)據(jù)和尋址地址值進(jìn)行處理,實(shí)現(xiàn)了以1/4的數(shù)據(jù)量還原出精度不變的模擬信號(hào),從而將整體的存儲(chǔ)量減小為原始設(shè)計(jì)方案的5%。經(jīng)驗(yàn)證,這種改進(jìn)方法正確可行,能夠大大降低開(kāi)發(fā)成本。
標(biāo)簽: DDS ROM 任意波形發(fā)生器
上傳時(shí)間: 2013-12-25
上傳用戶(hù):日光微瀾
HCS08HCS12系列單片機(jī) 飛思卡爾公司的 HCS08/HCS12 系列 MCU,因其速度快、功能強(qiáng)、功耗小、價(jià) 格低等特點(diǎn),在業(yè)界得到了廣泛的應(yīng)用。 在 HCS08/HCS12 系列 MCU 中,飛思卡爾引入了新的片上調(diào)試技術(shù)——BDM。 這種調(diào)試技術(shù)由于其優(yōu)越的性能而逐漸被業(yè)界接受,成為廣泛使用的MCU在線編程 調(diào)試方法。針對(duì) BDM 技術(shù),國(guó)外公司提供了功能強(qiáng)大的編程調(diào)試器,但價(jià)格高昂, 難以被國(guó)內(nèi)廣大用戶(hù)接受;國(guó)內(nèi)一些高校也進(jìn)行了相關(guān)研究開(kāi)發(fā),但是研發(fā)的編程調(diào) 試器大多存在以下三個(gè)問(wèn)題:一是隨著飛思卡爾MCU總線頻率的不斷提高,這些編 程調(diào)試器已經(jīng)不能適應(yīng)與高頻率MCU的通信的要求;二是無(wú)法與飛思卡爾的集成開(kāi) 發(fā)環(huán)境 CodeWarrior 兼容,使用很不方便;三是由于采用 USB1.1 協(xié)議,導(dǎo)致整體通 信速度很慢。 本文對(duì)國(guó)內(nèi)外已有的HCS08/HCS12 編程調(diào)試器進(jìn)行了深入的技術(shù)分析,綜合目 前微控制器的最新發(fā)展技術(shù),提出了采用USB2.0 通信接口的編程調(diào)試器硬件及底層 驅(qū)動(dòng)的設(shè)計(jì)方案,實(shí)現(xiàn)了一種新型高效的適用于飛思卡爾 HCS08/HCS12 系列 MCU 的 USBDM(Universal BDM,通用 BDM編程調(diào)試器),有效地解決了國(guó)內(nèi)編程調(diào)試 器普遍存在的頻率瓶頸及通信速度。同時(shí),本文在研究CodeWarrior的通信接口規(guī)范 的基礎(chǔ)上,剖析了CodeWarrior中通信接口函數(shù)的功能,實(shí)現(xiàn)了作者編程調(diào)試器體系 中的通信函數(shù),使之適用于 CodeWarrior 開(kāi)發(fā)環(huán)境。USBDM 編程調(diào)試器通信函數(shù)動(dòng) 態(tài)鏈接庫(kù)的設(shè)計(jì),不僅便于使用編程調(diào)試器進(jìn)行二次開(kāi)發(fā),也方便了驅(qū)動(dòng)程序的更新。
上傳時(shí)間: 2013-10-28
上傳用戶(hù):youke111
本書(shū)分三部分介紹在美國(guó)廣泛應(yīng)用的、高功能的M68HC11系列單片機(jī)(8位機(jī) ,Motorola公司)。內(nèi)容包括M68HC11的結(jié)構(gòu)與其基本原理、開(kāi)發(fā)工具EVB(性能評(píng)估板)以及開(kāi)發(fā)和應(yīng)用技術(shù)。本書(shū)在介紹單片機(jī)硬、軟件的基礎(chǔ)上,進(jìn)一步介紹了在美國(guó)實(shí)驗(yàn)室內(nèi),如何應(yīng)用PC機(jī)及EVB來(lái)進(jìn)行開(kāi)發(fā)工作。通過(guò)本書(shū)的介紹,讀者可了解這種單片機(jī)的原理并學(xué)會(huì)開(kāi)發(fā)和應(yīng)用方法。本書(shū)可作為大專(zhuān)院校單片機(jī)及其實(shí)驗(yàn)的教材(本科、短訓(xùn)班)。亦可供開(kāi)發(fā)、應(yīng)用單片機(jī)的各專(zhuān)業(yè)(計(jì)算機(jī)、機(jī)電、化工、紡織、冶金、自控、航空、航海……)有關(guān)技術(shù)人員參考。 第一部分 M68HC11 結(jié)構(gòu)與原理Motorola單片機(jī) 1 Motorla單片機(jī) 1.1 概述 1.1.1 Motorola 單片機(jī)發(fā)展概況(3) 1.1.2 Motorola 單片機(jī)結(jié)構(gòu)特點(diǎn)(4) 1.2 M68HC11系列單片機(jī)(5) 1.2.1 M68HC11產(chǎn)品系列(5) 1.2.2 MC68HC11E9特性(6) 1.2.3 MC68HC11E9單片機(jī)引腳說(shuō)明(8) 1.3 Motorola 32位單片機(jī)(14) 1.3.1中央處理器(CPU32)(15) 1.3.2 定時(shí)處理器(TPU)(16) 1.3.3 串行隊(duì)列模塊(QSM)(16) 1.3.4 系統(tǒng)集成模塊 (SIM)(16) 1.3.5 RAM(17) 2 系統(tǒng)配置與工作方式 2.1 系統(tǒng)配置(19) 2.1.1 配置寄存器CONFIG(19) 2.1.2 CONFIG寄存器的編程與擦除(20) 2?2 工作方式選擇(21) 2.3 M68HC11的工作方式(23) 2.3.1 普通單片工作方式(23) 2.3.2 普通擴(kuò)展工作方式(23) 2.3.3 特殊自舉方式(27) 2.3.4 特殊測(cè)試方式(28) 3 中央處理器(CPU)與片上存儲(chǔ)器 3.1 CPU寄存器(31) 3?1?1 累加器A、B和雙累加器D(32) 3.1.2 變址寄存器X、Y(32) 3.1.3 棧指針SP(32) 3.1.4 程序計(jì)數(shù)器PC(33) 3.1.5 條件碼寄存器CCR(33) 3.2 片上存儲(chǔ)器(34) 3.2.1 存儲(chǔ)器分布(34) 3.2.2 RAM和INIT寄存器(35) 3.2.3 ROM(37) 3.2.4 EEPROM(37) 3.3 M68HC11 CPU的低功耗方式(39) 3.3.1 WAIT方式(39) 3.3.2 STOP方式(40) 4 復(fù)位和中斷 4.1 復(fù)位(41) 4.1.1 M68HC11的系統(tǒng)初始化條件(41) 4.1.2 復(fù)位形式(43) 4.2 中斷(48) 4.2.1 條件碼寄存器CCR中的中斷屏蔽位(48) 4.2.2 中斷優(yōu)先級(jí)與中斷矢量(49) 4.2.3 非屏蔽中斷(52) 4.2.4 實(shí)時(shí)中斷(53) 4.2.5 中斷處理過(guò)程(56) 5 M68HC11指令系統(tǒng) 5.1 M68HC11尋址方式(59) 5.1.1 立即尋址(IMM)(59) 5.1.2 擴(kuò)展尋址(EXT)(60) 5.1.3 直接尋址(DIR)(60) 5.1.4 變址尋址(INDX、INDY)(61) 5.1.5 固有尋址(INH)(62) 5.1.6 相對(duì)尋址(REL)(62) 5.1.7 前置字節(jié)(63) 5.2 M68HC11指令系統(tǒng)(63) 5.2.1 累加器和存儲(chǔ)器指令(63) 5.2.2 棧和變址寄存器指令(68) 5.2.3 條件碼寄存器指令(69) 5.2.4 程序控制指令(70) 6 輸入與輸出 6.1 概述(73) 6.2 并行I/O口(74) 6.2.1 并行I/O寄存器(74) 6.2.2 應(yīng)答I/O子系統(tǒng)(76) 6?3 串行通信接口SCI(82) 6.3.1 基本特性(83) 6.3.2 數(shù)據(jù)格式(83) 6.3.3 SCI硬件結(jié)構(gòu)(84) 6.3.4 SCI寄存器(86) 6.4 串行外圍接口SPI(92) 6.4.1 SPI特性(92) 6.4.2 SPI引腳信號(hào)(92) 6.4.3 SPI結(jié)構(gòu)(93) 6.4.4 SPI寄存器(95) 6.4.5 SPI系統(tǒng)與外部設(shè)備進(jìn)行串行數(shù)據(jù)傳輸(99) 7 定時(shí)器系統(tǒng)與脈沖累加器 7.1 概述(105) 7.2 循環(huán)計(jì)數(shù)器(107) 7.2.1 時(shí)鐘分頻器(107) 7.2.2 計(jì)算機(jī)正常工作監(jiān)視功能(110) 7.2.3 定時(shí)器標(biāo)志的清除(110) 7.3 輸入捕捉功能(111) 7.3.1 概述(111) 7.3.2 定時(shí)器輸入捕捉鎖存器(TIC1、TIC2、TIC3) 7.3.3 輸入信號(hào)沿檢測(cè)邏輯(113) 7.3.4 輸入捕捉中斷(113) 7.4 輸出比較功能(114) 7.4.1 概述(114) 7.4.2 輸出比較功能使用的寄存器(116) 7.4.3 輸出比較示例(118) 7.5 脈沖累加器(119) 7.5.1 概述(119) 7.5.2 脈沖累加器控制和狀態(tài)寄存器(121) 8 A/D轉(zhuǎn)換系統(tǒng) 8.1 電荷重新分布技術(shù)與逐次逼近算法(125) 8.1.1 基本電路(125) 8.1.2 A/D轉(zhuǎn)換逐次逼近算法原理(130) 8.2 M68HC11中A/D轉(zhuǎn)換的實(shí)現(xiàn)方法(131) 8.2.1 逐次逼近A/D轉(zhuǎn)換器(131) 8.2.2 控制寄存器(132) 8.2.3 系統(tǒng)控制邏輯(135)? 9 單片機(jī)的內(nèi)部操作 9.1 用立即> 圖書(shū)前言 美國(guó)Motorola公司從80年代中期開(kāi)始推出的M68HC11系列單片機(jī)是當(dāng)今功能最強(qiáng)、性能/價(jià)格比最好的八位單片微計(jì)算機(jī)之一。在美國(guó),它已被廣泛地應(yīng)用于教學(xué)和各種工業(yè)控制系統(tǒng)中。? 該單片機(jī)有豐富的I/O功能,完善的系統(tǒng)保護(hù)功能和軟件控制的節(jié)電工作方式 。它的指令系統(tǒng)與早期Motorola單片機(jī)MC6801等兼容,同時(shí)增加了91條新指令。其中包含16位乘法、除法運(yùn)算指令等。 為便于用戶(hù)開(kāi)發(fā)和應(yīng)用M68HC11單片機(jī),Motorola公司提供了多種開(kāi)發(fā)工具。M68HC11 EVB (Evaluation Board)性能評(píng)估板就是一種M68HC11系列單片機(jī)的廉價(jià)開(kāi)發(fā)工具。它既可用來(lái) 調(diào)試用戶(hù)程序,又可在仿真方式下運(yùn)行。為方便用戶(hù),M68HC11 EVB可與IBM?PC連接 ,借助于交叉匯編、通信程序等軟件,在IBM?PC上調(diào)試程序。? 本書(shū)分三部分(共15章)介紹了M68HC11的結(jié)構(gòu)和基本原理、開(kāi)發(fā)工具-EVB及開(kāi)發(fā)應(yīng)用實(shí)例等。第一部分(1~9章),介紹M68HC11的結(jié)構(gòu)和基本原理。包括概述,系統(tǒng)配置與工作方式、CPU和存儲(chǔ)器、復(fù)位和中斷、指令系統(tǒng)、I/O、定時(shí)器系統(tǒng)和脈沖累加器、A/D轉(zhuǎn)換系統(tǒng)、單片機(jī)的內(nèi)部操作等。第二部分(10~11章),介紹M68HC11 EVB的原理和技術(shù)特性以及EVB的應(yīng)用。第三部分(12~15章),介紹M68HC11的開(kāi)發(fā)與應(yīng)用技術(shù)。包括基本的編程練習(xí)、應(yīng)用程序設(shè)計(jì)、接口實(shí)驗(yàn)、接口設(shè)計(jì)及應(yīng)用等。 讀者通過(guò)學(xué)習(xí)本書(shū),不僅可了解M68HC11的硬件、軟件,而且可了解使用EVB開(kāi)發(fā)和應(yīng)用M68HC11單片機(jī)的方法。在本書(shū)的第三部分專(zhuān)門(mén)提供了一部分實(shí)驗(yàn)和應(yīng)用程序。? 本書(shū)系作者張寧作為高級(jí)訪問(wèn)學(xué)者,應(yīng)邀在美國(guó)馬薩諸塞州洛厄爾大學(xué)(University of Massachusetts Lowell)工作期間完成的。全書(shū)由張寧執(zhí)筆。在編著過(guò)程中,美國(guó)洛厄爾大學(xué)的R·代克曼教授?(Professor Robert J. Dirkman)多次與張寧一起討論、研究,并提供部分資料及實(shí)驗(yàn)數(shù)據(jù)。參加編寫(xiě)和審校等工作的還有王云霞、孫曉芳、劉安魯、張籍、來(lái)安德、張楊等同志。? 為將M68HC11系列單片機(jī)盡快介紹給我國(guó),美國(guó)Motorola公司的Terrence M.S.Heng先生曾大力支持本書(shū)的編著和出版。在此表示衷心感謝。
上傳時(shí)間: 2013-10-27
上傳用戶(hù):rlgl123
針對(duì)眾多低成本數(shù)據(jù)采集需求,采用帶有片上USB控制器和D/A轉(zhuǎn)換器的混合信號(hào)微處理器C8051F340,設(shè)計(jì)了一款可通過(guò)USB接口和LabVIEW圖形用戶(hù)界面實(shí)現(xiàn)與PC機(jī)聯(lián)機(jī)的數(shù)據(jù)采集器,同時(shí)借助系統(tǒng)的SD卡存儲(chǔ)獨(dú)立實(shí)現(xiàn)現(xiàn)場(chǎng)長(zhǎng)時(shí)間采集數(shù)據(jù)。該數(shù)據(jù)采集器成本低,結(jié)構(gòu)簡(jiǎn)單,體積小,已成功用于工業(yè)現(xiàn)場(chǎng)。 Abstract: Aiming at the need of low cost data acquisition, a data acquisition device is designed based on C8051F340 which is a mixed-signal microcontroller and integrates USB controller and A/D controller on a chip.The data acquisition device which can combine with PC by USB interface and LabVIEW graphical user interface,can realize data acquisition. At the same time,it can be solely run a long time in virtue of SD card in field.The date aequisition device features low cost,simple structure and little sharp, and it has been used in industry field.
標(biāo)簽: C8051F340 數(shù)據(jù) 集器設(shè)計(jì)
上傳時(shí)間: 2014-05-31
上傳用戶(hù):1109003457
C8051F單片機(jī)是完全集成的混合信號(hào)系統(tǒng)級(jí)芯片(SOC),具有與8051完全兼容的指令內(nèi)核,該單片機(jī)采用流水線處理技術(shù),能在執(zhí)行指令期間預(yù)處理下一條指令,提高了效率。而且大部分型號(hào)的C8051F單片機(jī),片內(nèi)集成了數(shù)據(jù)采集和控制系統(tǒng)中常用的模擬和數(shù)字外設(shè)及其他功能部件,內(nèi)置FLASH程序存儲(chǔ)器和RAM數(shù)據(jù)存儲(chǔ)器,部分芯片上還集成了外部數(shù)據(jù)存儲(chǔ)器,即XRAM。C8051F單片機(jī)具有片內(nèi)調(diào)試電路,通過(guò)4腳的JTAG接口可以進(jìn)行非侵入式、全速的在系統(tǒng)調(diào)試。下表為C8051F系列具有代表性的型號(hào)的主要特性:
標(biāo)簽: C8051F020 SOC 片上系統(tǒng) 單片機(jī)
上傳時(shí)間: 2013-10-29
上傳用戶(hù):781354052
AVR JTAG是與Atmel公司的AVR Studio相配合的一套完整的基于JTAG接口的片上調(diào)試工具,支持所有AVR的8位RISC指令的帶JTAG口的微處理器。JTAG接口是一個(gè)4線的符合IEEE 1149.1標(biāo)準(zhǔn)的測(cè)試接入端口(TAP)控制器。IEEE的標(biāo)準(zhǔn)提供一種行之有效的電路板連接性測(cè)試的標(biāo)準(zhǔn)方法(邊界掃描)。 Atmel的AVR器件已經(jīng)擴(kuò)展了支持完全編程和片上調(diào)試的功能。 AVR JTAG仿真器用來(lái)進(jìn)行芯片硬件仿真,如程序單步執(zhí)行、設(shè)置斷點(diǎn)等,通過(guò)硬件仿真可以了解芯片里面程序的詳細(xì)運(yùn)行情況。AVR JTAG仿真器主要用來(lái)對(duì)芯片進(jìn)行仿真操作,同時(shí)也可以通過(guò)JTAG接口對(duì)芯片編程(將程序?qū)懭胄酒?/p>
上傳時(shí)間: 2013-12-26
上傳用戶(hù):wweqas
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1