亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專(zhuān)輯| 精品軟件
登錄| 注冊(cè)

測(cè)(cè)試平臺(tái)(tái)

  • TI(運(yùn)算放大器設(shè)計(jì)指南-有源濾波器)

    TI公司經(jīng)典

    標(biāo)簽: TI 運(yùn)算放大器 設(shè)計(jì)指南 有源濾波器

    上傳時(shí)間: 2013-11-07

    上傳用戶(hù):yyq123456789

  • TI-公司msp430開(kāi)發(fā)板原理圖

    TI-公司msp430開(kāi)發(fā)板原理圖

    標(biāo)簽: 430 msp TI 開(kāi)發(fā)板原理圖

    上傳時(shí)間: 2013-12-23

    上傳用戶(hù):digacha

  • TI封裝技術(shù)

    TI封裝

    標(biāo)簽: 封裝技術(shù)

    上傳時(shí)間: 2013-10-30

    上傳用戶(hù):waitingfy

  • pcb layout design(臺(tái)灣硬件工程師15年經(jīng)驗(yàn)

    PCB LAYOUT 術(shù)語(yǔ)解釋(TERMS)1. COMPONENT SIDE(零件面、正面)︰大多數(shù)零件放置之面。2. SOLDER SIDE(焊錫面、反面)。3. SOLDER MASK(止焊膜面)︰通常指Solder Mask Open 之意。4. TOP PAD︰在零件面上所設(shè)計(jì)之零件腳PAD,不管是否鑽孔、電鍍。5. BOTTOM PAD:在銲錫面上所設(shè)計(jì)之零件腳PAD,不管是否鑽孔、電鍍。6. POSITIVE LAYER:?jiǎn)巍㈦p層板之各層線路;多層板之上、下兩層線路及內(nèi)層走線皆屬之。7. NEGATIVE LAYER:通常指多層板之電源層。8. INNER PAD:多層板之POSITIVE LAYER 內(nèi)層PAD。9. ANTI-PAD:多層板之NEGATIVE LAYER 上所使用之絕緣範(fàn)圍,不與零件腳相接。10. THERMAL PAD:多層板內(nèi)NEGATIVE LAYER 上必須零件腳時(shí)所使用之PAD,一般稱(chēng)為散熱孔或?qū)住?1. PAD (銲墊):除了SMD PAD 外,其他PAD 之TOP PAD、BOTTOM PAD 及INNER PAD 之形狀大小皆應(yīng)相同。12. Moat : 不同信號(hào)的 Power& GND plane 之間的分隔線13. Grid : 佈線時(shí)的走線格點(diǎn)2. Test Point : ATE 測(cè)試點(diǎn)供工廠ICT 測(cè)試治具使用ICT 測(cè)試點(diǎn) LAYOUT 注意事項(xiàng):PCB 的每條TRACE 都要有一個(gè)作為測(cè)試用之TEST PAD(測(cè)試點(diǎn)),其原則如下:1. 一般測(cè)試點(diǎn)大小均為30-35mil,元件分布較密時(shí),測(cè)試點(diǎn)最小可至30mil.測(cè)試點(diǎn)與元件PAD 的距離最小為40mil。2. 測(cè)試點(diǎn)與測(cè)試點(diǎn)間的間距最小為50-75mil,一般使用75mil。密度高時(shí)可使用50mil,3. 測(cè)試點(diǎn)必須均勻分佈於PCB 上,避免測(cè)試時(shí)造成板面受力不均。4. 多層板必須透過(guò)貫穿孔(VIA)將測(cè)試點(diǎn)留於錫爐著錫面上(Solder Side)。5. 測(cè)試點(diǎn)必需放至於Bottom Layer6. 輸出test point report(.asc 檔案powerpcb v3.5)供廠商分析可測(cè)率7. 測(cè)試點(diǎn)設(shè)置處:Setup􀃆pads􀃆stacks

    標(biāo)簽: layout design pcb 硬件工程師

    上傳時(shí)間: 2013-10-22

    上傳用戶(hù):pei5

  • pcb layout規(guī)則

    LAYOUT REPORT .............. 1   目錄.................. 1     1. PCB LAYOUT 術(shù)語(yǔ)解釋(TERMS)......... 2     2. Test Point : ATE 測(cè)試點(diǎn)供工廠ICT 測(cè)試治具使用............ 2     3. 基準(zhǔn)點(diǎn) (光學(xué)點(diǎn)) -for SMD:........... 4     4. 標(biāo)記 (LABEL ING)......... 5     5. VIA HOLE PAD................. 5     6. PCB Layer 排列方式...... 5     7.零件佈置注意事項(xiàng) (PLACEMENT NOTES)............... 5     8. PCB LAYOUT 設(shè)計(jì)............ 6     9. Transmission Line ( 傳輸線 )..... 8     10.General Guidelines – 跨Plane.. 8     11. General Guidelines – 繞線....... 9     12. General Guidelines – Damping Resistor. 10     13. General Guidelines - RJ45 to Transformer................. 10     14. Clock Routing Guideline........... 12     15. OSC & CRYSTAL Guideline........... 12     16. CPU

    標(biāo)簽: layout pcb

    上傳時(shí)間: 2013-12-20

    上傳用戶(hù):康郎

  • 電源設(shè)計(jì)經(jīng)典案例集錦(TI內(nèi)部培訓(xùn)資料)

    電源設(shè)計(jì)經(jīng)典案例集錦(TI內(nèi)部培訓(xùn)資料)

    標(biāo)簽: 電源設(shè)計(jì) 案例 內(nèi)部培訓(xùn)資料 集錦

    上傳時(shí)間: 2013-11-04

    上傳用戶(hù):wkxiian

  • 對(duì)低壓差穩(wěn)壓器工作與性能的技術(shù)綜論TI

    對(duì)低壓差穩(wěn)壓器工作與性能的技術(shù)綜論TI

    標(biāo)簽: 低壓差穩(wěn)壓器 性能

    上傳時(shí)間: 2013-11-07

    上傳用戶(hù):lvzhr

  • 小型DFN封裝的電子電路斷路器免除了檢測(cè)電阻器

    一直以來(lái), 電子電路斷路器( E C B ) 都是由一個(gè)MOSFET、一個(gè) MOSFET 控制器和一個(gè)電流檢測(cè)電阻器所組成的。

    標(biāo)簽: DFN 封裝 電子電路 斷路器

    上傳時(shí)間: 2013-10-18

    上傳用戶(hù):qwerasdf

  • TI電池管理方案

    鋰電池充電前端保護(hù) 微弱能量收集器 太陽(yáng)能充電器 鋰鐵電池充電器 TI電池管理器件選型

    標(biāo)簽: 電池管理 方案

    上傳時(shí)間: 2013-10-19

    上傳用戶(hù):liglechongchong

  • TI電源設(shè)計(jì)官方資料

    TI電源設(shè)計(jì)官方資料

    標(biāo)簽: TI電源

    上傳時(shí)間: 2014-12-24

    上傳用戶(hù):dbs012280

主站蜘蛛池模板: 广德县| 虹口区| 博湖县| 镇远县| 马龙县| 鱼台县| 兴仁县| 康定县| 扶余县| 宝山区| 高淳县| 沙洋县| 辽阳县| 壶关县| 兴安县| 兰坪| 宜黄县| 临颍县| 伊金霍洛旗| 都昌县| 鄯善县| 洪湖市| 古交市| 项城市| 威海市| 晋城| 南江县| 闽清县| 巴彦县| 黎川县| 青岛市| 桂阳县| 深水埗区| 扎囊县| 田东县| 浠水县| 平邑县| 黄石市| 辽中县| 汤原县| 咸丰县|