針對(duì)能量受限的無線傳感器網(wǎng)絡(luò),該文綜合考慮了協(xié)作節(jié)點(diǎn)數(shù)量和調(diào)制方式對(duì)系統(tǒng)能量有效性的影響,提出一種能量最優(yōu)的綜合優(yōu)化方法。文中首先給出了在Rayleigh 衰落信道環(huán)境下,協(xié)作通信系統(tǒng)采用二相相移鍵控(BPSK)和M 進(jìn)制正交幅度調(diào)制(MQAM)時(shí)誤碼率的閉式表達(dá),同時(shí)對(duì)協(xié)作通信的系統(tǒng)能耗進(jìn)行了分析。在此基礎(chǔ)上,根據(jù)能耗最小化原則對(duì)協(xié)作節(jié)點(diǎn)數(shù)量和調(diào)制方式進(jìn)行了聯(lián)合優(yōu)化。仿真結(jié)果表明,與調(diào)制方式固定或協(xié)作節(jié)點(diǎn)數(shù)固定的系統(tǒng)相比,該方案能進(jìn)一步降低協(xié)作通信的系統(tǒng)能耗。
標(biāo)簽: 無線傳感器網(wǎng)絡(luò) 協(xié)作通信 能耗
上傳時(shí)間: 2013-11-21
上傳用戶:angle
研究利用IGSO 星座提供衛(wèi)星移動(dòng)通信業(yè)務(wù)所涉及到的星座覆蓋性能、多普勒頻移及業(yè)務(wù)支持能力等問題。研究表明,采用2 顆或3 顆IGSO 衛(wèi)星構(gòu)成的星座能夠?qū)ξ覈鴧^(qū)域提供較好的覆蓋性能(單星和多星覆蓋率及平均通信仰角),而引入的多普勒頻移并不大。鏈路計(jì)算結(jié)果表明,采用IGSO 衛(wèi)星能夠有效解決GEO 衛(wèi)星在高緯度區(qū)域的低仰角問題,并能用比較小的IGSO 衛(wèi)星來達(dá)到非常大的GEO 衛(wèi)星才能實(shí)現(xiàn)的性能。因此,采用IGSO 的區(qū)域衛(wèi)星移動(dòng)通信系統(tǒng)具有較好的技術(shù)可行性。
標(biāo)簽: IGSO 衛(wèi)星移動(dòng)通信 中的應(yīng)用
上傳時(shí)間: 2013-10-14
上傳用戶:lhll918
本書內(nèi)容分8章,分別介紹電力電子器件、可控整流電路、有源逆變電路、晶閘管觸發(fā)電路、晶閘管的其他應(yīng)用、無源逆變電路、PWM控制技術(shù)、直流斬波電路等。
上傳時(shí)間: 2013-10-15
上傳用戶:破曉sunshine
目前利用DDS技術(shù)產(chǎn)生信號(hào)源的方法得到了廣泛的應(yīng)用,dds技術(shù)已經(jīng)成為頻率合成技術(shù)的發(fā)展的主流方向!
標(biāo)簽: FPGA DDS 移相 信號(hào)發(fā)生器
上傳時(shí)間: 2013-11-05
上傳用戶:wyiman
This application note describes how to build a system that can be used for determining theoptimal phase shift for a Double Data Rate (DDR) memory feedback clock. In this system, theDDR memory is controlled by a controller that attaches to either the OPB or PLB and is used inan embedded microprocessor application. This reference system also uses a DCM that isconfigured so that the phase of its output clock can be changed while the system is running anda GPIO core that controls that phase shift. The GPIO output is controlled by a softwareapplication that can be run on a PowerPC® 405 or Microblaze™ microprocessor.
上傳時(shí)間: 2014-11-26
上傳用戶:erkuizhang
針對(duì)傳統(tǒng)集成電路(ASIC)功能固定、升級(jí)困難等缺點(diǎn),利用FPGA實(shí)現(xiàn)了擴(kuò)頻通信芯片STEL-2000A的核心功能。使用ISE提供的DDS IP核實(shí)現(xiàn)NCO模塊,在下變頻模塊調(diào)用了硬核乘法器并引入CIC濾波器進(jìn)行低通濾波,給出了DQPSK解調(diào)的原理和實(shí)現(xiàn)方法,推導(dǎo)出一種簡便的引入?仔/4固定相移的實(shí)現(xiàn)方法。采用模塊化的設(shè)計(jì)方法使用VHDL語言編寫出源程序,在Virtex-II Pro 開發(fā)板上成功實(shí)現(xiàn)了整個(gè)系統(tǒng)。測(cè)試結(jié)果表明該系統(tǒng)正確實(shí)現(xiàn)了STEL-2000A的核心功能。 Abstract: To overcome drawbacks of ASIC such as fixed functionality and upgrade difficulty, FPGA was used to realize the core functions of STEL-2000A. This paper used the DDS IP core provided by ISE to realize the NCO module, called hard core multiplier and implemented CIC filter in the down converter, described the principle and implementation detail of the demodulation of DQPSK, and derived a simple method to introduce a fixed phase shift of ?仔/4. The VHDL source code was designed by modularity method , and the complete system was successfully implemented on Virtex-II Pro development board. Test results indicate that this system successfully realize the core function of the STEL-2000A.
標(biāo)簽: STEL 2000 FPGA 擴(kuò)頻通信
上傳時(shí)間: 2013-11-19
上傳用戶:neu_liyan
為了在CDMA系統(tǒng)中更好地應(yīng)用QDPSK數(shù)字調(diào)制方式,在分析四相相對(duì)移相(QDPSK)信號(hào)調(diào)制解調(diào)原理的基礎(chǔ)上,設(shè)計(jì)了一種QDPSK調(diào)制解調(diào)電路,它包括串并轉(zhuǎn)換、差分編碼、四相載波產(chǎn)生和選相、相干解調(diào)、差分譯碼和并串轉(zhuǎn)換電路。在MAX+PLUSⅡ軟件平臺(tái)上,進(jìn)行了編譯和波形仿真。綜合后下載到復(fù)雜可編程邏輯器件EPM7128SLC84-15中,測(cè)試結(jié)果表明,調(diào)制電路能正確選相,解調(diào)電路輸出數(shù)據(jù)與QDPSK調(diào)制輸入數(shù)據(jù)完全一致,達(dá)到了預(yù)期的設(shè)計(jì)要求。 Abstract: In order to realize the better application of digital modulation mode QDPSK in the CDMA system, a sort of QDPSK modulation-demodulation circuit was designed based on the analysis of QDPSK signal modulation-demodulation principles. It included serial/parallel conversion circuit, differential encoding circuit, four-phase carrier wave produced and phase chosen circuit, coherent demodulation circuit, difference decoding circuit and parallel/serial conversion circuit. And it was compiled and simulated on the MAX+PLUSⅡ software platform,and downloaded into the CPLD of EPM7128SLC84-15.The test result shows that the modulation circuit can exactly choose the phase,and the output data of the demodulator circuit is the same as the input data of the QDPSK modulate. The circuit achieves the prospective requirement of the design.
標(biāo)簽: QDPSK CPLD 調(diào)制解調(diào) 電路設(shè)計(jì)
上傳時(shí)間: 2013-10-28
上傳用戶:jyycc
在Pro/ENGINEER中,當(dāng)創(chuàng)建或處理非實(shí)體曲面時(shí),使用的是面組。面組代表相連非實(shí)體曲面的“拼接體”。面組可能由單個(gè)曲面或一個(gè)曲面集合組成。 面組包含了描述所有組成面組的曲面的幾何信息,和面組曲面的“縫合”(連接或交截)方法信息。一個(gè)零件包含多種面組。通過使用“曲面特征”創(chuàng)建或處理面組。 使用曲面功能 從“特征類”菜單中選擇“曲面”,顯示“面組曲面”還是“曲面選項(xiàng)”菜單,取決于模型中是曲面還是曲線。如果曲面特征或基準(zhǔn)曲線存在于模型中,系統(tǒng)將顯示“曲面選項(xiàng)”菜單,它可用于創(chuàng)建新曲面。 也可以通過“插入”菜單來使用多數(shù)曲面命令。 命名面組可以使用命令序列“設(shè)置”/“名稱”/“其它”,為整個(gè)面組或單獨(dú)的曲面分配名稱。然后可以使用“獲得選取”中的“按菜單選取”選項(xiàng),按名稱選擇已命名的面組或曲面。
上傳時(shí)間: 2013-11-25
上傳用戶:離殤
PCB Layout Rule Rev1.70, 規(guī)範(fàn)內(nèi)容如附件所示, 其中分為: (1) ”PCB LAYOUT 基本規(guī)範(fàn)”:為R&D Layout時(shí)必須遵守的事項(xiàng), 否則SMT,DIP,裁板時(shí)無法生產(chǎn). (2) “錫偷LAYOUT RULE建議規(guī)範(fàn)”: 加適合的錫偷可降低短路及錫球. (3) “PCB LAYOUT 建議規(guī)範(fàn)”:為製造單位為提高量產(chǎn)良率,建議R&D在design階段即加入PCB Layout. (4) ”零件選用建議規(guī)範(fàn)”: Connector零件在未來應(yīng)用逐漸廣泛, 又是SMT生產(chǎn)時(shí)是偏移及置件不良的主因,故製造希望R&D及採購在購買異形零件時(shí)能顧慮製造的需求, 提高自動(dòng)置件的比例.
標(biāo)簽: LAYOUT PCB 設(shè)計(jì)規(guī)范
上傳時(shí)間: 2013-11-03
上傳用戶:tzl1975
GMSK信號(hào)具有很好的頻譜和功率特性,特別適用于功率受限和信道存在非線性、衰落以及多普勒頻移的移動(dòng)突發(fā)通信系統(tǒng)。根據(jù)GMSK調(diào)制的特點(diǎn),提出 亍一種以FPGA和CMX589A為硬件裁體的GMSK調(diào)制器的設(shè)計(jì)方案,并給出了方案的具體實(shí)現(xiàn),包括系統(tǒng)結(jié)構(gòu)、利用CMX589A實(shí)現(xiàn)的高斯濾波器、 FPGA實(shí)現(xiàn)的調(diào)制指數(shù)為O.5的FM調(diào)制器以及控制器。對(duì)系統(tǒng)功能和性能測(cè)試結(jié)果表明,指標(biāo)符合設(shè)計(jì)要求,工作穩(wěn)定可靠。 關(guān)鍵詞:GMSK;DDS;FM調(diào)制器;FPGAl 引 言 由于GMSK調(diào)制方式具有很好的功率頻譜特性,較優(yōu)的誤碼性能,能夠滿足移動(dòng)通信環(huán)境下對(duì)鄰道干擾的嚴(yán)格要求,因此成為GSM、ETS HiperLANl以及GPRS等系統(tǒng)的標(biāo)準(zhǔn)調(diào)制方式。目前GMSK調(diào)制技術(shù)主要有兩種實(shí)現(xiàn)方法,一種是利用GMSK ASIC專用芯片來完成,典型的產(chǎn)品如FX589或CMX909配合MC2833或FX019來實(shí)現(xiàn)GMSK調(diào)制。這種實(shí)現(xiàn)方法的特點(diǎn)是實(shí)現(xiàn)簡單、基帶信 號(hào)速率可控,但調(diào)制載波頻率固定,沒有可擴(kuò)展性。另外一種方法是利用軟件無線電思想采用正交調(diào)制的方法在FPGA和DSP平臺(tái)上實(shí)現(xiàn)。其中又包括兩種實(shí)現(xiàn) 手段,一種是采用直接分解將單個(gè)脈沖的高斯濾波器響應(yīng)積分分成暫態(tài)部分和穩(wěn)態(tài)部分,通過累加相位信息來實(shí)現(xiàn);另一種采用頻率軌跡合成,通過采樣把高斯濾波 器矩形脈沖響應(yīng)基本軌跡存入ROM作為查找表,然后通過FM調(diào)制實(shí)現(xiàn)。這種利用軟件無線電思想實(shí)現(xiàn)GMSK調(diào)制的方法具有調(diào)制參數(shù)可變的優(yōu)點(diǎn),但由于軟件 設(shè)計(jì)中涉及到高斯低通濾波、相位積分和三角函數(shù)運(yùn)算,所以調(diào)制器參數(shù)更改困難、實(shí)現(xiàn)復(fù)雜。綜上所述,本文提出一種基于CMX589A和FPGA的GMSK 調(diào)制器設(shè)計(jì)方案。與傳統(tǒng)實(shí)現(xiàn)方法比較具有實(shí)現(xiàn)簡單、調(diào)制參數(shù)方便可控和軟件剪裁容易等特點(diǎn),適合于CDPD、無中心站等多種通信系統(tǒng),具有重要現(xiàn)實(shí)意義。
上傳時(shí)間: 2015-01-02
上傳用戶:zhang_yi
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1