亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

智能訪客系統(tǒng)方案

  • 基于ARM的GSM網絡G3無線傳真接入終端的研究和實現

    隨著Intemet網絡技術、無線接入技術和無線通信技術的快速發展,傳真技術有了許多新的研究方向。PC傳真需利用傳真軟件進行傳真,其功能受到傳真軟件的限制,而IP傳真需投入的通信基礎設施較大。無線傳真技術具有方便快捷的特性,可快速適應市場的多樣化需求,充分發揮無線通信的優勢,使用戶真正擁有自己的“移動辦公室”,是當前無線通信研究領域的一個重點內容。 本課題在對傳真通信相關基礎理論以及GSM無線網絡研究的基礎上,設計和研制了基于G3傳真的GSM網絡無線傳真接入終端。在本課題的設計中,建立了兩段級聯的傳真線路,分別是主處理器與對端傳真機之間的傳真線路(通過T32協議實現)和主處理器與本地傳真機之間的傳真線路(通過T31協議實現),本課題依據T30規定的呼叫控制流程完成了這兩條傳真線路間的協議轉換(T.32協議和T3l協議的轉換),并結合GSM網絡延時長、干擾大的特性進行了時延處理。同時解決了無線傳真接入終端中涉及到的手機本地號段的存取算法,并在設計本課題嵌入式軟件的同時抽樣出基于ARM技術的系統軟件設計方案(即類似于嵌入式操作系統但比操作系統簡化的一個系統框架)。 通過本課題研制出的基于ARM的GSM網絡G3無線傳真接入終端,利用現有的G3傳真機就可在GSM網絡中實現無線傳真業務。目前該無線傳真接入終端已在北京、西安、深圳等地的商用網絡上取得了成功的測試。

    標簽: ARM GSM 網絡 無線

    上傳時間: 2013-04-24

    上傳用戶:tedo811

  • 基于ARM的μCOSⅡ移植及其CAN總線應用研究

    基于刪的μC/OS-Ⅱ移植及其CAN總線應用研究流體機械及工程專業近年來,嵌入式系統受到科學與工程各個領域研究者的密切關注,成為研究的一個熱點。隨著嵌入式系統的復雜性不斷增加,嵌入式操作系統成為嵌入式系統中最重要的組成部分。在嵌入式系統中,μC/OS-Ⅱ憑借其結構清晰、源代碼開放和實時性好等優勢,成了監控系統等領域的技術熱點。嵌入式操作系統μC/OS-Ⅱ與模塊化硬件相結合,共同構成一個可以重復利用的軟硬件系統平臺,不但可以提高開發效率,還可以提高系統的可靠性和實時性,滿足日益復雜的應用需求。 在國內監控領域中,大多采用了集散式監控系統,雖然克服了集中式監控系統的缺點,但還存在著效率較低,錯誤處理能力不強等缺點。而且設備的兼容性不好,系統實時性、可靠性也不高。采用CAN現場總線可很好的克服上述一些缺點,具有很強的抗干擾能力。CAN總線把所有掛接在總線上的智能設備聯接成網絡,構成自動化系統,實現對現場設備的實時監控。 基于這些考慮,本文選擇了以IPC2290芯片(內部集成了CAN模塊)為微控制器的MagicARM2200教學實驗開發板作為學習和研究的開發平臺,把μC/OS-Ⅱ這個實時微內核操作系統嵌入到該芯片中。在深入研究CAN通信模塊特點和驅動的基礎上,把其驅動移植到μC/OS-Ⅱ操作系統中。并在實時操作系統μC/OS-Ⅱ上通過設計—個帶A/D轉換的CAN智能模塊來闡述智能模塊軟硬件設計方法,這些工作為搭建基于CAN總線的實際測控系統方案提供了理論基礎。 本文使用的CAN通信方案具有極大的靈活性,能方便和簡潔的運用到各種測控系統中。實驗結果證明了該方案的有效性和正確性,并且具有實際的應用價值。最后,本文作者在CAN智能模塊的基礎上搭建了基于CAN總線的多相流動實驗臺的測控系統方案。

    標簽: ARM COS CAN 移植

    上傳時間: 2013-07-16

    上傳用戶:cngeek

  • DVBT信道編解碼算法研究及FPGA實現

    數字通信系統中,在實際信道上傳輸數字信號時,由于信道傳輸特性不理想及噪聲的影響,接收端所收到的數字信號不可避免地會發生錯誤。為了減小誤碼率,提高接收質量,必須采用差錯控制編碼。對于數字視頻通信系統這類高碼率,高要求的系統,為了提供優良的圖象質量,采用差錯控制編碼尤為重要。 本文采用的DVB-T系統差錯控制技術是針對于數字視頻通信而設計的,提出了糾錯編碼結合交織技術的實現方案,即RS(204,188,8)截短碼、卷積交織、卷積碼三種技術的級聯。各技術中的參數設計為輸入的MPEG-2傳輸流(TS流)提供了便利,在編碼后可以保持傳輸流的幀結構和同步字節不改變,使接收端的同步捕獲和同步跟蹤成為可能。 本文首先簡要介紹了差錯控制技術,DVB-T系統,以及硬件實現所用到的FPGA實現方法。然后分別研究RS碼、卷積交織、卷積碼的編解碼原理,并提出了三類技術的硬件實現方案。其中,重點論述了RS碼解碼的硬件實現。將RS碼解碼分為四個模塊:伴隨式計算,BM迭代,錢搜索和錯誤值計算,分別講述每個模塊的電路設計方案并給出仿真結果。最后,將該差錯控制系統應用于一個輸出速率恒定的實際數字視頻通信系統中,按系統需要,加入了接口電路和速率控制的設計。

    標簽: DVBT FPGA 信道 編解碼

    上傳時間: 2013-04-24

    上傳用戶:gcs333

  • DVB信道編解碼算法研究與FPGA實現

    隨著人們對于數字視頻和數字圖像的需求越來越大,數字電視廣播和手機電視迅速發展起來,但是人們對于數字圖像質量的要求也越來越高。對于觀眾來講,畫面的質量幾乎是最為重要的,然而由于信道傳輸特性不理想和加性噪聲的影響,不可避免地會產生誤碼,導致圖像質量的下降,甚至無法正常收看。因此,為了保障圖像質量就需要采用糾錯編碼(又稱信道編碼)的方式來實現通信。在數字視頻廣播系統(DVB)中,無論是衛星傳輸,電纜傳輸還是地面傳輸都采用了信道編碼。 本文首先深入研究DVB標準中的信道編碼部分的關鍵技術;然后依照DVB-T標準技術要求,設計并硬件實現了數字視頻傳輸的信道編解碼系統。在該系統中,編解碼器與信源端的接口利用了MPEG-2的視頻傳輸接口同步并行接口(SPI),這種接口的應用讓系統具有很強的通用性;與信道端接口采用了G.703接口,具有G.703接口功能和特性的數據通信設備可以直接與數字通信設備連接,這使得應用時對于信道的選擇具有較大的靈活性。 在深入理解RS編解碼算法,卷積交織/解交織原理,卷積編碼/VITERBI譯碼算法原理的基礎上,本文給出了解碼部分的設計方案,并利用Xilinx公司的SpartanⅢ系列XC3S2000芯片完成方案的硬件實現。在RS解碼過程中引入了流水線機制,從而很大程度上提高了解碼效率。解交織器部分采用了RAM分區循環法,利用對RAM讀寫地址的控制實現解卷積交織,這種方法控制電路簡單,實現速度比較快,代價小。VITERBI譯碼器采用截尾譯碼,在幾乎不影響譯碼準確度的基礎上大大提高了解碼效率。

    標簽: FPGA DVB 信道 編解碼

    上傳時間: 2013-07-16

    上傳用戶:372825274

  • 基于ARM的家庭安防網關平臺底層構建

    隨著信息產業和集成電路技術的進步,嵌入式應用領域得到了蓬勃和快速的發展。嵌入式應用開發的重要特點是滿足應用門類的多樣化需求,嵌入式應用的多樣化主要體現在目標機硬件平臺的多樣化,而硬件平臺的多樣化則對嵌入式系統平臺的底層構建提出了嚴格要求,因此不同硬件平臺底層構建研究是嵌入式開發中的一個重要問題。 嵌入式軟硬件平臺的底層構建主要涉及以下幾個部分: 1、嵌入式開發環境構建,涉及交叉編譯環境、交叉調試環境等; 2、嵌入式硬件平臺構建,涉及硬件平臺選型、地址分配等; 3、U.Boot移植,涉及U-Boot啟動分析、移植分析等; 4、嵌入式操作系統移植,涉及uClinux內核結構、移植分析等; 5、驅動程序的開發,涉及硬件分析、Linux下驅動分析等; 與此同時,安全防范系統作為現代化的安全警衛手段,近年來正越來越多地進入各個行業的各種應用領域,智能家居已經成為高科技發展必然的趨勢。另外,運營商寬帶網絡缺乏新的利潤增長點,在已有的寬帶網絡上開發新的業務迫在眉睫?;贏RM的家庭安防網關與局端設備相結合,配備無線報警信號自學習型編解碼收發模塊,完全解決了上述兩個問題。 本文以多媒體綜合報警系統項目中的終端產品XXX型家庭安防網關為依托,以開發流程為主線,就ARM+uClinux嵌入式平臺給出了以上五個嵌入式開發過程中底層平臺構建的關鍵技術解決方案。正文中將依次介紹項目概述、目標硬件平臺分析、交叉開發環境構建以及U-Boot的移植、uClinux的移植和具體驅動程序的開發。

    標簽: ARM 家庭安防 網關 底層

    上傳時間: 2013-05-25

    上傳用戶:李彥東

  • 基于ARM技術的嵌入式電能質量監測系統的研究

    隨著電力電子器件及其它非線性負荷在電網中大量的投入使用,致使電網的非線性、不穩定性和不對稱性日趨嚴重。通過對電能質量進行在線實時監測、記錄和分析,可以為改善電能質量、制定有關電能質量的治理措施以及確定治理裝置的技術參數提供必要的依據。 嵌入式系統是以應用為中心,以計算機技術為基礎,軟/硬件可裁剪,適用于應用系統對功能、可靠性、成本、體積、功耗等有嚴格要求的專用計算機系統。它正逐步成為當今計算機技術發展的熱點,己經廣泛應用于工業控制、智能儀器、通信設備、消費電子等各個方面。隨著信息技術和數字技術的不斷發展,嵌入式系統必將更加廣泛的應用到生產生活的各個方面。 本文將電能質量監測與基于ARM技術的嵌入式系統結合起來,設計基于ARM技術的嵌入式電能質量監測系統,實現對電能質量指標的實時在線監測。 論文介紹了電能質量的概念,電能質量問題的危害及電能質量監測的重要意義,分析了電能質量監測國內外研究現狀及發展趨勢,詳細介紹了電能質量國家標準及其測量原理。重點闡述了嵌入式系統的概念、組成,分析了μC/OS-Ⅱ實時操作系統內核的調度機制,完成其在ARM處理器上的移植,構建電能質量監測系統的嵌入式軟/硬件開發平臺;在此平臺上詳細設計了電能質量監測系統的硬件電路,提出嵌入式軟件系統設計的整體方案,詳細說明了在嵌入式實時操作系統μC/OS-Ⅱ下的軟件開發方法。

    標簽: ARM 技術的嵌入式 電能質量 監測系統

    上傳時間: 2013-05-26

    上傳用戶:lijianyu172

  • JPEG2000算術編碼的研究與FPGA實現

    JPEG2000是由ISO/ITU-T組織下的IEC JTC1/SC29/WG1小組制定的下一代靜止圖像壓縮標準.與JPEG(Joint Photographic Experts Group)相比,JPEG2000能夠提供更好的數據壓縮比,并且提供了一些JPEG所不具有的功能[1].JPEG2000具有的多種特性使得它具有廣泛的應用前景.但是,JPEG2000是一個復雜編碼系統,目前為止的軟件實現方案的執行時間和所需的存儲量較大,若想將JPEG2000應用于實際中,有著較大的困難,而用硬件電路實現JPEG2000或者其中的某些模塊,必然能夠減少JPEG200的執行時間,因而具有重要的意義.本文首先簡單介紹了JPEG2000這一新的靜止圖像壓縮標準,然后對算術編碼的原理及實現算法進行了深入的研究,并重點探討了JPEG2000中算術編碼的硬件實現問題,給出了一種硬件最優化的算術編碼實現方案.最后使用硬件描述語言(Very High Speed Integrated Circuit Hardware Description Language,VHDL)在寄存器傳輸級(Register Transfer Level,RTL描述了該硬件最優化的算術編碼實現方案,并以Altera 20K200E FPGA為基礎,在Active-HDL環境中進行了功能仿真,在Quartus Ⅱ集成開發環境下完成了綜合以及后仿真,綜合得到的最高工作時鐘頻率達45.81MHz.在相同的輸入條件下,輸出結果表明,本文設計的硬件算術編碼器與實現JPEG2000的軟件:Jasper[2]中的算術編碼模塊相比,處理時間縮短了30﹪左右.因而本文的研究對于JPEG2000應用于數字監控系統等實際應用有著重要的意義.

    標簽: JPEG 2000 FPGA 算術編碼

    上傳時間: 2013-05-16

    上傳用戶:671145514

  • 智能小車

    本智能玩具小汽車以AT89C51單片機作為控制核心,其外圍電路包括電機驅動模塊、電源供電模塊、障礙物檢測模塊、防盜報警模塊、搖控控制模塊、LCD顯示模塊。其中使用使用直流電機驅動芯片L9110,實現直流電機驅動功能。使用9V/1000mA的蓄電池通過7805來降壓給系統供電。通過由555集成電路與紅外對管組成的紅外紅外線障礙物檢測傳感器,實現對障礙物的檢測。通過人體熱釋電紅外線傳感器LHI778,紅外信號處理芯片PS202以及模擬狗叫聲集成電路KD5608實現防盜報警功能。采用兩片AT89C2051作為搖控信號發射和接收處理,處理后的信號傳送給控制中心,以實現搖控控制的功能。利用LCD顯示模塊LM016l實現顯示功能。

    標簽: 智能小車

    上傳時間: 2013-04-24

    上傳用戶:yuying4000

  • 基于H.264的網絡視頻監控的FPGA實現研究

    隨著科學技術的發展與公共安全保障需求的提高,視頻監控系統在工業生產、日常生活、警備與軍事方面的應用越來越廣泛。采用基于 FPGA 的SOPC技術、H.264壓縮編碼技術和網絡傳輸控制技術實現網絡視頻監控系統,在穩定性、功能、成本與擴展性等方面都有著突出的優勢,具有重要的學術意義與實用意義, 本課題所設計的網絡視頻監控系統由以Nios Ⅱ為核心的嵌入式圖像服務器、相關網絡設備與若干PC機客戶端組成。嵌入式圖像服務器實時采集圖像,采用H.264 編碼算法進行壓縮,并持續監聽網絡。PC機客戶端可通過網絡對服務器進行遠程訪問,接收編碼數據,使用H.264解碼算法重建圖像并實時顯示,使監控人員有效地掌握現場情況, 在嵌入式圖像服務器設計階段,本文首先進行了芯片選型與開發平臺選擇。然后構建圖像采集子系統,采用雙緩存乒乓交換的方法設計圖像采集用戶自定義模塊。接著設計雙Nios Ⅱ架構的SOPC系統,闡述了雙軟核設計中定制連接、內存芯片共享、數據搬移、通信與互斥的解決方法。同時完成了網絡服務器的設計,采用μC/OS-Ⅱ進行多任務的管理與調度, H.264視頻壓縮編解碼算法設計與實現是本文的重點。文中首先分析H.264.標準,規劃編解碼器結構。接著設計了16×16幀內預測算法,并設計宏塊掃描方式,采用兩次判決策略進行預測模式選擇。然后設計4×4子塊掃描方式,編寫整數變換與量化算法程序。熵編碼采用Exp-Golomb編碼與CAVLC相結合的方案,針對除拖尾系數之外的非零系數值編碼子算法,實現了一種基于表示范圍判別的編碼方法。最后設計了網絡傳輸的碼流組成格式,并針對編碼算法設計相應解碼算法。使用VC++完成算法驗證,并進行測試,觀察不同參數下壓縮率與失真度的變化。 算法驗證完成后,本文進行了PC機客戶端設計,使其具有遠程訪問、H.264解碼與實時顯示的功能。同時將H.264 編碼算法程序移植到NiosⅡ中,并將嵌入式圖像服務器與若干客戶端接入網絡進行聯合調試,構建完整的網絡視頻監控系統, 實驗結果表明,本系統視頻壓縮率高,監控圖像質量良好,充分證明了系統軟硬件與圖像編解碼算法設計成功。本系統具有成本低、擴展性好及適用范圍廣等優點,發展前景十分廣闊。

    標簽: FPGA 264 網絡視頻監控 實現研究

    上傳時間: 2013-08-03

    上傳用戶:88mao

  • JPEG2000標準中算術編碼的FPGA設計與碼率控制算法的研究

    JPEG2000是由ISO/ITU-T組織下的IECJTC1/SC29/WG1小組制定的下一代靜止圖像壓縮標準,其優良的壓縮特性使得它將具有廣泛的應用領域。JPEG2000算法非常復雜,圖像編碼過程占用了大量的處理器時間開銷和內存開銷,因而通過對JPEG2000算法進行優化并采用硬件電路來實現JPEG2000標準的部分或全部內容,對加快編碼速度從而擴展其應用領域有重要的意義。 本文的研究主要包括兩方面的內容,其一是JPEG2000算術編碼器算法的研究與硬件設計,其二是JPEG2000碼率控制算法的研究與優化算法的設計。在研究算術編碼器過程中,首先研究了JPEG2000中基于上下文的MQ算術編碼器的編碼原理和編碼流程,之后采用有限狀態機和二級流水線技術,并在不影響關鍵路徑的情況下通過對算術編碼步驟優化采用硬件描述語言對算術編碼器進行了設計,并通過了功能仿真與綜合。實驗證明該設計不但編碼速度快,而且流水線短,硬件設計的復雜度低且易于控制。 在研究碼率控制算法過程中,首先結合率失真理論建立了算法的數學模型,并驗證了該算法的有效性,之后深入分析了該數學模型的實現流程,找出影響算法效率的關鍵路徑。在對算法優化時采用黃金分割點算法代替原來的二分查找法,并使用了碼塊R-D斜率最值記憶和碼率誤差控制算法。實驗證明,采用優化算法在增加少量系統資源的情況下使得計算效率提高了60%以上。之后,分析了率失真理論與JPEG2000中PCRD-opt算法的具體實現,又提出了一種失真更低的比特分配方案,即按照“失真/碼長”值從大到小通道編碼順序進行編碼,通過對該算法的仿真驗證,得出在固定碼率條件下新算法將產生更少的失真。

    標簽: JPEG 2000 FPGA 標準

    上傳時間: 2013-07-13

    上傳用戶:long14578

主站蜘蛛池模板: 肥东县| 红原县| 新乡市| 江达县| 佛学| 多伦县| 襄樊市| 曲阜市| 永新县| 巴南区| 浠水县| 黄陵县| 横峰县| 视频| 明水县| 盖州市| 耿马| 晋宁县| 南岸区| 莲花县| 曲周县| 若羌县| 泰兴市| 谷城县| 阿瓦提县| 上杭县| 古蔺县| 大同县| 花垣县| 南华县| 武陟县| 镶黄旗| 邳州市| 上林县| 灵寿县| 淳安县| 巩留县| 安西县| 康定县| 鹤峰县| 鄱阳县|