本文首先分析了MSC之間E接口的組網(wǎng)方式、協(xié)議棧、監(jiān)務(wù)實(shí)現(xiàn)原理及信令流程,特別對(duì)跨MSC切換原理進(jìn)杼了詳細(xì)的分析。接著針對(duì)跨MSC切換容易失敗導(dǎo)致搏話約特點(diǎn),對(duì)鑫秘可麓導(dǎo)致切換失敗戇原因遞簿了分援,憨結(jié)了查找殿閔、解決問題的辦法。
上傳時(shí)間: 2013-10-09
上傳用戶:wfeel
ACPCI系列的產(chǎn)品就是專為工控機(jī)和臺(tái)式機(jī)及其他電腦工程項(xiàng)目和測(cè)試調(diào)試設(shè)計(jì)的。和計(jì)算機(jī)的連接接口是通用的PCI接口,ACPCI是南京來可電子根據(jù)多年的CAN總線工程應(yīng)用經(jīng)驗(yàn)總結(jié)而成的,力求在CAN總線的兼容性、穩(wěn)定性和標(biāo)準(zhǔn)性上做到最好,ACPCI的單通道發(fā)送速度最高大于5000幀/秒,單通道接收速度最高大于7000幀/秒??偩€2500V DC-DC隔離,總線接口防雷擊浪涌保護(hù),配套有免費(fèi)的測(cè)試軟件Adawin CANTest,方便對(duì)卡和客戶的CAN應(yīng)用系統(tǒng)進(jìn)行測(cè)試。
標(biāo)簽: DataSheet ACPCI 1.1 PCI
上傳時(shí)間: 2013-11-08
上傳用戶:born2007
該方案具有硬件接口電路簡(jiǎn)單、固件程序可移植性強(qiáng)等優(yōu)點(diǎn)。文中對(duì)USB接口電路的原理進(jìn)行了說明,并給出了硬件連接的原理圖,同時(shí)還對(duì)固件程序的開發(fā)進(jìn)行了介紹,對(duì)實(shí)驗(yàn)結(jié)果進(jìn)行分析,驗(yàn)證了方案的可行性。
標(biāo)簽: Blackfin Netchip 2272 532
上傳時(shí)間: 2013-10-13
上傳用戶:zhangfx728
旋轉(zhuǎn)變壓器信號(hào)接口電路
標(biāo)簽: 旋轉(zhuǎn)變壓器 信號(hào) 接口電路
上傳時(shí)間: 2013-10-23
上傳用戶:李夢(mèng)晗
旋變解碼AU6802N1接口電路設(shè)計(jì)
上傳時(shí)間: 2013-10-12
上傳用戶:dysyase
特點(diǎn) 顯示值范圍-199999至999999位數(shù) 最高輸入頻率 5KHz 90度相位差加減算具有提高解析度4倍功能 輸入脈波具有預(yù)設(shè)刻度功能 定位基準(zhǔn)值可任意設(shè)定 比較磁滯值可任意設(shè)定 數(shù)位化指撥設(shè)定操作簡(jiǎn)易 3組繼電器輸出功能 2:主要規(guī)格 脈波輸入型式: Jump-pin selectable current sourcing(NPN) or current sinking (PNP) 脈波觸發(fā)電位: HI bias (CMOS) (VIH=7.5V, VIL=5.5V) LO bias (TTL) (VIH=3.7V, VIL=2.0V) 最高輸入頻率: <5KHz 定位置范圍: -199999 to 999999 second adjustabl 比較磁滯范圍: 0 to 9999 adjustable 繼電器容量: AC 250V-5A, DC 30V-7A 顯示值范圍: -199999 to 999999 顯示幕: Red high efficiency LEDs high 9.2mm (.36") 參數(shù)設(shè)定方式: Touch switches 感應(yīng)器電源: 12VDC +/-3%(<60mA) 記憶方式: Non-volatile E2PROM memory 絕緣耐壓能力: 2KVac/1 min. (input/output/power) 1600Vdc (input/output) 使用環(huán)境條件: 0-50℃(20 to 90% RH non-condensed) 存放環(huán)境條件: 0-70℃(20 to 90% RH non-condensed) CE認(rèn)證: EN 55022:1998/A1:2000 Class A EN 61000-3-2:2000 EN 61000-3-3:1995/A1:2001 EN 55024:1998/A1:2001
標(biāo)簽: 72 mm 自動(dòng)定位 控制
上傳時(shí)間: 2014-12-03
上傳用戶:xjz632
LVDS和TTL板的接口定義及連接原理圖: TTL板與LVDS 相同 一、接口定義: 1、 LCD MODULE與驅(qū)動(dòng)板之間的信號(hào)線接口定義如下:VDS接口又稱RS-644總線接口,是20世紀(jì)90年代才出現(xiàn)的一種數(shù)據(jù)傳輸和接口技術(shù)。LVDS即低電壓差分信號(hào),這種技術(shù)的核心是采用極低的電壓擺幅高速差動(dòng)傳輸數(shù)據(jù),可以實(shí)現(xiàn)點(diǎn)對(duì)點(diǎn)或一點(diǎn)對(duì)多點(diǎn)的連接,具有低功耗、低誤碼率、低串?dāng)_和低輻射等特點(diǎn),其傳輸介質(zhì)可以是銅質(zhì)的PCB連線,也可以是平衡電纜。LVDS在對(duì)信號(hào)完整性、低抖動(dòng)及共模特性要求較高的系統(tǒng)中得到了越來越廣泛的應(yīng)用。目前,流行的LVDS技術(shù)規(guī)范有兩個(gè)標(biāo)準(zhǔn):一個(gè)是TIA/EIA(電訊工業(yè)聯(lián)盟/電子工業(yè)聯(lián)盟)的ANSI/TIA/EIA-644標(biāo)準(zhǔn),另一個(gè)是IEEE 1596.3標(biāo)準(zhǔn)。
上傳時(shí)間: 2013-10-14
上傳用戶:wangchong
為了同時(shí)實(shí)現(xiàn)計(jì)算機(jī)對(duì)FPGA進(jìn)行在線配置和高速數(shù)據(jù)傳輸,提出了一種基于CY7C68013A芯片的USB2.0接口設(shè)計(jì)方案。介紹了以CY7C68013A芯片為核心的系統(tǒng)硬件電路設(shè)計(jì)和軟件編程,詳細(xì)分析了CY7C68013A固件程序設(shè)計(jì)方法。CY7C68013A芯片在配置FPGA時(shí)受芯片內(nèi)部CPU控制,配置速度為6 Mb/s,而在數(shù)據(jù)傳輸時(shí)采用從屬FIFO模式以實(shí)現(xiàn)高速數(shù)據(jù)通信。該方案可以廣泛應(yīng)用到軟件無線電項(xiàng)目開發(fā)中。
標(biāo)簽: 68013A C68013 68013 FPGA
上傳時(shí)間: 2014-12-29
上傳用戶:三人用菜
常見的外圍接口電路
標(biāo)簽: ARM 小系統(tǒng) 外圍接口 電路設(shè)計(jì)
上傳時(shí)間: 2013-10-09
上傳用戶:墻角有棵樹
最新ARM處理器體系結(jié)構(gòu)與接口設(shè)計(jì)
標(biāo)簽: ARM 處理器 接口設(shè)計(jì)
上傳時(shí)間: 2013-11-14
上傳用戶:元宵漢堡包
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1