亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

數(shù)(shù)學(xué)(xué)分析

  • 使用Timequest約束和分析源同步電路

    04_使用Timequest約束和分析源同步電路

    標(biāo)簽: Timequest 同步電路

    上傳時(shí)間: 2015-01-01

    上傳用戶:梧桐

  • 基于FPGA的DDS雜散分析及抑制方法

    首先介紹了采用直接數(shù)字頻率合成(DDS)技術(shù)的正弦信號(hào)發(fā)生器的基本原理和采用FPGA實(shí)現(xiàn)DDS信號(hào)發(fā)生器的基本方法,然后結(jié)合DDS的原理分析了采用DDS方法實(shí)現(xiàn)的正弦信號(hào)發(fā)生器的優(yōu)缺點(diǎn),其中重點(diǎn)分析了幅度量化雜散產(chǎn)生的誤差及其原因,最后針對(duì)DDS原理上存在的幅度量化雜散,利用FPGA時(shí)鐘頻率可調(diào)的特點(diǎn),重點(diǎn)提出了基于FPGA實(shí)現(xiàn)的DDS正弦信號(hào)發(fā)生器的兩種改進(jìn)方法,經(jīng)過(guò)MATLAB仿真驗(yàn)證,改進(jìn)方法較好的抑制了幅度量化雜散,減小了誤差。

    標(biāo)簽: FPGA DDS 雜散分析

    上傳時(shí)間: 2013-11-21

    上傳用戶:himbly

  • 時(shí)序分析的好資料

    時(shí)序分析的好資料

    標(biāo)簽: 時(shí)序分析

    上傳時(shí)間: 2013-12-21

    上傳用戶:yuhaihua_tony

  • 于博士信號(hào)完整性分析入門(mén)-初稿

    信號(hào)完整性 分析 新手入門(mén)知識(shí)

    標(biāo)簽: 信號(hào)完整性

    上傳時(shí)間: 2013-10-31

    上傳用戶:wangjg

  • 對(duì)Altera 28nm FPGA浮點(diǎn)DSP設(shè)計(jì)流程和性能的獨(dú)立分析

      電子發(fā)燒友網(wǎng)核心提示:Altera公司昨日宣布,在業(yè)界率先在28 nm FPGA器件上成功測(cè)試了復(fù)數(shù)高性能浮點(diǎn)數(shù)字信號(hào)處理(DSP)設(shè)計(jì)。獨(dú)立技術(shù)分析公司Berkeley設(shè)計(jì)技術(shù)有限公司(BDTI)驗(yàn)證了能夠在 Altera Stratix V和Arria V 28 nm FPGA開(kāi)發(fā)套件上簡(jiǎn)單方便的高效實(shí)現(xiàn)Altera浮點(diǎn)DSP設(shè)計(jì)流程,同時(shí)驗(yàn)證了要求較高的浮點(diǎn)DSP應(yīng)用的性能。本文是BDTI完整的FPGA浮點(diǎn)DSP分析報(bào)告。    Altera的浮點(diǎn)DSP設(shè)計(jì)流程經(jīng)過(guò)規(guī)劃,能夠快速適應(yīng)可參數(shù)賦值接口的設(shè)計(jì)更改,其工作環(huán)境包括來(lái)自MathWorks的MATLAB和 Simulink,以及Altera的DSP Builder高級(jí)模塊庫(kù),支持FPGA設(shè)計(jì)人員比傳統(tǒng)HDL設(shè)計(jì)更迅速的實(shí)現(xiàn)并驗(yàn)證復(fù)數(shù)浮點(diǎn)算法。這一設(shè)計(jì)流程非常適合設(shè)計(jì)人員在應(yīng)用中采用高性能 DSP,這些應(yīng)用包括,雷達(dá)、無(wú)線基站、工業(yè)自動(dòng)化、儀表和醫(yī)療圖像等。

    標(biāo)簽: Altera FPGA DSP 28

    上傳時(shí)間: 2015-01-01

    上傳用戶:sunshie

  • 常用PCB基材性能分析-FR4

    常用PCB基材性能分析

    標(biāo)簽: PCB FR 基材 性能分析

    上傳時(shí)間: 2013-11-08

    上傳用戶:epson850

  • PCB板常見(jiàn)按故障分析

    PCB板常見(jiàn)按故障分析

    標(biāo)簽: PCB 故障分析

    上傳時(shí)間: 2013-10-30

    上傳用戶:1234567890qqq

  • 高速PCB中微帶線的串?dāng)_分析

      對(duì)高速PCB中的微帶線在多種不同情況下進(jìn)行了有損傳輸?shù)拇當(dāng)_仿真和分析, 通過(guò)有、無(wú)端接時(shí)改變線間距、線長(zhǎng)和線寬等參數(shù)的仿真波形中近端串?dāng)_和遠(yuǎn)端串?dāng)_波形的直觀變化和對(duì)比, 研究了高速PCB設(shè)計(jì)中串?dāng)_的產(chǎn)生和有效抑制, 相關(guān)結(jié)論對(duì)在高速PCB中合理利用微帶線進(jìn)行信號(hào)傳輸提供了一定的依據(jù).

    標(biāo)簽: PCB 微帶線 串?dāng)_分析

    上傳時(shí)間: 2015-01-02

    上傳用戶:haohao

  • PCB設(shè)計(jì)中SI的仿真與分析

      討論了高速PCB 設(shè)計(jì)中涉及的定時(shí)、反射、串?dāng)_、振鈴等信號(hào)完整性( SI)問(wèn)題,結(jié)合CA2DENCE公司提供的高速PCB設(shè)計(jì)工具Specctraquest和Sigxp,對(duì)一采樣率為125MHz的AD /DAC印制板進(jìn)行了仿真和分析,根據(jù)布線前和布線后的仿真結(jié)果設(shè)置適當(dāng)?shù)募s束條件來(lái)控制高速PCB的布局布線,從各個(gè)環(huán)節(jié)上保證高速電路的信號(hào)完整性。

    標(biāo)簽: PCB 仿真

    上傳時(shí)間: 2013-12-26

    上傳用戶:niumeng16

  • Mentor Expedtion PCB信號(hào)完整性分析入門(mén)

      本練習(xí)將通過(guò) PCB 布局,布線,信號(hào)完整性仿真分析,修改原理圖添加器件等一系列的操作,使您熟悉Mentor ISD2004 系列板級(jí)仿真設(shè)計(jì)工具。

    標(biāo)簽: Expedtion Mentor PCB 信號(hào)完整性

    上傳時(shí)間: 2013-10-15

    上傳用戶:kiklkook

主站蜘蛛池模板: 普定县| 德阳市| 罗定市| 金阳县| 滕州市| 碌曲县| 正阳县| 平遥县| 浙江省| 赤城县| 荃湾区| 公主岭市| 博乐市| 化德县| 通海县| 瓮安县| 石台县| 陆丰市| 建昌县| 嘉义县| 克什克腾旗| 湘潭市| 大名县| 霍城县| 乐亭县| 会宁县| 日照市| 扎鲁特旗| 张家港市| 上犹县| 辉县市| 桂阳县| 呼伦贝尔市| 澄迈县| 吉木萨尔县| 安福县| 施甸县| 土默特右旗| 扬中市| 文成县| 梓潼县|