隨著國民經(jīng)濟的飛速發(fā)展,傳統(tǒng)的電機已無法滿足當前工程的要求,其作用也由過去簡單的起停控制、提供動力上升到要求對其速度、位置、轉(zhuǎn)矩等進行精確的控制,并能實現(xiàn)快速加速、減速、反轉(zhuǎn)以及準確停止等,使被驅(qū)動的機械運動符合于集的要求。在集成電路、現(xiàn)代電子技術(shù)及控制理論飛速發(fā)展的今天,電機控制技術(shù)也得到了飛快的發(fā)展,電機控制器也由模擬分立元件構(gòu)成的電路向數(shù)模混合、全數(shù)字方向發(fā)展。本論文主要研究了FPGA芯片在電機控制器中的應(yīng)用。 論文首先對無刷直流電機系統(tǒng)進行了綜合性論述。對系統(tǒng)的組成、及系統(tǒng)中主要部分:如位置傳感器、逆變器和功率器件、供電直流電源進行了較詳細的說明;并且提出了與本研究相關(guān)的控制機理和實施方案。 其次,論文對FPGA芯片的特點及配置電路、以及以FPGA-FLEX10K10為核心的控制器電路的組成進行了較詳細的論述;同時對超高速集成電路硬件描述語言(VHDL)的特點和應(yīng)用進行了研究;并提出了應(yīng)用FPGA芯片對電機速度進行控制的系統(tǒng)構(gòu)成及工作原理。 論文還對FPGA芯片與DSP芯片共同完成電機控制的方案進行了論述,利用ALTERA公司的FPGA芯片完成了電機控制器的設(shè)計、制造和調(diào)試,并在此基礎(chǔ)上分析研究了利用此控制器對無刷直流電機進行調(diào)速控制的方法;兩種控制器共同工作,組合方便、功能強大,適合在高精度、高效、寬變速控制的應(yīng)用場合下,可對電機實現(xiàn)精度更高、策略更復雜的控制。 論文最后還對在具體產(chǎn)品中的應(yīng)用效果及行了簡單分析。
標簽: FPGA 電機控制器 中的應(yīng)用
上傳時間: 2013-08-04
上傳用戶:小鵬
目前,國內(nèi)礦井的排水系統(tǒng)多采用傳統(tǒng)的人工監(jiān)測、繼電器控制的方法。傳統(tǒng)方法設(shè)備運行的自動化程度低、可靠性較差、工人勞動強度大、應(yīng)急能力不足,存在一定的安全隱患,不適應(yīng)數(shù)字化礦井發(fā)展的需要。本課題設(shè)計的自動排水系統(tǒng)采用嵌入式微控制器作為就地控制系統(tǒng)與上位機遠程監(jiān)控相結(jié)合的方式,提高了工作的可靠性和穩(wěn)定性,具有運行成本低、調(diào)試方便等特點。 本文首先根據(jù)某礦井下排水的實際情況,對各種排水形式和相關(guān)設(shè)備進行了分析和比較,選擇其中一種典型的排水系統(tǒng)形式作為模型。根據(jù)井下排水系統(tǒng)的運行原理展開研究和論證,制定了井下水位監(jiān)控和水泵啟動方案。在綜合自動控制的相關(guān)理論和傳感器應(yīng)用技術(shù)的基礎(chǔ)上分析了排水系統(tǒng)中需要監(jiān)控的、能夠反映排水系統(tǒng)工作特征的關(guān)鍵參數(shù),并提出了這些參數(shù)的監(jiān)測方法和這些方法的可行性。 全面分析了目前常用的微處理器和實時操作系統(tǒng),詳細研究了ARM和μC/OS-Ⅱ的性能和特點,充分利用ARM微處理器高性能、低功耗、低成本的優(yōu)勢,以及μC/OS-Ⅱ可移植性好、開發(fā)成本低的優(yōu)點。選用以ARM7TDMI-S為CPU的LPC2220芯片作為就地控制系統(tǒng),選用μc/OS-Ⅱ為實時操作系統(tǒng)。并根據(jù)排水系統(tǒng)工作方案和要求設(shè)計了系統(tǒng)和接口硬件電路,完成了系統(tǒng)運行程序代碼的編寫。 應(yīng)煤礦信息化發(fā)展趨勢的要求,選用LabVIEW作為上位機監(jiān)控軟件,以串行通訊協(xié)議與井下就地控制系統(tǒng)組成遠程監(jiān)控系統(tǒng)。從而實現(xiàn)工作人員能夠在地面監(jiān)控室輕松了解到井下水倉水位、各排水設(shè)備工作狀態(tài)等信息,實現(xiàn)了排水系統(tǒng)運行的“避峰就谷”和水泵房的無人化值守。此項研究對礦井的安全生產(chǎn)、節(jié)能降耗和數(shù)字化建設(shè)等工作具有一定參考價值。
標簽: ARM 自動 排水 監(jiān)控系統(tǒng)
上傳時間: 2013-06-04
上傳用戶:Kecpolo
開關(guān)磁阻電機是電機技術(shù)與現(xiàn)代電力電子技術(shù)、微機控制技術(shù)相結(jié)合的產(chǎn)物,既具有結(jié)構(gòu)簡單堅固、成本低、容錯能力強,耐高溫等優(yōu)點,又在高度發(fā)展的電力電子和微機控制技術(shù)的支持下獲得了良好的可控性能,目前己經(jīng)在多個工業(yè)部門得到應(yīng)用。因此,開關(guān)磁阻電機在驅(qū)動調(diào)速領(lǐng)域有著良好的發(fā)展前景。本論文在對前人成果的廣泛了解和研究基礎(chǔ)上,以philip公司生產(chǎn)的LPC2101為主控芯片,充分利用其高速運算能力和面向電機控制的高效控制能力,設(shè)計并制作了SRM控制器與系統(tǒng)軟件。本文以開關(guān)磁阻電機的調(diào)速控制策略及其控制實現(xiàn)方法為主要研究內(nèi)容,對開關(guān)磁阻電機的數(shù)學模型、功率變換器技術(shù)、控制策略、控制方案的實現(xiàn)進行了全面深入的研究。 全文的研究工作分為五個部分,第一部分介紹了開關(guān)磁阻電機調(diào)速系統(tǒng)的構(gòu)成及基本工作原理,綜述了開關(guān)磁阻電機的國內(nèi)外發(fā)展現(xiàn)狀、特點及研究動向,總結(jié)了開關(guān)磁阻電機系統(tǒng)存在的技術(shù)問題,提出了本文的研究目的和主要研究內(nèi)容。 第二部分引用并討論了SR電動機的基本數(shù)學模型和準線性數(shù)學模型,然后基于此重點分析了與電動機運行特性密切相關(guān)的相電流波形與轉(zhuǎn)子角位移的函數(shù)關(guān)系,最后根據(jù)課題所關(guān)心的控制系統(tǒng)設(shè)計,在理論分析的基礎(chǔ)上提出了SR電動機控制方案并進行了原理性分析,對SR電動機各個運行階段的特點進行分析并初步提出控制方案。 第三部分對SR電動機調(diào)速系統(tǒng)的硬件設(shè)計進行了詳細說明,主要包括以LPC2101為核心的控制系統(tǒng)的研究與設(shè)計,根據(jù)SR電機的控制特點,盡可能地開發(fā)了LPC2101的硬件資源和軟件資源,使控制系統(tǒng)具有很高的控制精度和靈活性,然后對功率變換器進行了設(shè)計和制作,分析了各種主電路形式的優(yōu)缺點,采用了新型IGBT功率管作為主開關(guān)元器件,使功率變換器結(jié)構(gòu)得到簡化,設(shè)計了IGBT的功率驅(qū)動電路,并專門設(shè)計了電壓鉗位電路和諸如過壓、過流保護等保護單元,保證了整個系統(tǒng)安全可靠地運行,然后分析了SR電動機控制系統(tǒng)位置傳感器檢測電路設(shè)計、電流及電壓斬波電路設(shè)計、電流檢測及保護電路設(shè)計等。 第四部分主要介紹了系統(tǒng)的總體控制思想,分析了各個運行階段的控制策略,對控制策略的軟件實現(xiàn)進行了設(shè)計,并給出了軟件實現(xiàn)的具體流程圖,直觀地體現(xiàn)了軟件編程思想。最后,對系統(tǒng)進行了實驗研究及分析。目前,該控制系統(tǒng)已調(diào)試完畢,基本實現(xiàn)預期功能。 本文對以ARM為控制核心的開關(guān)磁阻電動機控制系統(tǒng)進行了研究,得出了基于有位置傳感器檢測的控制方案。針對SR電機的控制特點,充分利用了ARM的硬件資源,采用PID數(shù)字調(diào)節(jié),發(fā)出相通斷信號和PWM信號,并和電流、電壓等保護信號相結(jié)合,實現(xiàn)對主功率元件的通斷控制。并且設(shè)計了相應(yīng)的外圍硬件檢測、保護、控制及人機接口電路,使控制系統(tǒng)結(jié)構(gòu)緊湊,可靠性高;系統(tǒng)的控制軟件設(shè)計,采用模塊化的程序設(shè)計方法,增強了系統(tǒng)的可讀性及可維護性,實現(xiàn)了一種電壓斬波和電流斬波控制相結(jié)合的控制方式;結(jié)合系統(tǒng)的硬件設(shè)計,開發(fā)了相應(yīng)的軟件模塊,使系統(tǒng)具有完善的保護和控制性能。 本系統(tǒng)經(jīng)過試驗,調(diào)速范圍可達100~2000轉(zhuǎn)/分,效率較高,性能優(yōu)良,驗證了控制思想和控制方法的正確性。
標簽: ARM 開關(guān)磁阻 電機驅(qū)動 系統(tǒng)設(shè)計
上傳時間: 2013-04-24
上傳用戶:獨孤求源
由于信道中存在干擾,數(shù)字信號在信道中傳輸?shù)倪^程中會產(chǎn)生誤碼.為了提高通信質(zhì)量,保證通信的正確性和可靠性,通常采用差錯控制的方法來糾正傳輸過程中的錯誤.本文的目的就是研究如何通過差錯控制的方法以提高通信質(zhì)量,保證傳輸?shù)恼_性和可靠性.重點研究一種信道編解碼的算法和邏輯電路的實現(xiàn)方法,并在硬件上驗證,利用碼流傳輸?shù)臏y試方法,對設(shè)計進行測試.在以上的研究基礎(chǔ)之上,橫向擴展和課題相關(guān)問題的研究,包括FPGA實現(xiàn)和高速硬件電路設(shè)計等方面的研究. 糾錯碼技術(shù)是一種通過增加一定的冗余信息來提高信息傳輸可靠性的有效方法.RS碼是一種典型的糾錯碼,在線性分組碼中,它具有最強的糾錯能力,既能糾正隨機錯誤,也能糾正突發(fā)錯誤.在深空通信,移動通信以及數(shù)字視頻廣播等系統(tǒng)中具有廣泛的應(yīng)用,隨著RS編碼和解碼算法的改進和相關(guān)的硬件實現(xiàn)技術(shù)的發(fā)展,RS碼在實際中的應(yīng)用也將更加廣泛. 在研究中,對所研究的問題進行分解,集中精力研究課題中的重點和難點,在各個模塊成功實現(xiàn)的基礎(chǔ)上,成功的進行系統(tǒng)組合,協(xié)調(diào)各個模塊穩(wěn)定的工作. 在本文中的EDA設(shè)計中,使用了自頂向下的設(shè)計方法,編解碼算法每一個子模塊分開進行設(shè)計,最后在頂層進行元件例化,正確實現(xiàn)了編碼和解碼的功能. 本文首先介紹相關(guān)的數(shù)字通信背景;接著提出糾錯碼的設(shè)計方案,介紹RS(31,15)碼的編譯碼算法和邏輯電路的實現(xiàn)方法,RTL代碼編寫和邏輯仿真以及時序仿真,并討論了FPGA設(shè)計的一般性準則以及高速數(shù)字電路設(shè)計的一些常用方法和注意事項;最后設(shè)計基于FPGA的硬件電路平臺,并利用靜態(tài)和動態(tài)的方法對編解碼算法進行測試. 通過對編碼和解碼算法的充分理解,本人使用Verilog HDL語言對算法進行了RTL描述,在Altera公司Cyclone系列FPGA平臺上面實現(xiàn)了編碼和解碼算法. 其中,編碼的最高工作頻率達到158MHz,解碼的最高工作頻率達到91MHz.在進行硬件調(diào)試的時候,整個系統(tǒng)工作在30MHz的時鐘頻率下,通過了硬件上的靜態(tài)測試和動態(tài)測試,并能夠正確實現(xiàn)預期的糾錯功能.
上傳時間: 2013-07-01
上傳用戶:liaofamous
圖像采集和處理技術(shù)在機器視覺和圖像分析等諸多領(lǐng)域應(yīng)用十分廣泛,大部分情況下,采集卡只需將前端相機捕獲的圖像信息正確地傳回計算機即可。但是在要求較高的應(yīng)用場合需要采集卡能準確控制外部光源和相機,完成圖像采集,預處理,數(shù)據(jù)傳輸。只有這樣,用戶才可以根據(jù)不同的興趣和需求對特定的某些圖像進行采集、傳輸以及處理,以達到某種分析目的。 本文根據(jù)國家985二期項目“三維粒子圖像測速系統(tǒng)”的圖像采集與處理需要,設(shè)計開發(fā)了一款以FPGA為核心控制芯片的嵌入式圖像采集卡。采集卡以FPGA為邏輯和算法實現(xiàn)的核心器件,不僅實現(xiàn)了傳統(tǒng)意義上的圖像采集,而且實現(xiàn)了CCD相機控制和激光器同步曝光功能,打破了以往單純靠增加硬件設(shè)備實現(xiàn)同步控制的方法,簡化了系統(tǒng)硬件結(jié)構(gòu)并節(jié)約系統(tǒng)成本。此外,在系統(tǒng)中嵌入了圖像增強算法和采用PCI接口與計算機連接滿足了高速采集的要求。同時,采用市場上廣泛應(yīng)用的Camera Link作為采集卡的圖像輸入接口,提高了系統(tǒng)的通用性、傳輸速率和抗干擾能力,簡化圖像獲取設(shè)備和模擬攝像頭之間需要視頻解碼等連接。具有嵌入式處理功能,光源同步和相機控制的采集卡將使機器視覺系統(tǒng),圖像測速等諸多領(lǐng)域的圖像采集應(yīng)用變得更為便捷。 論文首先對圖像采集卡系統(tǒng)的組成、整體方案和可行性進行了論證。然后給出了圖像采集卡的硬件設(shè)計。在此部分結(jié)合整體設(shè)計方案,討論芯片的選型問題。根據(jù)所選芯片的本身特點,分模塊地對圖像采集卡的硬件設(shè)計原理進行了詳細的闡述。接下來是圖像采集卡的軟件設(shè)計部分。用VHDL和原理圖結(jié)合的方法對FPGA進行編程,實現(xiàn)了圖像采集系統(tǒng)的各個功能模塊。根據(jù)圖像采集系統(tǒng)的要求用DriverWorks軟件設(shè)計了圖像采集卡的WDM底層驅(qū)動程序和上層應(yīng)用程序。最后是用FPGA實現(xiàn)了帶修改參數(shù)的硬件嵌入式圖像處理算法——圖像增強。論文中使用QUARTUS軟件嵌入的邏輯分析儀SignalTap對FPGA設(shè)計的模塊進行了硬件調(diào)試,給出了調(diào)試的時序圖和調(diào)試結(jié)果,經(jīng)測試分析該采集卡滿足“三維粒子圖像測速系統(tǒng)”的要求,達到了預期目標。
上傳時間: 2013-04-24
上傳用戶:cazjing
特點: 精確度0.1%滿刻度 可作各式數(shù)學演算式功能如:A+B/A-B/AxB/A/B/A&B(Hi or Lo)/|A|/ 16 BIT類比輸出功能 輸入與輸出絕緣耐壓2仟伏特/1分鐘(input/output/power) 寬范圍交直流兩用電源設(shè)計 尺寸小,穩(wěn)定性高
上傳時間: 2014-12-23
上傳用戶:ydd3625
手持式產(chǎn)品設(shè)計師常常需要找到實現(xiàn)便攜式設(shè)備接通/關(guān)斷按鈕的防反跳和控制的方法
標簽: 按鈕 關(guān)斷控制器 系統(tǒng)設(shè)計
上傳時間: 2013-11-14
上傳用戶:225588
手持式產(chǎn)品設(shè)計師常常需要找到實現(xiàn)便攜式設(shè)備接通/關(guān)斷按鈕的防反跳和控制的方法
標簽: 按鈕 關(guān)斷控制器 系統(tǒng)設(shè)計
上傳時間: 2013-11-11
上傳用戶:dianxin61
特點(FEATURES) 精確度0.1%滿刻度 (Accuracy 0.1%F.S.) 可作各式數(shù)學演算式功能如:A+B/A-B/AxB/A/B/A&B(Hi or Lo)/|A| (Math functioA+B/A-B/AxB/A/B/A&B(Hi&Lo)/|A|/etc.....) 16 BIT 類比輸出功能(16 bit DAC isolating analog output function) 輸入/輸出1/輸出2絕緣耐壓2仟伏特/1分鐘(Dielectric strength 2KVac/1min. (input/output1/output2/power)) 寬范圍交直流兩用電源設(shè)計(Wide input range for auxiliary power) 尺寸小,穩(wěn)定性高(Dimension small and High stability)
上傳時間: 2013-11-24
上傳用戶:541657925
TLC2543是TI公司的12位串行模數(shù)轉(zhuǎn)換器,使用開關(guān)電容逐次逼近技術(shù)完成A/D轉(zhuǎn)換過程。由于是串行輸入結(jié)構(gòu),能夠節(jié)省51系列單片機I/O資源;且價格適中,分辨率較高,因此在儀器儀表中有較為廣泛的應(yīng)用。 TLC2543的特點 (1)12位分辯率A/D轉(zhuǎn)換器; (2)在工作溫度范圍內(nèi)10μs轉(zhuǎn)換時間; (3)11個模擬輸入通道; (4)3路內(nèi)置自測試方式; (5)采樣率為66kbps; (6)線性誤差±1LSBmax; (7)有轉(zhuǎn)換結(jié)束輸出EOC; (8)具有單、雙極性輸出; (9)可編程的MSB或LSB前導; (10)可編程輸出數(shù)據(jù)長度。 TLC2543的引腳排列及說明 TLC2543有兩種封裝形式:DB、DW或N封裝以及FN封裝,這兩種封裝的引腳排列如圖1,引腳說明見表1 TLC2543電路圖和程序欣賞 #include<reg52.h> #include<intrins.h> #define uchar unsigned char #define uint unsigned int sbit clock=P1^0; sbit d_in=P1^1; sbit d_out=P1^2; sbit _cs=P1^3; uchar a1,b1,c1,d1; float sum,sum1; double sum_final1; double sum_final; uchar duan[]={0x3f,0x06,0x5b,0x4f,0x66,0x6d,0x7d,0x07,0x7f,0x6f}; uchar wei[]={0xf7,0xfb,0xfd,0xfe}; void delay(unsigned char b) //50us { unsigned char a; for(;b>0;b--) for(a=22;a>0;a--); } void display(uchar a,uchar b,uchar c,uchar d) { P0=duan[a]|0x80; P2=wei[0]; delay(5); P2=0xff; P0=duan[b]; P2=wei[1]; delay(5); P2=0xff; P0=duan[c]; P2=wei[2]; delay(5); P2=0xff; P0=duan[d]; P2=wei[3]; delay(5); P2=0xff; } uint read(uchar port) { uchar i,al=0,ah=0; unsigned long ad; clock=0; _cs=0; port<<=4; for(i=0;i<4;i++) { d_in=port&0x80; clock=1; clock=0; port<<=1; } d_in=0; for(i=0;i<8;i++) { clock=1; clock=0; } _cs=1; delay(5); _cs=0; for(i=0;i<4;i++) { clock=1; ah<<=1; if(d_out)ah|=0x01; clock=0; } for(i=0;i<8;i++) { clock=1; al<<=1; if(d_out) al|=0x01; clock=0; } _cs=1; ad=(uint)ah; ad<<=8; ad|=al; return(ad); } void main() { uchar j; sum=0;sum1=0; sum_final=0; sum_final1=0; while(1) { for(j=0;j<128;j++) { sum1+=read(1); display(a1,b1,c1,d1); } sum=sum1/128; sum1=0; sum_final1=(sum/4095)*5; sum_final=sum_final1*1000; a1=(int)sum_final/1000; b1=(int)sum_final%1000/100; c1=(int)sum_final%1000%100/10; d1=(int)sum_final%10; display(a1,b1,c1,d1); } }
上傳時間: 2013-11-19
上傳用戶:shen1230
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1