函數發生器又名任意波形發生器,是一種常用的信號源,廣泛應用于通信、雷達、導航等現代電子技術領域。信號發生器的核心技術是頻率合成技術,主要方法有:直接模擬頻率合成、鎖相環頻率合成(PLL)、直接數字合成技術(DDS)。DDS是開環系統,無反饋環節,輸出響應速度快,頻率穩定度高。因此直接數字頻率合成技術是目前頻率合成的主要技術之一,其輸出信號具有相對較大的帶寬、快速的相位捷變、極高的相位分辨率和相位連續等優點。本文的主要工作是采用SOPC結合虛擬儀器技術,進行DDS智能函數發生器的研制。 本文介紹了虛擬儀器技術的基本理論,簡要闡述了儀器驅動程序、VISA等相關技術。對SOPC技術進行了深入的研究:SOPC技術是基于可編程邏輯器件的可重構片上系統,它作為SOC和CPLD/FPGA相結合的一項綜合技術,結合了兩者的優點,集成了硬核或軟核CPU、DSP、鎖相環、存儲器、I/O接口及可編程邏輯,可以靈活高效地解決SOC方案,而且設計周期短,設計成本低,非常適合本設計的應用。本文還對基于DDS原理的設計方案進行了分析,介紹了DDS的基本理論以及數學綜合,在研究DDS原理的基礎上,利用SOPC技術,在一片FPGA芯片上實現了整個函數發生器的硬件集成。 本文就函數發生器的設計制定了整體方案,對軟硬件設計原理及實現方法進行了具體的介紹,包括整個系統的硬件電路,SOPC片上系統和PC端軟件的設計。在設計中,LabVIEW波形編輯軟件和函數發生器二者采用異步串口進行通信。利用LabVIEW的強大功能,把波形的編輯,系統的設置放到計算機上完 成,具有人機界面友好、系統升級方便、節約硬件成本等諸多優勢。同時充分利用了FPGA內部大量的邏輯資源,將DDS模塊和微處理器模塊集成到一個單片FPGA上,改變了傳統的系統設計思路。通過對系統仿真和實際測試,結果表明該智能型函數發生器不僅能產生理想的輸出信號,還具有集成度高、穩定性好和擴展性強等優點。關鍵詞:智能型函數發生器,虛擬儀器,可編程片上系統,直接數字合成技術,NiosⅡ處理器。
上傳時間: 2013-07-09
上傳用戶:zw380105939
隨著技術的發展,基于PLC的控制系統呈現綜合化、網絡化的發展趨勢。為了適應當今PLC課程教學的需要,我們應提供具有現場控制對象的控制層、監控管理層、遠程監控層三層結構的實驗控制系統,并將組態軟件技術、先進的數據交互技術、單片機技術、通信技術集成在控制系統中,構建現代大綜合設計性實驗系統,以培養全面的高素質的綜合性人才。 本文提出了一種多功能、大綜合的實驗平臺的方案和技術實現。本課題由市場占有率高的西門子PLC及其通信網絡模塊組成,采用具有很高的性價比的系統集成技術,構成了覆蓋面較大的全集成的網絡控制系統,可提供PPI網絡、PROFIBUS-DP網絡和以太網等多種網絡形式的實驗平臺;采用多種工業組態軟件如Wincc、組態王和MCGS,構成了豐富的上位監控模式;通過OPC技術實現對PROFIBuS-DP網絡的遠程監控。在此基礎上,結合單片機技術、CPLD技術,設計了可自定義I/O口的多路模擬采集卡,擴展了PLC的信息控制功能;采用網絡技術,將PLC技術與變頻器、步進電機控制相結合,對標準的PLC對象TM2和機械手設備進行二次開發,構成相關的運動控制系統,模擬生產線的控制,展示PLC的運動控制功能;將PLC技術與無線控制技術相結合,實現PLC的無線遙控功能;完成了三菱Q系列PLC與PROFIBUS-DP網絡的聯網,實現了不同品牌的PLC網絡的互聯互通。在此基礎上,還開發了多個實驗程序,展示其豐富的網絡構架和綜合的實驗模式。 系統調試和實驗效果表明,該系統接近當今工業技術實踐,可為學生的課程設計、畢業設計以及PLC技術研究提供先進的集多種技術于一體的大綜合設 計性實驗平臺。關鍵詞:PLC;業網絡;OPC
上傳時間: 2013-05-22
上傳用戶:歸海惜雪
高壓TSC(Thyristor Switch Capacitor)裝置是指額定工作電壓為6kV-35kV晶閘管投切電容器補償裝置,是一種典型靜止無功補償器,其對增強系統穩定性、提高系統運行經濟性,保證電壓質量及改善電能質量都能發揮良好的作用。目前國內對高壓TSC裝置研制與生產還處于起步階段,加速高壓TSC裝置的國產化,對在我國電力系統中早日推廣與應用高壓TSC裝置具有重大意義。 首先在無功功率的測量上,如何在有諧波干擾等復雜環境下準確檢測無功功率,本文采用了基于快速傅立葉變換的方法,可以很好的完成無功功率的采集。在主電路結構上,晶閘管開關閥是高壓TSC裝置的關鍵構成部件,高壓TSC裝置要求晶閘管開關應具有良好的電氣性能,要求晶閘管開關應是有效和可靠的。本文通過晶閘管特性和串聯技術的研究,給出了晶閘管串聯開關的靜態均壓和動態均壓方法,設計出合理使用的電路結構。通過仿真分析,驗證了均壓電路的效果。 電容器無涌流投入技術也是TSC主要研究點,由于在高壓系統中器件兩端承受的電壓較高,低壓TSC系統中常用的過零固態繼電器或集成過零觸發芯片滿足不了耐壓的需要,本文設計了專門的過零檢測及觸發電路,在器件兩端電壓過零時觸發,避免了由于電容器殘壓過高而造成的巨大沖擊電流,從而在硬件電路上實現電容器組的無過渡過程投切,電路簡單可靠。同時,在控制策略上將幾種投切判據進行了比較,采用了電壓無功復合投切判據,以無功功率作為主判據,電壓作為輔助判據,有效地克服了僅以功率因數作為投切判據的控制方式中的輕載時容易產生投切振蕩而重載時容易出現補償不充分的缺點。
上傳時間: 2013-05-24
上傳用戶:6546544
主要程序代碼有 單片機與LED數碼管接口 LED大屏幕顯示器和接口 字符LCD 液晶顯示和接口 單片機與鍵盤接口 A/D轉換器接口 D/A 轉換器接口 串行通信基礎 MCS-51的串行接口 MCS-51單片機雙機通信 RS-232C串行通信總線標準及其接口 存儲器的擴展 串行口的I/O口擴展 數字鐘的設計與制作 單片機溫度檢測記錄系統
上傳時間: 2013-08-01
上傳用戶:shwjl
混合動力汽車采用內燃機和電機作為動力源,成為解決排污和能源問題最具現實意義的途徑之一,集成一體化起動/發電機(ISG)技術是當前國際公認的未來汽車的先進技術之一,也是當代汽車發展的重要方向。論文以ISG型混合動力汽車為研究對象,進行了混合動力汽車驅動系統和動力總成控制系統等方面的研究。 本文系統地分析了串聯式、并聯式以及混聯式混和動力汽車動力總成構型的優缺點,介紹了ISG型混合動力汽車結構及主要特點的基礎上,首先通過對各總成選型分析,選擇了發動機、電機、電池等部件,接著根據性能指標,確定了發動機、電機、電池等部件參數匹配。 動力總成控制系統作為HEV控制系統的關鍵,主要負責對行駛需求功率的合理分配,保證HEV高效運行,使發動機燃油消耗和排放達到最優。動力總成控制系統的硬件采用了TMS320F2812芯片,由于它功能強大,I/O資源豐富,并且支持廣泛用于汽車電控的CAN通訊,因此,非常適合于混合動力汽車的實時控制。本文研究了動力總成控制系統的總體結構,以TMS320F2812型DSP為核心,組建了混合動力總成控制系統的硬件系統。在充分利用DSP內部模塊的基礎上對它的外部總線進行擴展。并設計了電源模塊、A/O模塊、IO模塊、CAN總線模塊和串口通訊模塊。在模塊化設計方式基礎上建立了混合動力控制策略的軟件設計。 為了證明設計方案的可行性和DSP總成控制系統的控制性能,在MATIAB/Simulink環境下,以hdvisor為仿真平臺,依據系統的結構、控制策略,對相關模塊進行修改,建立了ISG型混合動力汽車整車的仿真模型。利用建立的模型,在Advisor仿真軟件中輸人仿真參數,設置仿真性能,汽車動力性、經濟性以及一些重要性能曲線的仿真結果。與同樣參數設置的傳統燃油汽車仿真結果進行比較表明,油耗和排放都得到了很好的降低。
上傳時間: 2013-07-08
上傳用戶:cx111111
在電力系統中,無功功率是影響電網穩定的一個重要因素,它關系到整個電力系統能否安全穩定的運行,無功補償是保證電力系統高效可靠運行的有效措施之一。基于國內電力市場的需求現狀,考慮到無功補償的實現條件和經濟適應性,研制出了一種基于DSP TMS320LF2407A控制的TSC型低壓動態無功補償裝置。該裝置以實時的電網監測數據為依據,以低壓網的最佳無功補償為對象。 本文主要研究了TSC無功補償的基本原理,無功補償的控制方式和原理,以及控制器的軟、硬件的設計。在硬件設計方面,由DSP TMS320LF2407A作為主控制器,能夠實現自動采樣計算、無功自動調節、故障保護、數據存儲等功能,具有比傳統的單片機控制運算速度高,實時性好的特點。采用晶閘管控制投切電容器,完全實現了電容器的快速,無弧,無沖擊投切,具有優良的性能。在軟件上,采用C語言和匯編語言混合編程,遵循模塊化設計原則,提高了系統的通用性和維護的簡易程度。在投切原則上,與常見的功率因數控制方案相比較,采用電壓無功復合控制,避免了輕載投切振蕩,使無功調節更為合理。為了實現裝置應具有的功能,本文設計并制作了較為完整的控制電路及其外圍設備的硬件電路。它們包括觸發電路、采樣電路及通訊電路等。文中設計編寫了整個控制系統的控制程序,給出了控制軟件的結構框圖。在本文中,還設計了電容器保護電路,以及裝置在電網諧波含量超標時采取的保護措施。實驗結果表明,本裝置軟硬件設計合理,控制方法可行,系統運行可靠,達到了預期的目的。
上傳時間: 2013-04-24
上傳用戶:zaizaibang
無功功率是影響電壓穩定的一個重要因素,它關系到整個電力系統能否安全穩定的運行。由于工業企業存在大量低功率因數、沖擊性負載,導致大量無功的產生;同時,隨著電力電子技術的發展,在工業領域內大功率的電力電子設備得到廣泛運用,然而,由于電力電子設備的非線性特性,運行時又會產生大量諧波,因此,如何將無功補償與諧波抑制同時進行考慮,是未來無功補償技術領域的重要研究課題之一。 本文介紹了功率理論的發展,以及常用的無功補償方式的原理和特點,同時重點介紹了瞬時無功功率理論以及以此為基礎的TSC無功補償控制器。在硬件方面,本文設計了基于LF2407ADSP芯片的TSC控制器、控制器外圍電路及主電路三大模塊。在軟件方面,本文包括數據采集軟件、控制投切算法、觸發控制軟件三部分。其中著重介紹了無沖擊電流投入電容的設計思路,得出了一個好的電路。 軟件仿真和樣機實測結果表明,這種TSC裝置在提供動態無功功率補償和減小沖擊涌流方面具有優良的性能。
上傳時間: 2013-04-24
上傳用戶:hoperingcong
:嵌入式應用技術基礎教程1 第1章 嵌入式應用技術概述 第2章 嵌入式應用技術的硬件基礎 第3章 高級語言的串行通信編程 第4章 Freescale 08系列單片機概述 第5章 HC08 CPU與匯編基礎 第6章 通用I/O與第一個匯編程序 第7章 08C語言 第8章 串行通信接口SCI與串行外設接口SPI 第9章 鍵盤中斷模塊與A/D轉換模塊 第10章 定時接口模塊
上傳時間: 2013-05-23
上傳用戶:cx111111
一本很好的匯編語言教程,跟大家一起分享 課程介紹 第1章 預備知識 1.1 匯編語言的由來及其特點 1 機器語言 2 匯編語言 3 匯編程序 4 匯編語言的主要特點 5 匯編語言的使用領域 1.2 數據的表示和類型 1 數值數據的表示 2 非數值數據的表示 3 基本的數據類型 1.3 習題 第2章 CPU資源和存儲器 2.1 寄存器組 1 寄存器組 2 通用寄存器的作用 3 專用寄存器的作用 2.2 存儲器的管理模式 1 16位微機的內存管理模式 2 32位微機的內存管理模式 2.3 習題 第3章 操作數的尋址方式 3.1 立即尋址方式 3.2 寄存器尋址方式 3.3 直接尋址方式 3.4 寄存器間接尋址方式 3.5 寄存器相對尋址方式 3.6 基址加變址尋址方式 3.7 相對基址加變址尋址方式 3.8 32位地址的尋址方式 3.9 操作數尋址方式的小結 3.10 習題 第4章 標識符和表達式 4.1 標識符 4.2 簡單內存變量的定義 1 內存變量定義的一般形式 2 字節變量 3 字變量 4 雙字變量 5 六字節變量 6 八字節變量 7 十字節變量 4.3 調整偏移量偽指令 1 偶對齊偽指令 2 對齊偽指令 3 調整偏移量偽指令 4 偏移量計數器的值 4.4 復合內存變量的定義 1 重復說明符 2 結構類型的定義 3 聯合類型的定義 4 記錄類型的定義 5 數據類型的自定義 4.5 標號 4.6 內存變量和標號的屬性 1 段屬性操作符 2 偏移量屬性操作符 3 類型屬性操作符 4 長度屬性操作符 5 容量屬性操作符 6 強制屬性操作符 7 存儲單元別名操作符 4.7 表達式 1 進制偽指令 2 數值表達式 3 地址表達式 4.8 符號定義語句 1 等價語句 2 等號語句 3 符號名定義語句 4.9 習題 第5章 微機CPU的指令系統 5.1 匯編語言指令格式 1 指令格式 2 了解指令的幾個方面 5.2 指令系統 1 數據傳送指令 2 標志位操作指令 3 算術運算指令 4 邏輯運算指令 5 移位操作指令 6 位操作指令 7 比較運算指令 8 循環指令 9 轉移指令 10 條件設置字節指令 11 字符串操作指令 12 ASCII-BCD碼調整指令 13 處理器指令 5.3 習題 第6章 程序的基本結構 6.1 程序的基本組成 1 段的定義 2 段寄存器的說明語句 3 堆棧段的說明 4 源程序的結構 6.2 程序的基本結構 1 順序結構 2 分支結構 3 循環結構 6.3 段的基本屬性 1 對齊類型 2 組合類型 3 類別 4 段組 6.4 簡化的段定義 1 存儲模型說明偽指令 2 簡化段定義偽指令 3 簡化段段名的引用 6.5 源程序的輔助說明偽指令 1 模塊名定義偽指令 2 頁面定義偽指令 3 標題定義偽指令 4 子標題定義偽指令 6.6 習題 第7章 子程序和庫 7.1 子程序的定義 7.2 子程序的調用和返回指令 1 調用指令 2 返回指令 7.3 子程序的參數傳遞 1 寄存器傳遞參數 2 存儲單元傳遞參數 3 堆棧傳遞參數 7.4 寄存器的保護與恢復 7.5 子程序的完全定義 1 子程序完全定義格式 2 子程序的位距 3 子程序的語言類型 4 子程序的可見性 5 子程序的起始和結束操作 6 寄存器的保護和恢復 7 子程序的參數傳遞 8 子程序的原型說明 9 子程序的調用偽指令 10 局部變量的定義 7.6 子程序庫 1 建立庫文件命令 2 建立庫文件舉例 3 庫文件的應用 4 庫文件的好處 7.7 習題 第8章 輸入輸出和中斷 8.1 輸入輸出的基本概念 1 I/O端口地址 2 I/O指令 8.2 中斷 1 中斷的基本概念 2 中斷指令 3 中斷返回指令 4 中斷和子程序 8.3 中斷的分類 1 鍵盤輸入的中斷功能 2 屏幕顯示的中斷功能 3 打印輸出的中斷功能 4 串行通信口的中斷功能 5 鼠標的中斷功能 6 目錄和文件的中斷功能 7 內存管理的中斷功能 8 讀取和設置中斷向量 8.4 習題 第9章 宏 9.1 宏的定義和引用 1 宏的定義 2 宏的引用 3 宏的參數傳遞方式 4 宏的嵌套定義 5 宏與子程序的區別 9.2 宏參數的特殊運算符 1 連接運算符 2 字符串整體傳遞運算符 3 字符轉義運算符 4 計算表達式運算符 9.3 與宏有關的偽指令 1 局部標號偽指令 2 取消宏定義偽指令 3 中止宏擴展偽指令 9.4 重復匯編偽指令 1 偽指令REPT 2 偽指令IRP 3 偽指令IRPC 9.5 條件匯編偽指令 1 條件匯編偽指令的功能 2 條件匯編偽指令的舉例 9.6 宏的擴充 1 宏定義形式 2 重復偽指令REPEAT 3 循環偽指令WHILE 4 循環偽指令FOR 5 循環偽指令FORC 6 轉移偽指令GOTO 7 宏擴充的舉例 8 系統定義的宏 9.7 習題 第10章 應用程序的設計 10.1 字符串的處理程序 10.2 數據的分類統計程序 10.3 數據轉換程序 10.4 文件操作程序 10.5 動態數據的編程 10.6 COM文件的編程 10.7 駐留程序 10.8 程序段前綴及其應用 1 程序段前綴的字段含義 2 程序段前綴的應用 10.9 習題 第11章 數值運算協處理器 11.1 協處理器的數據格式 1 有符號整數 2 BCD碼數據 3 浮點數 11.2 協處理器的結構 11.3 協處理器的指令系統 1 操作符的命名規則 2 數據傳送指令 3 數學運算指令 4 比較運算指令 5 超越函數運算指令 6 常數操作指令 7 協處理器控制指令 11.4 協處理器的編程舉例 11.5 習題 第12章 匯編語言和C語言 12.1 匯編語言的嵌入 12.2 C語言程序的匯編輸出 12.3 一個具體的例子 12.4 習題 附錄
上傳時間: 2013-07-05
上傳用戶:hw1688888
本文介紹了基于軟PLC(Programmable Logic Controller,可編程控制器)的嵌入式技術起源和背景,綜述了基于軟PLC的嵌入式系統的關鍵技術和優點,最后介紹了其設計和實現的方法。 基于軟PLC的嵌入式系統的研究與實現分為開發系統和運行系統(又稱為虛擬機系統)。本文概述了開發系統,其運行于PC機的操作系統如Windows或者Linux等,為用戶提供一個大眾化的編程環境,它包含編輯器、編譯器、連接器、調試器和通信接口幾個部分。編輯界面友好,可以讓用戶方便的使用LD、ST和FBD三種語言編寫程序,編譯器和連接器將源程序文件編譯和連接成虛擬機系統可執行的目標代碼文件;分析了開發系統,其中詳細描述了編譯模塊的編制過程,實現了將指令表語言轉換為運行系統能夠識別的C/C++指令的功能;詳細地研究了梯形圖轉換為指令表語言,以及由指令表語言向梯形圖語言的算法和數據結構。調試器借助于虛擬機運行系統提供的服務可完成對應用程序的調試糾錯;討論了uCLinux操作系統和編譯調試技術,以及采用ModBus/TCP工業通信協議的通信接口用于開發系統和運行系統之間的通信。 另一方面,本文分析了虛擬機運行系統,它運行于安裝了uCLinux的ARM7平臺上,包括運行內核模塊、系統管理模塊和通信接口模塊。由于uCLinux沒有MMU和本身對實時性沒有什么要求,而針對基于軟PLC的嵌入式系統的研究與實現要求,本文在對其進行了uCLinux小型化研究的同時探討了雙內核實時性方案,解決了uCLinux實時性不足的問題。運行內核模塊調度和執行應用程序并管理時鐘。系統管理模塊管理系統狀態和內存。通信模塊用于開發系統及I/O設備通信。在此基礎上,對基于軟PLC的嵌入式系統的進行了設計與實現,并通過試驗將編譯的目標代碼傳遞到基于軟PLC的嵌入式運行系統中,實現了控制功能,驗證了生成目標代碼的正確性和開發系統的可行性,實現了編輯界面友好,系統開放,性價比較高的軟PLC嵌入式系統,達到了預期的目標,具有一定理論和應用價值。
上傳時間: 2013-04-24
上傳用戶:jiiszha