Altium-Designer實用快捷鍵這是Altium-Designer的一些實用快捷鍵,方便AD畫圖時使用,增加效率,分享給大家。
標(biāo)簽: Altium Designer 快捷鍵
上傳時間: 2022-07-20
上傳用戶:wangshoupeng199
電動摩托車具有零排放、低噪聲等優(yōu)點,是真正的綠色環(huán)保輕型交通工具,它以方便j快捷等特點被越來越多的人們所接受,成為大中城市公共交通的理想補充。而無刷直流電動機以其控制簡單、可靠性高、輸出轉(zhuǎn)矩大等優(yōu)點,被大量地用作電動摩托車驅(qū)動電機。本文主要研究基于AVR單片機的電動摩托車控制技術(shù)。 首先,分析了電動摩托車的發(fā)展趨勢,以及無刷直流電動機能在電動摩托車驅(qū)動領(lǐng)域得到廣泛應(yīng)用的原因,并探討了電動摩托車無刷直流驅(qū)動電機的控制方法。 其次,在分析無刷直流電動機工作原理的基礎(chǔ)上,構(gòu)造了無刷直流電動機的數(shù)學(xué)模型,確立了通過PWM調(diào)節(jié)改變電樞電壓的大小來調(diào)節(jié)轉(zhuǎn)速的控制策略。 第三,采用ATMEL公司的ATmega88單片機為控制核心,設(shè)計了包括電流檢測與保護、位置信號檢測、功率開關(guān)管驅(qū)動、電源轉(zhuǎn)換和電壓采樣與欠壓保護等一系列硬件電路,充分利用了ATmega88單片機成本低、功能豐富、運算能力強等優(yōu)點,簡化了控制電路,提高了控制系統(tǒng)的可靠性,降低了控制成本。 第四,采用C語言編寫了控制程序,完善了控制功能,實現(xiàn)了軟、硬件控制方法的結(jié)合。使用ICC-AVR集成開發(fā)環(huán)境和SL-ISP在線編程,降低了開發(fā)成本;采用模塊化設(shè)計方法設(shè)計控制程序,提高了程序的可維護性。完成的功能模塊主要包括啟動與換相模塊、電動機轉(zhuǎn)速調(diào)節(jié)模塊、過電流與堵轉(zhuǎn)保護模塊、欠電壓保護模塊和定速巡航模塊等。 最后,對開發(fā)的控制系統(tǒng)進行了調(diào)試,并對實驗結(jié)果進行了分析。結(jié)果表明,控制系統(tǒng)運行可靠、實時性好,證明ATmega88單片機適合用作電動摩托車驅(qū)動電機的控制芯片。
上傳時間: 2013-05-20
上傳用戶:lanhuaying
多電平逆變器中每個功率器件承受的電壓相對較低,因此可以用低耐壓功率器件實現(xiàn)高壓大容量逆變器,且采用多電平變換技術(shù)可以顯著提高逆變器輸出電壓的質(zhì)量指標(biāo)。因此,隨著功率器件的不斷發(fā)展,采用多電平變換技術(shù)將成為實現(xiàn)高壓大容量逆變器的重要途徑和方法。本文選取其中一種極具優(yōu)勢的多電平拓撲結(jié)構(gòu)一級聯(lián)多電平變頻器作為研究對象,完成了其拓撲結(jié)構(gòu)、控制策略及測控系統(tǒng)的設(shè)計。 @@ 首先,對多電平變頻器的研究意義,國內(nèi)外現(xiàn)狀進行了分析,比較了三種成熟拓撲結(jié)構(gòu)的特點,得出了級聯(lián)型多電平變頻器的優(yōu)點,從而將其作為研究對象。對比分析了四種調(diào)制策略,確定載波移相二重化的調(diào)制方法和恒壓頻比的控制策略,進行數(shù)學(xué)分析和理論仿真,得出了選擇的正確性及可行性。并指出了級聯(lián)單元個數(shù)與載波移相角的關(guān)系和調(diào)制比對輸出電壓的影響;完成了級聯(lián)變頻器數(shù)學(xué)模型的建立和死區(qū)效應(yīng)的分析。 @@ 其次,完成了相關(guān)硬件的設(shè)計,包括DSP、CPLD、IPM的選型,系統(tǒng)電源的設(shè)計、檢測(轉(zhuǎn)速、電流、電壓、故障)電路的設(shè)計、通信電路的設(shè)計等。用Labwindows/CVI實現(xiàn)了上位機界面的編寫,實現(xiàn)了開關(guān)機、設(shè)定轉(zhuǎn)速、通信配置、電壓電流轉(zhuǎn)速檢測、電流軟件濾波、諧波分析。編寫了下位機DSP的串口通信、AD轉(zhuǎn)換、轉(zhuǎn)速檢測(QEP)以及部分控制程序。 @@ 最后,在實驗臺上完成硬件和軟件的調(diào)試,成功的實現(xiàn)了變頻器載波移相SPWM的多電平輸出,并驅(qū)動異步電機進行了空載變頻試驗,測控界面能準(zhǔn)確的與下位機進行通信,快捷的給定各種控制命令,并能實時的顯示變頻器的輸出頻率、輸出電壓和輸出電流,為實驗調(diào)試增加了方便性,提高了工作效率。 @@關(guān)鍵詞:級聯(lián)多電平逆變器;載波移相;IPM;DSP;Labwindows/CVI;測控界面
標(biāo)簽: 級聯(lián) 電平變頻器 測控系統(tǒng)
上傳時間: 2013-04-24
上傳用戶:米卡
隨著我國工業(yè)和國民經(jīng)濟的快速發(fā)展,電網(wǎng)負荷急劇增加,特別是沖擊性、非線性負荷所占比重不斷加大,使得供電電壓發(fā)生波動和閃變,嚴重影響著電網(wǎng)的電能質(zhì)量。根據(jù)國際電工委員會(IEC)電磁兼容(EMC)標(biāo)準(zhǔn)IEC61000-3-7以及國標(biāo)GB12326-2000,電壓波動和閃變己成為衡量電能質(zhì)量的重要指標(biāo)。 電壓波動和閃變作為衡量電能質(zhì)量的重要指標(biāo),能更直接、迅速地反映出電網(wǎng)的供電質(zhì)量。然而,目前國內(nèi)還沒有很好的電壓波動與閃變測量的數(shù)字信號處理方法。為此,論文在深入研究電壓波動和閃變測量技術(shù)的基礎(chǔ)上,提出一種基于Simulink/DSP Builder的數(shù)字信號處理的FPGA設(shè)計方法,利用DSP Builder工具將Simulink的模型文件(.mdl)轉(zhuǎn)化成通用的硬件描述語言VHDL文件,避免了VHDL語言手動編寫系統(tǒng)的煩瑣過程,從而能夠?qū)⒏嗑杏谙到y(tǒng)算法的優(yōu)化上。該方法充分利用Matlab/Simulink系統(tǒng)建模的優(yōu)勢,同時也能夠發(fā)揮FPGA并行執(zhí)行速度快、測量精度高的優(yōu)點。 論文首先介紹了電壓波動和閃變的基木概念、特征量,闡述了電壓波動與閃變的測量原理,分析比較了現(xiàn)有測量方法和裝置的特點和優(yōu)劣。然后依據(jù)電壓波動與閃變測量的IEC標(biāo)準(zhǔn)以及國家標(biāo)準(zhǔn),在對電壓波動與閃變測量模擬仿真的基礎(chǔ)上研究其數(shù)字化實現(xiàn)方法,即采用數(shù)字濾波的方式在Simulink/DSP Builder工具下設(shè)計電壓波動與閃變測量系統(tǒng)的數(shù)字模型。同時在ModelSim SE6.1d軟件下進行了系統(tǒng)功能仿真,并且在Altera公司的FPGA設(shè)計軟件QuartusⅡ6.0下進行了系統(tǒng)時序仿真。 仿真結(jié)果表明,基于Simulink/DSP Builder窗口化的數(shù)字信號處理的FPGA設(shè)計方案,設(shè)計簡單、快捷高效,能夠滿足電壓波動和閃變測量最初的系統(tǒng)設(shè)計要求,為進一步從事電壓波動和閃變測量研究提供了一種全新的設(shè)計理念,具有一定的理論與現(xiàn)實意義。
上傳時間: 2013-07-10
上傳用戶:笨小孩
自20世紀90年代以來,隨著計算機技術(shù)、超大規(guī)模集成電路技術(shù)和通信及網(wǎng)絡(luò)技術(shù)的發(fā)展,微機保護和測控裝置的性能得到大幅提升,以此為基礎(chǔ)的變電站自動化系統(tǒng)在我國的電力系統(tǒng)中得到長足的發(fā)展和廣泛的應(yīng)用。 @@ 為增加產(chǎn)品的市場競爭力,電力系統(tǒng)二次設(shè)備生產(chǎn)廠商緊跟市場需求,將各種具有高性價比的新型處理器芯片和外圍芯片大量應(yīng)用到變電站自動化系統(tǒng)的保護、測控裝置上,如32位CPU、數(shù)字信號處理芯片DSP、高速高精度A/D轉(zhuǎn)換芯片、大容量Flash存儲芯片、可編程邏輯器件CPLD、FPGA等。這些功能強大的器件的應(yīng)用使保護測控裝置在外形上趨于小型化集成化,而在功能上則較以前有顯著提升。同時,各種成熟的商用嵌入式實時操作系統(tǒng)的采用使處理器的性能得到充分發(fā)揮,裝置通信、數(shù)據(jù)存儲及處理能力更強,性能大幅提高,程序移植升級更加方便快捷。 @@ 本論文以現(xiàn)階段國內(nèi)外變電站自動化系統(tǒng)測控技術(shù)為參考,根據(jù)變電站自動化系統(tǒng)的發(fā)展趨勢和要求,研究一種基于ARM和FPGA技術(shù)并采用嵌入式實時操作系統(tǒng)的高性能測控裝置,并給出硬軟件設(shè)計。 @@ 裝置硬件采用模塊化設(shè)計,按照測控裝置基本功能設(shè)計插件板。分為主CPU插件、交流采樣插件、遙信采集插件、遙控出口插件、直流采樣及輸出插件。除主CPU插件,其他插件的數(shù)量可以根據(jù)需要任意增減,滿足不同用戶的需求。 @@ 裝置主CPU采用目前先進的基于ARM技術(shù)的微處理器AT91RM9200,通過數(shù)據(jù)、地址總線和其他插件板連接,構(gòu)成裝置的整個系統(tǒng)。交流采樣插件采用FPGA技術(shù),利用ALTERA公司的FPGA芯片EP1K10實現(xiàn)交流采樣的控制,降低了CPU的負擔(dān)。 @@ 軟件采用Vxworks嵌入式實時操作系統(tǒng),增加了系統(tǒng)的性能。以任務(wù)來管理不同的軟件功能模塊,利于裝置軟件的并行開發(fā)和維護。 @@關(guān)鍵詞:測控裝置;嵌入式實時操作系統(tǒng);ARM;現(xiàn)場可編程門陣列
上傳時間: 2013-04-24
上傳用戶:JESS
并行總線PATA從設(shè)計至今已快20年歷史,如今它的缺陷已經(jīng)嚴重阻礙了系統(tǒng)性能的進一步提高,已被串行ATA(Serial ATA)即SATA總線所取代。SATA作為新一代磁盤接口總線,采用點對點方式進行數(shù)據(jù)傳輸,內(nèi)置數(shù)據(jù)/命令校驗單元,支持熱插拔,具有150MB/s(SATA1.0)或300MB/s(SATA2.0)的傳輸速度。目前SATA已在存儲領(lǐng)域廣泛應(yīng)用,但國內(nèi)尚無獨立研發(fā)的面向FPGA的SATAIP CORE,在這樣的條件下設(shè)計面向FPGA應(yīng)用的SATA IP CORE具有重要的意義。 本論文對協(xié)議進行了詳細的分析,建立了SATA IP CORE的層次結(jié)構(gòu),將設(shè)備端SATA IP CORE劃分成應(yīng)用層、傳輸層、鏈路層和物理層;介紹了實現(xiàn)該IPCORE所選擇的開發(fā)工具、開發(fā)語言和所選用的芯片;在此基礎(chǔ)上著重闡述協(xié)議IP CORE的設(shè)計,并對各個部分的設(shè)計予以分別闡述,并編碼實現(xiàn);最后進行綜合和測試。 采用FPGA集成硬核RocketIo MGT(RocketIo Multi-Gigabit Transceiver)實現(xiàn)了1.5Gbps的串行傳輸鏈路;設(shè)計滿足協(xié)議需求、適合FPGA設(shè)計的并行結(jié)構(gòu),實現(xiàn)了多狀態(tài)機的協(xié)同工作:在高速設(shè)計中,使用了流水線方法進行并行設(shè)計,以提高速度,考慮到系統(tǒng)不同部分復(fù)雜度的不同,設(shè)計采用部分流水線結(jié)構(gòu);采用在線邏輯分析儀Chipscope pro與SATA總線分析儀進行片上調(diào)試與測試,使得調(diào)試工作方便快捷、測試數(shù)據(jù)準(zhǔn)確;嚴格按照SATA1.0a協(xié)議實現(xiàn)了SATA設(shè)備端IP CORE的設(shè)計。 最終測試數(shù)據(jù)表明,本論文設(shè)計的基于FPGA的SATA IP CORE滿足協(xié)議需求。設(shè)計中的SATA IP CORE具有使用方便、集成度高、成本低等優(yōu)點,在固態(tài)電子硬盤SSD(Solid-State Disk)開發(fā)中應(yīng)用本設(shè)計,將使開發(fā)變得方便快捷,更能夠適應(yīng)市場需求。
上傳時間: 2013-06-21
上傳用戶:xzt
人臉自動識別技術(shù)是模式識別、圖像處理等學(xué)科的一個最熱門研究課題之一。隨著社會的發(fā)展,各方面對快速有效的自動身份驗證的要求日益迫切,而人臉識別技術(shù)作為各種生物識別技術(shù)中最重要的方法之一,已經(jīng)越來越多的受到重視。對于具有實時,快捷,低誤識率的高性能算法以及對算法硬件加速的研究也逐漸展開。 本文詳細分析了智能人臉識別算法原理,發(fā)展概況和前景,包括人臉檢測算法,人眼定位算法,預(yù)處理算法,PCA和ICA 算法,詳細分析了項目情況,系統(tǒng)劃分,軟硬件平臺的資源和使用。并在ISE軟件平臺上,用硬件描述語言(verilog HDL)對算法部分嚴格按照FPGA代碼風(fēng)格進行了RTL 硬件建模,并對C++算法進行了優(yōu)化處理,通過仿真與軟件算法結(jié)果進行比對,評估誤差,最后在VirtexII Pro FPGA 上進行了綜合實現(xiàn)。 主要研究內(nèi)容如下: 首先,對硬件平臺xilinx的VirtexII Pro FPGA 上的系統(tǒng)資源進行了描述和研究,對存儲器sdram,RS-232 串口,JTAG 進行了研究和調(diào)試,對Coreconnect的OPB總線仲裁機理進行了兩種算法的比較,RTL 設(shè)計,仿真和綜合。利用ISE和VC++軟件平臺,對verilog和C++算法進行同步比較測試,使每步算法對應(yīng)正確的結(jié)果。對軟硬件平臺的合理使用使得在項目中能盡可能多的充分利用硬件資源,制板時正確選型,以及加快設(shè)計和調(diào)試進度。其次,對人臉識別算法流程中的人臉檢測,人眼定位,預(yù)處理,識別算法分別進行了比較研究,選取其中各自性能最好的一種算法對其原理進行了分析討論。人臉檢測采用adaboost 算法,因其速度和精度的綜合性能表現(xiàn)優(yōu)異。人眼定位采用小塊合并算法,因為它具有快速,準(zhǔn)確,弱時實的特點。預(yù)處理算法采用直方圖均衡加平滑的算法,簡單,高效。 識別算法采用PCA 加ICA 算法,它能最大的弱化姿態(tài)和光照對人臉識別的影響。 最后,使用Verilog HDL 硬件描述語言進行算法的RTL 建模,在C++算法的基礎(chǔ)上,保證原來效果的前提下,根據(jù)FPGA 硬件特點對算法進行了優(yōu)化。視頻輸入輸出是人臉識別的前提,它提供FPGA 上算法需要處理的數(shù)據(jù),預(yù)處理算法在C++算法的基礎(chǔ)上進行了優(yōu)化,最大的減少了運算量,提高了運算速度,16 位計算器模塊使得在算法實現(xiàn)時可以根據(jù)系統(tǒng)要求,在FPGA的ip 核和自己設(shè)計的模塊之間選擇性能更好的一個來調(diào)用,F(xiàn)IFO的設(shè)計提供同步和異步時鐘域的數(shù)據(jù)緩存。設(shè)計在ISE和VC++軟件平臺同時進行,隨時對verilog和C++數(shù)據(jù)進行監(jiān)測和比對。全部設(shè)計模塊通過仿真,達到預(yù)定的性能要求,并在FPGA 上綜合實現(xiàn)。
上傳時間: 2013-07-13
上傳用戶:李夢晗
圖像采集系統(tǒng)是數(shù)字圖像信號處理過程中不可缺少的重要部分,它將前端相機所捕獲的模擬信號轉(zhuǎn)化為數(shù)字信號,或者直接從數(shù)字相機中獲取數(shù)字信號,然后通過高速的計算機總線傳回計算機,憑借計算機的強大的運算、數(shù)據(jù)存儲與處理等操作能力,可以方便快捷地對信號進行分析處理,具有人機友好、功能靈活、可移植性強等優(yōu)點。隨著對數(shù)據(jù)傳送速度要求的提高,PCI總線以其高的數(shù)據(jù)傳輸率,即插即用,低功耗等眾多優(yōu)點,得到廣泛的應(yīng)用。本文針對PCI總線接口電路使用的廣泛性,介紹了PLX公司橋接芯片PCI9054主模式的工作原理和中斷機制,采用可編程邏輯器件FPGA實現(xiàn)與PCI9054的本地接口的信號轉(zhuǎn)換,給出了邏輯實現(xiàn)方案和仿真圖。本文針對FPGA中各功能模塊的邏輯設(shè)計進行了詳細分析,并對每個模塊都給出了精確的仿真結(jié)果。同時,文中還在其它章節(jié)詳細介紹了系統(tǒng)的硬件電路設(shè)計、并行接口設(shè)計、PCI接口設(shè)計、PC端控制軟件設(shè)計以及用于調(diào)試過程中的SignalTapⅡ嵌入式邏輯分析儀的使用方法,并且也對系統(tǒng)的仿真結(jié)果和測試結(jié)果給出了分析及討論。最后還附上了系統(tǒng)的PCB版圖、FPGA邏輯設(shè)計圖、實物圖及注釋詳細的相關(guān)源程序清單。在文章的軟件設(shè)計部分介紹了WinDriver驅(qū)動開發(fā)工具,利用WinDriver工具,在WindowsXP系統(tǒng)下實現(xiàn)設(shè)備的驅(qū)動程序開發(fā),完成主模式數(shù)據(jù)傳輸和設(shè)備中斷的功能。
上傳時間: 2013-06-09
上傳用戶:
智能化住宅小區(qū),是指在一定范圍內(nèi)通過有效的傳輸網(wǎng)絡(luò),將多元住處服務(wù)、物業(yè)管理、安防以及住宅智能化等系統(tǒng)結(jié)合在一起,為該小區(qū)的服務(wù)與管理提供高技術(shù)的智能化手段。從而實現(xiàn)快捷高效的超值服務(wù)管理和安全舒適的家居環(huán)境,使業(yè)主生活得更安全、更方便。 隨著國民經(jīng)濟和科學(xué)技術(shù)水平的提高,特別是計算機技術(shù)、通信技術(shù)、網(wǎng)絡(luò)技術(shù)和控制技術(shù)的迅速發(fā)展,促進了智能小區(qū)在我國的推廣和應(yīng)用。目前這些小區(qū)的智能化建設(shè)大多數(shù)是采用Lonworks、FF等現(xiàn)場總線技術(shù)。但是現(xiàn)場總線協(xié)議標(biāo)準(zhǔn)化程度還不成熟,且成本較高。隨著寬帶Internet進入家庭,利用Internet來構(gòu)建智能小區(qū)已成為大勢所趨。 本文介紹了一種基于以太網(wǎng)和FPGA的嵌入式智能小區(qū)管理系統(tǒng)的組建方法。首先,以Altera的FPGA為核心,通過在外圍添加適當(dāng)?shù)拇鎯υO(shè)備和通信接口設(shè)備,構(gòu)成一個嵌入式系統(tǒng)的硬件平臺。其次,在此平臺的基礎(chǔ)上,通過在FPGA中定制Nios Ⅱ軟核處理器以及在外圍的Flash存儲器中下載uClinux操作系統(tǒng),從而構(gòu)建出一套資源豐富的嵌入式操作系統(tǒng)。該系統(tǒng)帶有一個網(wǎng)絡(luò)功能齊全的Web服務(wù)器。最后,將此操作系統(tǒng)作為智能小區(qū)的樓宇集中器,再根據(jù)需要配置適當(dāng)?shù)牟杉骱惋@示器,就可以組建成一套功能強大的智能小區(qū)管理系統(tǒng)。它可以完成圖像抄表、定時圖像采集、實時溫度監(jiān)控、樓宇廣播、智能語音報警等功能。 這種利用當(dāng)前流行的嵌入式系統(tǒng)來組建的智能小區(qū)管理系統(tǒng),不但實現(xiàn)簡單、功能強大;而且節(jié)約布線、成本低廉。因此具有很高的性價比,相信在未來有較大的市場潛力。 本文主要包括如下幾個部分:系統(tǒng)硬件結(jié)構(gòu)設(shè)計,包括系統(tǒng)的原理圖構(gòu)建和PCB板的繪制:系統(tǒng)核心處理器設(shè)計,包括Nios Ⅱ軟核CPU的設(shè)計方法、外圍存儲和通信器件的添加及設(shè)計方法;嵌入式操作系統(tǒng)uClinux的相關(guān)知識及移植方法:系統(tǒng)的軟件結(jié)構(gòu)設(shè)計,包括圖像采集、溫度采集、LCD顯示等CGI程序設(shè)計,以及單片機語音報警程序設(shè)計等;最后給出了調(diào)試情況以及一些試驗結(jié)果。
標(biāo)簽: FPGA 以太網(wǎng) 智能小區(qū)
上傳時間: 2013-04-24
上傳用戶:木末花開
隨著ASIC設(shè)計規(guī)模的增長,功能驗證已成為整個開發(fā)周期的瓶頸。傳統(tǒng)的基于軟件模擬和硬件仿真的邏輯驗證方法已難以滿足應(yīng)用的要求,基于FPGA組的原型驗證方法能有效縮短系統(tǒng)的開發(fā)周期,可提供更快更全面的驗證。由于FPGA芯片容量的增加跟不上ASIC設(shè)計規(guī)模的增長,單芯片已無法容納整個設(shè)計,所以常常需要對設(shè)計進行邏輯分割,將子邏輯塊映射到FPGA陣列中。 本文對邏輯驗證系統(tǒng)的可配置互連結(jié)構(gòu)和ASIC邏輯分割算法進行了深入的研究,提出了FPGA陣列的非對稱可配置互連結(jié)構(gòu)。與現(xiàn)有的對稱互連結(jié)構(gòu)相比,該結(jié)構(gòu)能提供更多的互連通道,可實現(xiàn)對I/O數(shù)量、電平類型和互連路徑的靈活配置。 本文對邏輯分割算法進行了較深入的研究。針對現(xiàn)有的兩類分割算法存在的不足,提出并實現(xiàn)了基于設(shè)計模塊的邏輯分割算法,該算法有三個重要特征:1)基于設(shè)計代碼;2)以模塊作為邏輯分割的最小單位;3)使用模塊資源信息指導(dǎo)邏輯分割過程,避免了設(shè)計分割過程的盲目性,簡化了邏輯分割過程。 本文還對并行邏輯分割方法進行了研究,提出了兩種基于不同任務(wù)分配策略的并行分割算法,并對其進行了模擬和性能分析;驗證了采用并行方案對ASIC邏輯進行分割和映射的可行性。 最后基于改進的芯片互連結(jié)構(gòu),使用原型系統(tǒng)驗證方法對某一大規(guī)模ASIC設(shè)計進行了邏輯分割和功能驗證。實驗結(jié)果表明,使用改進后的FPGA陣列互連結(jié)構(gòu)可以更方便和快捷地實現(xiàn)ASIC設(shè)計的分割和驗證,不但能顯著提高芯片間互連路徑的利用率,而且能給邏輯分割乃至整個驗證過程提供更好的支持,滿足現(xiàn)在和將來大規(guī)模ASIC邏輯驗證的需求。
標(biāo)簽: FPGA ASIC 邏輯 驗證技術(shù)
上傳時間: 2013-06-12
上傳用戶:極客
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1