結合坐標采集和處理在新型激光光幕靶中的應用,針對傳統激光光幕靶處理器I/O緊缺、處理速度慢、存在錯報、漏報,無法測試子彈連發坐標等問題,提出了一種以FPGA為核心的坐標采集和處理系統的設計方法。設計中采用了自頂向下的設計方法,將該系統依據邏輯功能劃分為3個模塊,并在ISE 14.1和Modelsim中進行設計、編譯、仿真,最后的仿真結果表明該系統能夠很好地采集到子彈的坐標。
標簽: FPGA 激光光幕靶 中的應用
上傳時間: 2013-10-20
上傳用戶:1234xhb
Allegro制作光繪文件
標簽: Allegro 光繪文件
上傳時間: 2013-11-06
上傳用戶:skhlm
Cyclone V FPGA功耗優勢:采用低功耗28nm FPGA活的最低系統功耗(英文資料)
標簽: Cyclone Altera FPGA 28
上傳時間: 2015-01-01
上傳用戶:xauthu
本文主要介紹Cyclone V FPGA的一個很明顯的特性,也可以說是一個很大的優勢,即:采用低功耗28nm FPGA減少總系統成本
標簽: FPGA Cyclone 28 nm
上傳時間: 2013-11-11
上傳用戶:aeiouetla
數字幅頻均衡功率放大器設計
標簽: 數字 幅頻均衡 功率 放大器設計
上傳時間: 2013-10-31
上傳用戶:gdgzhym
賽靈思采用專為 FPGA 定制的芯片制造工藝和創新型統一架構,讓 7 系列 FPGA 的功耗較前一代器件降低一半以上。
標簽: FPGA 賽靈思 功耗 減
上傳時間: 2013-10-10
上傳用戶:sklzzy
本白皮書介紹了有關賽靈思 28 nm 7 系列 FPGA 功耗的幾個方面,其中包括臺積電 28nm高介電層金屬閘 (HKMG) 高性能低功耗(28nm HPL 或 28 HPL)工藝的選擇。
標簽: FPGA 28 nm 賽靈思
上傳時間: 2013-10-24
上傳用戶:wcl168881111111
賽靈思推出業界首款自動化精細粒度時鐘門控解決方案,該解決方案可將 Virtex®-6 和 Spartan®-6 FPGA 設計方案的動態功耗降低高達 30%。賽靈思智能時鐘門控優化可自動應用于整個設計,既無需在設計流程中添加更多新的工具或步驟,又不會改變現有邏輯或時鐘,從而避免設計修改。此外,在大多數情況下,該解決方案都能保留時序結果。
標簽: 370 WP 智能時鐘 動態
上傳時間: 2015-01-02
上傳用戶:wutong
對高速PCB中的微帶線在多種不同情況下進行了有損傳輸的串擾仿真和分析, 通過有、無端接時改變線間距、線長和線寬等參數的仿真波形中近端串擾和遠端串擾波形的直觀變化和對比, 研究了高速PCB設計中串擾的產生和有效抑制, 相關結論對在高速PCB中合理利用微帶線進行信號傳輸提供了一定的依據.
標簽: PCB 微帶線 串擾分析
上傳用戶:haohao
在基于ASIC或FPGA的設計中,設計人員必須認真考慮某些性能標準,他們面臨的挑戰主要體現在面積、速度和功耗方面。 與ASIC一樣,供應商在FPGA設計中也需要應對面積和速度的挑戰。隨著門數不斷增加,FPGA需要更大的面積和尺寸來適應更多的應用,設計工具需要采用更好的算法以便更有效地利用面積。不斷演進的FPGA技術也給設計人員帶來一系列新的挑戰,電源利用率就是其中之一,這對于為手持或便攜式設備設計基于FPGA的嵌入式系統來說是急需解決的問題。
標簽: FPGA MPU 手持設備 功耗
上傳時間: 2013-11-23
上傳用戶:xaijhqx
蟲蟲下載站版權所有 京ICP備2021023401號-1