免費分享版網路硬碟 01.創意風格首頁 02.申請會員 03.密碼查詢 04.會員容量限制 05.上傳檔案支援  Persits.Upload Dundas.Upload LyfUpload.UploadFile iNotes.Upload 06.多檔上傳,最多一次10個檔案 07.重新命名 08.刪除檔案、資料夾 09.剪下、複製、貼上 10.上移功能 11.會員列表、會員修改、刪除會員 12.系統資訊列表、系統修改 13.清單模式、縮圖模式  支援線上縮圖,Persits.Jpeg  ASPThumb 14.Persits.Upload Dundas.Upload支援上傳BAR進度顯示功能 15.Admin可觀看  使用者在線顯示、目前位址 16.WebHD總使用容量統計 17.會員使用容量統計 18.Admin新增會員功能 本程式適用於: Windows  2003,Windwos  xp,Windows  2000 使用限制: 須先至本站註冊取得啟用資料庫,才可使用本系統!(註冊完全免費) 無法修改首頁圖片、廣告視窗於下方 須先安裝 Scripting.FileSystemObject ADODB.Connection 才可使用 系統管理員預設值: 帳號:Admin 密碼:system
標簽: Upload Persits Dundas nbsp
上傳時間: 2015-09-08
上傳用戶:ggwz258
在大功率DC/DC開關電源中,為了獲得更大的功率,特別是為了得到大電流時,經常采用N個單元并聯的方法。多個單元并聯具有高可靠性,并能實現電路模塊標準化等優點。然而在并聯中遇到的主要問題就是電流不均,特別在加重負載時,會引起較為嚴重的后果。普通的均流方法是采取獨立的PWM控制器的各個模塊,通過電流采樣反饋到PWM控制器的引腳FB或者引腳COMP,即反饋運放的輸入或者輸出腳來調節輸出電壓,從而達到均流的目的。顯然,電流采樣是一個關鍵問題:用電阻采樣,損耗比較大,電流放大后畸變比較大;用電流傳感器成本高;用電流互感器采樣不是很方便,同時會使電流失真。本文提出了一種新型的、方便的、無損的電流采樣方法,并在這種電流檢測方法的基礎上實現了并聯系統的均流。
上傳時間: 2015-09-25
上傳用戶:lanjisu111
DSP TMS320F2812的原理圖PCB圖,圖中標出了清晰的引腳。
上傳時間: 2015-09-26
上傳用戶:bakdesec
DSP TMS320F2812的全套原理圖,有詳細的引腳,畫PCB板時極有用。
上傳時間: 2013-12-23
上傳用戶:CHENKAI
AT89S52原理圖AT89S52是一種低功耗、高性能CMOS8位微控制器,具有8K 在系統可編程 Flash 存儲器。使用 Atmel 公司高密度非 易失性存儲器技術制造,與工業 80C51 產品指令和引腳完全兼容。片上Flash允許程序儲器在系統可編程,亦適于常規編程器。在單芯片上,擁有靈巧的 8 位 CPU 和在系統可編程Flash,使得 AT89S52為眾多嵌入式控制應用系統提供高靈活、超有效的解決方案。
上傳時間: 2013-12-25
上傳用戶:qwe1234
1.1 一般說明 IMP705/706/707/708和IMP813L等CMOS監控電路能監控電源及電池電壓和μP/μC的工作狀況。當電源電 壓降至4.65V以下(IMP705/707/813L)或4.40V以下(IMP706/708)時,即產生復位。 該系列產品能提供多種功能。每個器件在上電、掉電期間及在電壓降低的情況下可產生一個復位信號。 此外,IMP705/706/813L帶有一個1.6秒的看門狗定時器。IMP707/708雖然無看門狗功能,但是同時具有高電 平有效和低電平有效的復位輸出,IMP813L的引腳和功能與IMP705相同但只具有高電平有效的復位輸出。具 有1.25V門限的電源故障報警電路可用于檢測電池電壓和非5V的電源。所有器件都具有手動復位(MR)輸入。 看門狗定時器的輸出如果連接至MR將會觸發復位信號。 所有器件都具有8腳DIP、SO和MicroSO封裝。
上傳時間: 2014-01-14
上傳用戶:lanwei
本程序的功能是對導航數據中的道路情況數據進行整理,分析。原始數據以Kiwi格式存儲在GTBL.dat的二進制文件中,具體的文件格式請參照ReveseTableFormat.xls 中的“逆引表格式”sheet.
上傳時間: 2014-01-03
上傳用戶:er1219
本文檔主要介紹了LPC23**系列芯片的用戶手冊,以及它的外圍引腳。
上傳時間: 2015-10-04
上傳用戶:zhyiroy
TLV1544與TMS320VC5402通過串行口連接,此時,A/D轉換芯片作為從設備,DSP提供幀同步和輸入/輸出時鐘信號。TLV1544與DSP之間數據交換的時序圖如圖3所示。 開始時, 為高電平(芯片處于非激活狀態),DATA IN和I/OCLK無效,DATAOUT處于高阻狀態。當串行接口使CS變低(激活),芯片開始工作,I/OCLK和DATAIN能使DATA OUT不再處于高阻狀態。DSP通過I/OCLK引腳提供輸入/輸出時鐘8序列,當由DSP提供的幀同步脈沖到來后,芯片從DATA IN接收4 b通道選擇地址,同時從DATAOUT送出的前一次轉換的結果,由DSP串行接收。I/OCLK接收DSP送出的輸入序列長度為10~16個時鐘周期。前4個有效時鐘周期,將從DATAIN輸入的4 b輸入數據裝載到輸入數據寄存器,選擇所需的模擬通道。接下來的6個時鐘周期提供模擬輸入采樣的控制時間。模擬輸入的采樣在前10個I/O時鐘序列后停止。第10個時鐘沿(確切的I/O時鐘邊緣,即上升沿或下降沿,取決于操作的模式選擇)將EOC變低,轉換開始。
上傳時間: 2014-12-05
上傳用戶:yepeng139
本代碼是為了應付人工智能的實驗而編寫的,寫的潦草請不要介意。我又是通過這代碼來“引玉”,相信看過我編寫的黑白棋源代碼的人應該知道“引玉”是什么意思。如果你有“玉”(什么更高效的算法能在更短的時間內求得結果,或者博弈方面的),就歡迎“砸”過來--fengart@126.com,我會很感激!(A* 算法解決八數碼問題我已經研究過了,不要砸這個來)在 賽揚D2.1G 的機器上測試,算法的解答時間不超過0.1秒。 最好優先搜索算法的解答時間一般在0.05秒左右。 里面還可以演示八數碼問題的從初始態到目標狀態的過程。
上傳時間: 2015-11-04
上傳用戶:sk5201314