專輯類----單片機專輯 89S5X并口下載線的制作-4頁-0.1M.rar
標(biāo)簽: 89S5X 0.1 并口下載線
上傳時間: 2013-07-28
上傳用戶:greethzhang
專輯類-單片機專輯-258冊-4.20G 89S5X并口下載線的制作-4頁-0.1M.pdf
上傳時間: 2013-07-29
上傳用戶:jjq719719
PLC程序詳解(圖文并貌),非常不錯的文件。呵呵
標(biāo)簽: PLC 程序
上傳時間: 2013-06-17
上傳用戶:sunzhp
并口ISP下載線軟件及說明 初學(xué)者很好的練手用的.
標(biāo)簽: ISP 并口 下載線
上傳時間: 2013-04-24
上傳用戶:chfanjiang
51單片機綜合學(xué)習(xí)系統(tǒng) ISP并口燒寫軟件
標(biāo)簽: ISP 并口 燒寫
上傳時間: 2013-07-25
上傳用戶:Neoemily
74HC595串入并出芯片應(yīng)用74HC595串入并出芯片應(yīng)用
標(biāo)簽: 595 zip 74 HC
上傳用戶:lixinxiang
本書精選了328例經(jīng)典智能電路,包括光控電路、溫控電路、濕敏電路、力敏電路、氣敏電路、電壓敏電路、磁敏電路、聲控電路以及傳感器電路等九大類,并推薦了400余個敏感元器件且將它們?nèi)跁竭@328例智能電路中,使讀者看得懂用得上。 本書可作為中小學(xué)生以及電子類大專在校生的自修讀物,也可作為學(xué)校實驗室教材,對電工電子產(chǎn)品的設(shè)計者和維修者來說更是不可多得的資料。
標(biāo)簽: 300 zip 電路
上傳時間: 2013-06-05
上傳用戶:vans
電氣與自動化工程學(xué)院為本科生和研究生開設(shè)了DSP原理及應(yīng)用課程、DSP技術(shù)及其應(yīng)用綜合實驗。根據(jù)我們學(xué)院所設(shè)置專業(yè)的特點,選擇TI公司C2000系列DSP芯片作為主要學(xué)習(xí)內(nèi)容,該課程的實踐性很強,即實驗是該課程的主要內(nèi)容。我們針對TI公司C2000系列DSP芯片的工作原理、體系結(jié)構(gòu)、指令系統(tǒng)和應(yīng)用開發(fā)了一套實驗平臺――TMS320LF2407A實驗箱,該實驗箱內(nèi)容豐富,易于擴展,可以做綜合性的提高實驗。為了方便實驗教學(xué),我們編寫了實驗箱的實驗指導(dǎo)書。 該實驗指導(dǎo)書共分為五章。第一章是概述,簡單介紹TMS320LF2407A芯片的特點,DSP應(yīng)用軟件的開發(fā)流程和如何編寫源程序和cmd文件。第二章介紹DSP的集成開發(fā)環(huán)境-CCS,即介紹CCS的安裝、配置和使用。第三章介紹DSP的并口仿真器。第四章介紹我們開發(fā)的實驗平臺――TMS320LF2407A實驗箱。第五章介紹在TMS320LF2407A的實驗箱平臺上進行的20個實驗。 在電氣與自動化工程學(xué)院DSP實驗室的建設(shè)中,得到了美國TI公司大學(xué)計劃的捐贈;得到合肥工業(yè)大學(xué)實驗裝置改造與研制基金和本科評建實驗室建設(shè)項目的資助;學(xué)院領(lǐng)導(dǎo)給予了很大的重視和支持,院實驗中心的老師們也做了大量的工作。在此一并表示感謝。 該實驗指導(dǎo)書是第3版。第1版是李巧利、吳婷和徐科軍針對TMS320LF2407A EVM板編寫的,由徐科軍審閱。在實驗中,張瀚、陳智淵、余向陽、周楊、梅楠楠和曾憲俊等提出了修訂意見。第2版是在第1版的基礎(chǔ)上,針對張瀚和陳智淵研制的實驗箱(由合肥工業(yè)大學(xué)實驗基金資助),由陳智淵和張瀚編寫,由徐科軍審閱。第3版是在第2版的基礎(chǔ)上,針對陳智淵、張瀚和周楊研制的實驗箱(由合肥工業(yè)大學(xué)本科評建項目資助),由陳智淵完成初稿,由黃云志、張瀚、周楊和曾憲俊修訂,由徐科軍審閱。在實驗指導(dǎo)書的編寫過程中,參考了一些公司的資料和專家的書籍。由于編者水平有限,書中肯定存在不妥之處,敬請批評指正。
標(biāo)簽: C2000 2000 DSP
上傳時間: 2013-06-26
上傳用戶:gut1234567
本文探索了自主系統(tǒng)CPU設(shè)計方法和經(jīng)驗,同時對80C51產(chǎn)品進行了必要的改進。 文章采用XILINX公司的Virtex-ⅡPro系列FPGA芯片,在相關(guān)EDA軟件平臺的支持下進行基于FPGA的8051芯片的設(shè)計。在已公開的8051源代碼的基礎(chǔ)上,對其中的程序存儲器、指令存儲器做了較大幅度的修改,增加了定時器、串行收發(fā)器的軟件編寫,VerilogHDL語句共6000余行(見附錄光盤)。在設(shè)計中筆者特別的注意了源代碼中組合邏輯循環(huán)的去除,時序設(shè)計中合理確定建立時間和保持時間,保證了工作頻率的提高(工作頻率由12MHz提高到約30MHz),串行收發(fā)器的下載實驗驗證了該模塊頻率的提高。對設(shè)計高頻CPU提供了有益的借鑒。本文利用Modelsim進行了功能仿真和后仿真,利用Synplify進行了綜合,仿真和綜合結(jié)果達到了設(shè)計的預(yù)期要求,并為下載和組成系統(tǒng)作了準(zhǔn)備工作(設(shè)計了外圍電路的PCB板圖)。
標(biāo)簽: FPGA 8051 IP核
上傳時間: 2013-06-28
上傳用戶:梧桐
數(shù)字信號微處理器與計算機之間的數(shù)據(jù)通信越來越受到重視。本文主要介紹TI公司'54x系列DSP 通過主機接口(HPI)與計算機并口進行通信的簡易設(shè)計方案。該方案以簡單的電路設(shè)計實現(xiàn)了穩(wěn)定的數(shù)據(jù)傳
標(biāo)簽: 54x DSP 計算機并口 通信
上傳時間: 2013-06-10
上傳用戶:youth25
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1