亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

差分定位

  • 高增益跨導型運算放大器設計

    運算放大器作為模擬集成電路設計的基礎,同時作為DAC校準電路的一部分,本次設計一個高增益全差分跨導型運算放大器。

    標簽: 增益 運算 放大器設計

    上傳時間: 2013-10-31

    上傳用戶:dvfeng

  • 視頻差分放大器帶來低電壓應用的多功能性

      The LT®6552 is a specialized dual-differencing 75MHzoperational amplifier ideal for rejecting common modenoise as a video line receiver. The input pairs are designedto operate with equal but opposite large-signal differencesand provide exceptional high frequency commonmode rejection (CMRR of 65dB at 10MHz), therebyforming an extremely versatile gain block structure thatminimizes component count in most situations. The dualinput pairs are free to take on independent common modelevels, while the two voltage differentials are summedinternally to form a net input signal.

    標簽: 視頻 差分放大器 低電壓 多功能

    上傳時間: 2014-12-23

    上傳用戶:13691535575

  • DN454 單端至差分放大器設計技巧

      A fully differential amplifi er is often used to converta single-ended signal to a differential signal, a designwhich requires three signifi cant considerations: theimpedance of the single-ended source must match thesingle-ended impedance of the differential amplifi er,the amplifi er’s inputs must remain within the commonmode voltage limits and the input signal must be levelshifted to a signal that is centered at the desired outputcommon mode voltage.

    標簽: 454 DN 單端 差分放大器

    上傳時間: 2013-11-09

    上傳用戶:wweqas

  • 在單端應用中采用差分I/O放大器

      Recent advances in low voltage silicon germaniumand BiCMOS processes have allowed the design andproduction of very high speed amplifi ers. Because theprocesses are low voltage, most of the amplifi er designshave incorporated differential inputs and outputs to regainand maximize total output signal swing. Since many lowvoltageapplications are single-ended, the questions arise,“How can I use a differential I/O amplifi er in a single-endedapplication?” and “What are the implications of suchuse?” This Design Note addresses some of the practicalimplications and demonstrates specifi c single-endedapplications using the 3GHz gain-bandwidth LTC6406differential I/O amplifi er.

    標簽: 單端應用 差分 放大器

    上傳時間: 2013-11-23

    上傳用戶:rocketrevenge

  • ADC的九個關鍵指標

        模擬轉(zhuǎn)換器性能不只依賴分辨率規(guī)格   大量的模數(shù)轉(zhuǎn)換器(ADC)使人們難以選擇最適合某種特定應用的ADC器件。工程師們選擇ADC時,通常只注重位數(shù)、信噪比(SNR)、諧波性能,但是其它規(guī)格也同樣重要。本文將介紹ADC器件最易受到忽視的九項規(guī)格,并說明它們是如何影響ADC性能的。   1. SNR比分辨率更為重要。   ADC規(guī)格中最常見的是所提供的分辨率,其實該規(guī)格并不能表明ADC器件的任何能力。但可以用位數(shù)n來計算ADC的理論SNR:   不 過工程師也許并不知道,熱噪聲、時鐘抖動、差分非線性(DNL)誤差以及其它參數(shù)異常都會限制ADC器件的SNR。對于高性能高分辨率轉(zhuǎn)換器尤其如此。一 些數(shù)據(jù)表提供有效位數(shù)(ENOB)規(guī)格,它描述了ADC器件所能提供的有效位數(shù)。為了計算ADC的ENOB值,應把測量的SNR值放入上述公式,并求解 n。

    標簽: ADC 指標

    上傳時間: 2014-12-22

    上傳用戶:z240529971

  • ARK-8017DHI 16位8路差分模擬量輸入模塊

    為提高產(chǎn)品的可靠性、設計和功能,本文所有信息若有變更,恕不提前通知。本文信息也不作為廠商的任何承諾。 任何情況下,包括已警告了的各種損壞的可能性,廠商均不負責直接的、非直接的、特殊的或偶然的因不正當使用本產(chǎn)品或文件所造成的損壞。 本文包含受版權保護的信息,版權所有。未經(jīng)廠商書面同意,不得以機械的、電子的或其它任何方式進行復制。

    標簽: 8017 ARK DHI 8路

    上傳時間: 2013-10-14

    上傳用戶:壞壞的華仔

  • 一種增益增強型套筒式運算放大器的設計

    設計了一種用于高速ADC中的全差分套筒式運算放大器.從ADC的應用指標出發(fā),確定了設計目標,利用開關電容共模反饋、增益增強等技術實現(xiàn)了一個可用于12 bit精度、100 MHz采樣頻率的高速流水線(Pipelined)ADC中的運算放大器.基于SMIC 0.13 μm,3.3 V工藝,Spectre仿真結果表明,該運放可以達到105.8 dB的增益,單位增益帶寬達到983.6 MHz,而功耗僅為26.2 mW.運放在4 ns的時間內(nèi)可以達到0.01%的建立精度,滿足系統(tǒng)設計要求.

    標簽: 增益 增強型 運算放大器

    上傳時間: 2013-10-16

    上傳用戶:563686540

  • LVDS和M-LVDS電路實施指南

    低電壓差分信號(LVDS)是一種高速點到點應用通信標準。多點LVDS (M-LVDS)則是一種面向多點應用的類似標準。LVDS和M-LVDS均使用差分信號,通過這種雙線式通信方法,接收器將根據(jù)兩個互補電信號之間的電壓差檢測數(shù)據(jù)。這樣能夠極大地改善噪聲抗擾度,并將噪聲輻射降至最低。

    標簽: M-LVDS LVDS 電路

    上傳時間: 2013-11-22

    上傳用戶:fhjdliu

  • Pads Router布線技巧分享

        當設計高速信號PCB或者復雜的PCB時,常常需要考慮信號的干擾和抗干擾的問題,也就是設計這樣的PCB時,需要提高PCB的電磁兼容性。為了實現(xiàn)這個目的,除了在原理圖設計時增加抗干擾的元件外,在設計PCB時也必須考慮這個問題,而最重要的實現(xiàn)手段之一就是使用高速信號布線的基本技巧和原則。   高速信號布線的基本技巧包括控制走線長度、蛇形布線、差分對布線和等長布線,使用這些基本的布線方法,可以大大提高高速信號的質(zhì)量和電磁兼容性。下面分別介紹這些布線方法的設置和操作。

    標簽: Router Pads 布線技巧

    上傳時間: 2013-11-08

    上傳用戶:座山雕牛逼

  • PCB布線知識面試題_PCB工程師必備

    本內(nèi)容匯總了近30個PCB布線知識面試題是PCB工程師必備的知識點總結,也是面試者需要的知識。如何處理實際布線中的一些理論沖突的問題,在高速設計中,如何解決信號的完整性問題?差分布線方式是如何實現(xiàn)的?對于只有一個輸出端的時鐘信號線,如何實現(xiàn)差分布線?等問題

    標簽: PCB 布線 工程師 面試題

    上傳時間: 2013-12-15

    上傳用戶:asdfasdfd

主站蜘蛛池模板: 交城县| 海淀区| 巩义市| 乃东县| 威信县| 松滋市| 阿荣旗| 庆城县| 盘锦市| 枣庄市| 云梦县| 广饶县| 泰和县| 安阳市| 荥经县| 凯里市| 株洲县| 邯郸县| 石景山区| 什邡市| 仪陇县| 六枝特区| 巨野县| 龙泉市| 且末县| 乌兰浩特市| 丰镇市| 盐城市| 临朐县| 江源县| 扶风县| 葫芦岛市| 南京市| 砚山县| 合肥市| 淅川县| 东乡| 芜湖县| 安阳县| 毕节市| 大兴区|