QPSK是一種線性窄帶數(shù)字調(diào)制技術,具有頻譜利用率高、頻譜特性好、抗衰落性能強和可用非相干解調(diào)等特點。擴頻通信是從軍事通信中發(fā)展起來的一種高性能通信技術,具有抗干擾、抗多徑能力強和保密性好等優(yōu)點,在移動通信和衛(wèi)星通信中得到廣泛應用。所以將QPSK技術應用亍擴頻通信具有重要的工程意義。 本文對QPSK調(diào)制的擴頻系統(tǒng)的FPGA實現(xiàn)進行了研究。本文介紹了擴頻通信的原理及發(fā)展現(xiàn)狀,并對QPSK調(diào)制的原理進行了詳細闡述。本文設計的擴頻通信系統(tǒng)主要包括串并/并串轉換、差分編/解碼、DDS、擴頻/解擴、QPSK調(diào)制/解調(diào)等模塊,基于Altera公司的Quartus Ⅱ 4.1開發(fā)平臺對以上各模塊進行了設計和時序仿真.仿真結果證明:該系統(tǒng)能正確工作,完成了預定的目標。 本文設計的基于FPGA的擴頻通信系統(tǒng)具有集成度高、可軟件升級等優(yōu)點,這為設計更高集成度和靈活性的通信系統(tǒng)提供了基礎。
標簽: QPSK FPGA 調(diào)制 擴頻系統(tǒng)
上傳時間: 2013-06-19
上傳用戶:zzy7826
隨著數(shù)字時代的到來,信息化程度的不斷提高,人們相互之間的信息和數(shù)據(jù)交換日益增加。正交幅度調(diào)制器(QAM Modulator)作為一種高頻譜利用率的數(shù)字調(diào)制方式,在數(shù)字電視廣播、固定寬帶無線接入、衛(wèi)星通信、數(shù)字微波傳輸?shù)葘拵ㄐ蓬I域得到了廣泛應用。 近年來,集成電路和數(shù)字通信技術飛速發(fā)展,F(xiàn)PGA作為集成度高、使用方便、代碼可移植性等優(yōu)點的通用邏輯開發(fā)芯片,在電子設計行業(yè)深受歡迎,市場占有率不斷攀升。本文研究基于FPGA與AD9857實現(xiàn)四路QAM調(diào)制的全過程。FPGA實現(xiàn)信源處理、信道編碼輸出四路基帶I/Q信號,AD9857實現(xiàn)對四路I/Q信號的調(diào)制,輸出中頻信號。本文具體內(nèi)容總結如下: 1.介紹國內(nèi)數(shù)字電視發(fā)展狀況、國內(nèi)國際的數(shù)字電視標準,并詳細介紹國內(nèi)有線電視的系統(tǒng)組成及QAM調(diào)制器的發(fā)展過程。 2.研究了QAM調(diào)制原理,其中包括信源編碼、TS流標準格式轉換、信道編碼的原理及AD9857的工作原理等。并著重研究了信道編碼過程,包括能量擴散、RS編碼、數(shù)據(jù)交織、星座映射與差分編碼等。 3.深入研究了基于FPAG與AD9857電路設計,其中包括詳細研究了FPGA與AD9857的電路設計、在allegro下的PCB設計及光繪文件的制作,并做成成品。 4.簡單介紹了FPGA的開發(fā)流程。 5.深入研究了基于FPAG代碼開發(fā),其中主要包括I2C接口實現(xiàn),ASI到SPI的轉換,信道編碼中的TS流包處理、能量擴散、RS編碼、數(shù)據(jù)交織、星座映射與差分編碼的實現(xiàn)及AD9857的FPGA控制使其實現(xiàn)四路QAM的調(diào)制。 6.介紹代碼測試、電路測試及系統(tǒng)指標測試。 最終系統(tǒng)指標測試表明基于FPGA與AD9857的四路DVB-C調(diào)制器基本達到了國標的要求。
上傳時間: 2013-07-05
上傳用戶:leehom61
電子工業(yè)出版社,GPS原理與應用/(美)卡普蘭(Kaplan,E.D.)著,邱致和等譯。系統(tǒng)介紹了衛(wèi)星導航的基本概念,所用的時間與坐標系,GPS系統(tǒng)的組成,衛(wèi)星的信號與特性,接收機的截獲與跟蹤,干擾與抗干擾措施;討論了GPS系統(tǒng)本身的性能,各種差分GPS系統(tǒng),與其他傳感器的組合及俄羅斯的GLONASS系統(tǒng)。
標簽: GPS
上傳時間: 2013-07-08
上傳用戶:ve3344
在繪制USB電源線、信號地和保護地時,應注意以下幾點: ①USB插座的1、2、3、4腳應在信號地的包圍范圍內(nèi),而不是在保護地的包圍范圍 內(nèi)。 ②USB差分信號線和其他信號線在走線的時候不應與保護地層出現(xiàn)交疊。 ③電源層和信號地層在覆銅的時候要注意不應與保護地層出現(xiàn)交疊。 ④電源層要比信號地層內(nèi)縮20D,D為電源層與信號地層之間的距離。 ⑤如果差分線所在層的信號地需要大面積覆銅,注意信號地與差分線之間要保證 35 mil以上的間距,以免覆銅后降低差分線的阻抗。
上傳時間: 2013-04-24
上傳用戶:LCMayDay
隨著數(shù)字電視全國范圍丌播時間表的臨近,數(shù)字電視技術得到很大發(fā)展,數(shù)字電視信號在信源基帶數(shù)據(jù)和信道傳輸?shù)确矫嬉呀?jīng)進一步標準化,數(shù)字電視傳播途徑也越來越廣,在衛(wèi)星、地面及有線電視網(wǎng)中傳輸數(shù)字電視信號得到迅速發(fā)展。借著2008年奧運的東風,數(shù)字電視領域的應用研究方興未艾。 本課題目的是完成有線數(shù)字電視廣播系統(tǒng)的重要設備--調(diào)制器的設計和實現(xiàn),核心器件選用FPGA芯片。系統(tǒng)硬件實現(xiàn)以國家標準GY/T 170-2001(有線數(shù)字電視廣播信道編碼與調(diào)制規(guī)范)為主要依據(jù),以Xilinx公司的Virtex系列(Virtex 4,Virtex 5)芯片及相關開發(fā)板(ML402、ML506)為平臺,主要任務是基于相關標準對其實用技術進行研究和開發(fā)。完成了信道編碼和調(diào)制的模塊劃分、Verilog HLD程序的編寫(或IP核的調(diào)用)和仿真以及在板調(diào)試和聯(lián)調(diào)等工作,設計目的是在提高整個系統(tǒng)集成度的前提下實現(xiàn)多頻點調(diào)制。 本文在研究現(xiàn)有數(shù)字電視網(wǎng)絡技術和相關產(chǎn)品的基礎上,以國標GY/T170-2001為主要依據(jù)并參閱了其他的相關標準,提出了多頻點QAM調(diào)制器的實現(xiàn)方案。整個工作包括:模塊劃分,完成了基帶物理接口(輸入)、包頭反轉與隨機化、RS編碼、卷積交織、碼流變換、差分編碼、星座映射、基帶成型(包括Nyquist濾波器、半帶濾波器、CIC濾波器的設計或模塊調(diào)用)、高端DAC的配置(輸出)等模塊的Verilog HLD程序的編寫(或者IP核調(diào)用)和仿真等工作;成功進行了開發(fā)板板級調(diào)試,調(diào)試的過程中充分利用Xilinx公司的開發(fā)板和調(diào)試軟件ChipScope,成功設計了驗證方案并進行了模塊驗證;最后進行了各模塊聯(lián)調(diào)工作,設計了系統(tǒng)驗證方案并成功完成對整個系統(tǒng)的驗證工作。 經(jīng)測試表明,該系統(tǒng)主要性能達到國家相關標準GY/T 198-2003(有線數(shù)字電視廣播QAM調(diào)制器技術要求和測量方法)規(guī)定的技術指標,可以進入樣機試生產(chǎn)環(huán)節(jié)。
標簽: 有線數(shù)字電視 廣播系統(tǒng) 信道編碼
上傳時間: 2013-04-24
上傳用戶:jiangfire
集成運算放大電路的一般組成及其單元結構,如恒流源電路、差分放大電路、CC-CE、CC-CB 電路和互補輸出電路等。 運算放大器主要由輸入級、中間放大級、輸出級和偏置電路等四部分組成
上傳時間: 2013-04-24
上傳用戶:jiachuan666
項目的研究內(nèi)容是對硅微諧振式加速度計的數(shù)據(jù)采集電路開展研究工作。硅微諧振式加速度計敏感結構輸出的是兩路差分的頻率信號,因此硅微諧振式加速度計數(shù)據(jù)采集電路完成的主要任務是測出兩路頻率信號的差值。測量要求是:實現(xiàn)10ms內(nèi)對中心諧振頻率為20kHz、標度因數(shù)為100Hz/g、量程為±50g、分辨率為1mg的硅微諧振式加速度計輸出的頻率信號的測量,等效測量誤差為±1mg。電路的控制核心為單片機,具有串行接口以便將測量結果傳送給PC機從而分析、保存測量結果。\\r\\n按研究內(nèi)容設計了軟硬件。軟件采用多周期同步法
標簽: 硅微 加速度計 數(shù)據(jù)采集電路 諧振式
上傳時間: 2013-08-11
上傳用戶:csgcd001
14 位 LTC®2351-14 是一款 1.5Msps、低功率 SAR 型 ADC,具有 6 個同時采樣差分輸入通道。它采用單 3V 工作電源,並具有 6 個獨立的采樣及保持放大器 (S/HA) 和一個 ADC。
標簽: SAR ADC 工業(yè)監(jiān)控 便攜式
上傳時間: 2013-11-16
上傳用戶:dbs012280
分組密碼的應用非常廣泛,但由于差分密碼攻擊和線性密碼攻擊的出現(xiàn),使分組密碼受到致命的打擊,文章基于能夠保護已有軟件和硬件使用分組密碼投資的目的,采用多重加密的思想,通過對密碼體制強化的方法,提出了一個新的三重加密方案,并分析了其安全性特征,得到了安全性更強的一種算法。
上傳時間: 2013-11-25
上傳用戶:ljmwh2000
本電路提供一種擴展AD7745/AD7746容性輸入范圍的方法。同時,還說明如何充分利用片內(nèi)CapDAC,使范圍擴展系數(shù)最小,從而優(yōu)化電路,實現(xiàn)最佳性能。AD7745具有一個電容輸入通道,AD7746則有兩個通道。每個通道均可配置為單端輸入或差分輸入方式。
上傳時間: 2013-11-21
上傳用戶:天誠24