EDA (Electronic Design Automation)即“電子設(shè)計(jì)自動(dòng)化”,是指以計(jì)算機(jī)為工作平臺(tái),以EDA軟件為開發(fā)環(huán)境,以硬件描述語(yǔ)言為設(shè)計(jì)語(yǔ)言,以可編程器件PLD為實(shí)驗(yàn)載體(包括CPLD、FPGA、EPLD等),以集成電路芯片為目標(biāo)器件的電子產(chǎn)品自動(dòng)化設(shè)計(jì)過(guò)程。“工欲善其事,必先利其器”,因此,EDA工具在電子系統(tǒng)設(shè)計(jì)中所占的份量越來(lái)越高。下面就介紹一些目前較為流行的EDA工具軟件。 PLD 及IC設(shè)計(jì)開發(fā)領(lǐng)域的EDA工具,一般至少要包含仿真器(Simulator)、綜合器(Synthesizer)和配置器(Place and Routing, P&R)等幾個(gè)特殊的軟件包中的一個(gè)或多個(gè),因此這一領(lǐng)域的EDA工具就不包括Protel、PSpice、Ewb等原理圖和PCB板設(shè)計(jì)及電路仿真軟件。目前流行的EDA工具軟件有兩種分類方法:一種是按公司類別進(jìn)行分類,另一種是按功能進(jìn)行劃分。 若按公司類別分,大體可分兩類:一類是EDA 專業(yè)軟件公司,業(yè)內(nèi)最著名的三家公司是Cadence、Synopsys和Mentor Graphics;另一類是PLD器件廠商為了銷售其產(chǎn)品而開發(fā)的EDA工具,較著名的公司有Altera、Xilinx、lattice等。前者獨(dú)立于半導(dǎo)體器件廠商,具有良好的標(biāo)準(zhǔn)化和兼容性,適合于學(xué)術(shù)研究單位使用,但系統(tǒng)復(fù)雜、難于掌握且價(jià)格昂貴;后者能針對(duì)自己器件的工藝特點(diǎn)作出優(yōu)化設(shè)計(jì),提高資源利用率,降低功耗,改善性能,比較適合產(chǎn)品開發(fā)單位使用。 若按功能分,大體可以分為以下三類。 (1) 集成的PLD/FPGA開發(fā)環(huán)境 由半導(dǎo)體公司提供,基本上可以完成從設(shè)計(jì)輸入(原理圖或HDL)→仿真→綜合→布線→下載到器件等囊括所有PLD開發(fā)流程的所有工作。如Altera公司的MaxplusⅡ、QuartusⅡ,Xilinx公司的ISE,Lattice公司的 ispDesignExpert等。其優(yōu)勢(shì)是功能全集成化,可以加快動(dòng)態(tài)調(diào)試,縮短開發(fā)周期;缺點(diǎn)是在綜合和仿真環(huán)節(jié)與專業(yè)的軟件相比,都不是非常優(yōu)秀的。 (2) 綜合類 這類軟件的功能是對(duì)設(shè)計(jì)輸入進(jìn)行邏輯分析、綜合和優(yōu)化,將硬件描述語(yǔ)句(通常是系統(tǒng)級(jí)的行為描述語(yǔ)句)翻譯成最基本的與或非門的連接關(guān)系(網(wǎng)表),導(dǎo)出給PLD/FPGA廠家的軟件進(jìn)行布局和布線。為了優(yōu)化結(jié)果,在進(jìn)行較復(fù)雜的設(shè)計(jì)時(shí),基本上都使用這些專業(yè)的邏輯綜合軟件,而不采用廠家提供的集成PLD/FPGA開發(fā)工具。如Synplicity公司的Synplify、Synopsys公司的FPGAexpress、FPGA Compiler Ⅱ等。 (3) 仿真類 這類軟件的功能是對(duì)設(shè)計(jì)進(jìn)行模擬仿真,包括布局布線(P&R)前的“功能仿真”(也叫“前仿真”)和P&R后的包含了門延時(shí)、線延時(shí)等的“時(shí)序仿真”(也叫“后仿真”)。復(fù)雜一些的設(shè)計(jì),一般需要使用這些專業(yè)的仿真軟件。因?yàn)橥瑯拥脑O(shè)計(jì)輸入,專業(yè)軟件的仿真速度比集成環(huán)境的速度快得多。此類軟件最著名的要算Model Technology公司的Modelsim,Cadence公司的NC-Verilog/NC-VHDL/NC-SIM等。 以上介紹了一些具代表性的EDA 工具軟件。它們?cè)谛阅苌细饔兴L(zhǎng),有的綜合優(yōu)化能力突出,有的仿真模擬功能強(qiáng),好在多數(shù)工具能相互兼容,具有互操作性。比如Altera公司的 QuartusII集成開發(fā)工具,就支持多種第三方的EDA軟件,用戶可以在QuartusII軟件中通過(guò)設(shè)置直接調(diào)用Modelsim和 Synplify進(jìn)行仿真和綜合。 如果設(shè)計(jì)的硬件系統(tǒng)不是很大,對(duì)綜合和仿真的要求不是很高,那么可以在一個(gè)集成的開發(fā)環(huán)境中完成整個(gè)設(shè)計(jì)流程。如果要進(jìn)行復(fù)雜系統(tǒng)的設(shè)計(jì),則常規(guī)的方法是多種EDA工具協(xié)調(diào)工作,集各家之所長(zhǎng)來(lái)完成設(shè)計(jì)流程。
上傳時(shí)間: 2013-11-19
上傳用戶:wxqman
一、PCB設(shè)計(jì)團(tuán)隊(duì)的組建建議 二、高性能PCB設(shè)計(jì)的硬件必備基礎(chǔ)三、高性能PCB設(shè)計(jì)面臨的挑戰(zhàn)和工程實(shí)現(xiàn) 1.研發(fā)周期的挑戰(zhàn) 2.成本的挑戰(zhàn) 3.高速的挑戰(zhàn) 4.高密的挑戰(zhàn) 5.電源、地噪聲的挑戰(zhàn) 6.EMC的挑戰(zhàn) 7.DFM的挑戰(zhàn)四、工欲善其事,必先利其器摘要:本文以IT行業(yè)的高性能的PCB設(shè)計(jì)為主線,結(jié)合Cadence在高速PCB設(shè)計(jì)方面的強(qiáng)大功能,全面剖析高性能PCB設(shè)計(jì)的工程實(shí)現(xiàn)。正文:電子產(chǎn)業(yè)在摩爾定律的驅(qū)動(dòng)下,產(chǎn)品的功能越來(lái)越強(qiáng),集成度越來(lái)越高、信號(hào)的速率越來(lái)越快,產(chǎn)品的研發(fā)周期也越來(lái)越短,PCB的設(shè)計(jì)也隨之進(jìn)入了高速PCB設(shè)計(jì)時(shí)代。PCB不再僅僅是完成互連功能的載體,而是作為所有電子產(chǎn)品中一個(gè)極為重要的部件。本文從高性能PCB設(shè)計(jì)的工程實(shí)現(xiàn)的角度,全面剖析IT行業(yè)高性能PCB設(shè)計(jì)的方方面面。實(shí)現(xiàn)高性能的PCB設(shè)計(jì)首先要有一支高素質(zhì)的PCB設(shè)計(jì)團(tuán)隊(duì)。一、PCB設(shè)計(jì)團(tuán)隊(duì)的組建建議自從PCB設(shè)計(jì)進(jìn)入高速時(shí)代,原理圖、PCB設(shè)計(jì)由硬件工程師全權(quán)負(fù)責(zé)的做法就一去不復(fù)返了,專職的PCB工程師也就應(yīng)運(yùn)而生。
標(biāo)簽: PCB 性能 工程實(shí)現(xiàn)
上傳時(shí)間: 2013-11-23
上傳用戶:talenthn
PCB LAYOUT 術(shù)語(yǔ)解釋(TERMS)1. COMPONENT SIDE(零件面、正面)︰大多數(shù)零件放置之面。2. SOLDER SIDE(焊錫面、反面)。3. SOLDER MASK(止焊膜面)︰通常指Solder Mask Open 之意。4. TOP PAD︰在零件面上所設(shè)計(jì)之零件腳PAD,不管是否鑽孔、電鍍。5. BOTTOM PAD:在銲錫面上所設(shè)計(jì)之零件腳PAD,不管是否鑽孔、電鍍。6. POSITIVE LAYER:?jiǎn)巍㈦p層板之各層線路;多層板之上、下兩層線路及內(nèi)層走線皆屬之。7. NEGATIVE LAYER:通常指多層板之電源層。8. INNER PAD:多層板之POSITIVE LAYER 內(nèi)層PAD。9. ANTI-PAD:多層板之NEGATIVE LAYER 上所使用之絕緣範(fàn)圍,不與零件腳相接。10. THERMAL PAD:多層板內(nèi)NEGATIVE LAYER 上必須零件腳時(shí)所使用之PAD,一般稱為散熱孔或?qū)住?1. PAD (銲墊):除了SMD PAD 外,其他PAD 之TOP PAD、BOTTOM PAD 及INNER PAD 之形狀大小皆應(yīng)相同。12. Moat : 不同信號(hào)的 Power& GND plane 之間的分隔線13. Grid : 佈線時(shí)的走線格點(diǎn)2. Test Point : ATE 測(cè)試點(diǎn)供工廠ICT 測(cè)試治具使用ICT 測(cè)試點(diǎn) LAYOUT 注意事項(xiàng):PCB 的每條TRACE 都要有一個(gè)作為測(cè)試用之TEST PAD(測(cè)試點(diǎn)),其原則如下:1. 一般測(cè)試點(diǎn)大小均為30-35mil,元件分布較密時(shí),測(cè)試點(diǎn)最小可至30mil.測(cè)試點(diǎn)與元件PAD 的距離最小為40mil。2. 測(cè)試點(diǎn)與測(cè)試點(diǎn)間的間距最小為50-75mil,一般使用75mil。密度高時(shí)可使用50mil,3. 測(cè)試點(diǎn)必須均勻分佈於PCB 上,避免測(cè)試時(shí)造成板面受力不均。4. 多層板必須透過(guò)貫穿孔(VIA)將測(cè)試點(diǎn)留於錫爐著錫面上(Solder Side)。5. 測(cè)試點(diǎn)必需放至於Bottom Layer6. 輸出test point report(.asc 檔案powerpcb v3.5)供廠商分析可測(cè)率7. 測(cè)試點(diǎn)設(shè)置處:Setuppadsstacks
標(biāo)簽: layout design pcb 硬件工程師
上傳時(shí)間: 2013-10-22
上傳用戶:pei5
LAYOUT REPORT .............. 1 目錄.................. 1 1. PCB LAYOUT 術(shù)語(yǔ)解釋(TERMS)......... 2 2. Test Point : ATE 測(cè)試點(diǎn)供工廠ICT 測(cè)試治具使用............ 2 3. 基準(zhǔn)點(diǎn) (光學(xué)點(diǎn)) -for SMD:........... 4 4. 標(biāo)記 (LABEL ING)......... 5 5. VIA HOLE PAD................. 5 6. PCB Layer 排列方式...... 5 7.零件佈置注意事項(xiàng) (PLACEMENT NOTES)............... 5 8. PCB LAYOUT 設(shè)計(jì)............ 6 9. Transmission Line ( 傳輸線 )..... 8 10.General Guidelines – 跨Plane.. 8 11. General Guidelines – 繞線....... 9 12. General Guidelines – Damping Resistor. 10 13. General Guidelines - RJ45 to Transformer................. 10 14. Clock Routing Guideline........... 12 15. OSC & CRYSTAL Guideline........... 12 16. CPU
上傳時(shí)間: 2013-12-20
上傳用戶:康郎
介紹了一種反對(duì)稱漸變波導(dǎo)微帶探針過(guò)渡結(jié)構(gòu),采用高頻仿真軟件HFSS仿真分析了這個(gè)波導(dǎo)微帶過(guò)渡結(jié)構(gòu)在 W 頻段的特性,并對(duì)影響過(guò)渡性能的幾個(gè)因素進(jìn)行了敏感性分析,得出了可供工程應(yīng)用參考的設(shè)計(jì)曲線。在全波導(dǎo)帶寬內(nèi),實(shí)現(xiàn)了插入損耗小于0.088 dB,回波損耗大于27 dB。該結(jié)構(gòu)具有寬頻帶、結(jié)構(gòu)簡(jiǎn)單和易加工等優(yōu)點(diǎn),可廣泛用于毫米波固態(tài)電路系統(tǒng)中。
標(biāo)簽: W波段 對(duì)稱 探針 轉(zhuǎn)換
上傳時(shí)間: 2013-11-13
上傳用戶:名爵少年
X電容和Y電容的使用及注意方法
上傳時(shí)間: 2013-11-22
上傳用戶:sevenbestfei
介紹X,Y電容的一片通俗易懂的資料
標(biāo)簽: 電容
上傳時(shí)間: 2013-10-30
上傳用戶:teddysha
符合全球標(biāo)準(zhǔn)的小巧電源•35~150 W容量支持5 V, 12 V和24 V輸出電壓(100 W, 150 W: 僅24 V型)• 支持DIN導(dǎo)軌安裝• 安全標(biāo)準(zhǔn) : UL 508/60950-1, EN 60950-1CSA C22.2 No. 60950-1
上傳時(shí)間: 2014-04-17
上傳用戶:fklinran
工頻變壓器在被大家稱為低頻變壓器,以示與開關(guān)電源用高頻變壓器有區(qū)別。工頻變壓器在過(guò)去傳統(tǒng)的電源中大量使用,而這些電源的穩(wěn)定方式又是采用線性調(diào)節(jié)的,所以那些傳統(tǒng)的電源又被稱為線性電源工頻變壓器的原理非常簡(jiǎn)單,理論上推導(dǎo)出相關(guān)計(jì)算式也不復(fù)雜,所以大家形成了看法:太簡(jiǎn)單了,就那三、四個(gè)計(jì)算公式,沒什么可研究的。設(shè)計(jì)時(shí)只要根據(jù)那些簡(jiǎn)單的公式,立馬成功。掌握了電壓高了拆掉幾圈,電壓低了加幾圈,空載電流大了,適當(dāng)增加初級(jí)圈數(shù),也覺的低工頻變壓器的非常簡(jiǎn)單。我認(rèn)為上面的認(rèn)識(shí)既有可取之處,也有值得研究的地方。可取之處:根據(jù)計(jì)算式或自己打樣,可以很快就得出結(jié)果,解決了問(wèn)題;加上有六七年以上得實(shí)際工作經(jīng)驗(yàn),可說(shuō)是在某單位得心應(yīng)手,鶴立雞群。值得研究的地方是:你是否了解自己設(shè)計(jì)出的產(chǎn)品性能?設(shè)計(jì)合理嗎?設(shè)計(jì)優(yōu)化過(guò)嗎?經(jīng)濟(jì)性如何?過(guò)去電源變壓器的設(shè)計(jì)由電子部牽頭組織專家學(xué)者成立變壓器工作組,編寫典型計(jì)算免費(fèi)發(fā)放各單位,作為計(jì)算依據(jù),每個(gè)單位都有自己的變壓器設(shè)計(jì)人員,由于有了參數(shù)表的存在,各廠設(shè)計(jì)出來(lái)的變壓器各參數(shù)基本一致,連圈數(shù)和線徑都可能一一模一樣。驗(yàn)收的規(guī)則也是統(tǒng)一到變壓器總技術(shù)條件上來(lái)。改革開放以后國(guó)營(yíng)企業(yè)的變壓器設(shè)計(jì)人員,除極少數(shù)外,下海的不多。典型計(jì)算資料本不可多得,要按失密論處。加上典型計(jì)算是原蘇聯(lián)的一套鐵心規(guī)格與現(xiàn)行得EI鐵心片規(guī)格不符,無(wú)參照價(jià)值。目前基本上是采用師傅帶徒第的方式帶出來(lái)一大批變壓器工程人員。。與過(guò)去不同現(xiàn)有的工程技術(shù)人員大都是自己打樣,由于工頻變壓器市場(chǎng)廣泛,小單子很多。而這些單子很多是從關(guān)系接來(lái)的。不十分計(jì)較價(jià)格,因此理論水平一般,實(shí)際經(jīng)驗(yàn)豐富的工程技術(shù)人員大有人在。從設(shè)計(jì)角度來(lái)看師師傅帶徒第的方式帶出來(lái)一大批變壓器工程人員,他門的設(shè)計(jì)風(fēng)格各不相同。
標(biāo)簽: 工頻 變壓器設(shè)計(jì)
上傳時(shí)間: 2013-10-17
上傳用戶:dudu1210004
為了獲得一款極高性價(jià)比、尺寸極為緊湊的嵌入式控制模塊,提出來(lái)了一種基于STM32芯片設(shè)計(jì)的工控板,并完成系統(tǒng)的軟硬件設(shè)計(jì)。在一張比名片還小的板子上實(shí)現(xiàn)了幾乎所有的工業(yè)計(jì)算機(jī)所需要的功能。創(chuàng)新之處在于工控板作為工控核心,可以輕松移植到其他設(shè)備中,縮短開發(fā)周期。同時(shí)STM32具有官方的固件庫(kù),易于學(xué)習(xí),將工控板的方便性和STM32芯片的易用性結(jié)合也是本設(shè)計(jì)的亮點(diǎn)。實(shí)際應(yīng)用表明,該系統(tǒng)具有操作簡(jiǎn)便、性能可靠地特點(diǎn),達(dá)到了設(shè)計(jì)要求。
上傳時(shí)間: 2013-11-02
上傳用戶:hulee
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1