亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

局域網(wǎng)服務(wù)器

  • 源碼公開(kāi)的MCS-51單片機(jī)宏匯編器

    周立功的一份文檔,介紹源碼公開(kāi)的MCS-51單片機(jī)宏匯編器,本是一應(yīng)屆生的習(xí)作,是學(xué)習(xí)編譯原理和C程序設(shè)計(jì)的“靶子”,雖然該軟件未完全達(dá)到滿意效果,不過(guò)與Keil公司的A51配合起來(lái)使用還是不錯(cuò)的。

    標(biāo)簽: MCS 51 源碼 單片機(jī)

    上傳時(shí)間: 2013-05-19

    上傳用戶:axxsa

  • 基于FPGA技術(shù)的HDLC幀收發(fā)器

    基于FPGA技術(shù)的HDLC幀收發(fā)器的設(shè)計(jì)與實(shí)現(xiàn)

    標(biāo)簽: FPGA HDLC 收發(fā)器

    上傳時(shí)間: 2013-05-24

    上傳用戶:lindor

  • USBISP下載器驅(qū)動(dòng)

    USBISP下載器驅(qū)動(dòng)USBISP下載器驅(qū)動(dòng)及說(shuō)明(USBISP配置用戶用)\RZ-USBISP使用說(shuō)明

    標(biāo)簽: USBISP 下載器 驅(qū)動(dòng)

    上傳時(shí)間: 2013-07-03

    上傳用戶:coeus

  • C8051編程器資料

    c8051編程器資料,u-ec2,u-ec5,u-pdc 資料

    標(biāo)簽: C8051 編程器

    上傳時(shí)間: 2013-05-31

    上傳用戶:1134473521

  • 卷積Turbo碼編譯碼器FPGA實(shí)現(xiàn)

    卷積Turbo碼因其優(yōu)異的糾錯(cuò)性能越來(lái)越受人門的關(guān)注,而編碼器和譯碼器是編碼理論實(shí)際應(yīng)用的重點(diǎn)和難點(diǎn)。論文根據(jù)IEEE802.16e標(biāo)準(zhǔn),以低時(shí)延、高吞吐量、支持高時(shí)鐘頻率、參數(shù)可配置為目標(biāo),對(duì)卷積Turbo碼編碼器和譯碼器的FPG...

    標(biāo)簽: Turbo FPGA 卷積 編譯碼器

    上傳時(shí)間: 2013-05-19

    上傳用戶:cuibaigao

  • 555定時(shí)器電路設(shè)計(jì)軟件

    555定時(shí)器電路設(shè)計(jì)軟件,有很多555電路參數(shù)的計(jì)算

    標(biāo)簽: 555 定時(shí)器電路 設(shè)計(jì)軟件

    上傳時(shí)間: 2013-04-24

    上傳用戶:戀天使569

  • 基于vhdl的移位寄存器設(shè)計(jì)

    16位帶有并行預(yù)置功能的右移移位寄存器,CLK1是時(shí)鐘信號(hào), LOAD是并行數(shù)據(jù)使能信號(hào),QB是串行輸出端口

    標(biāo)簽: vhdl 移位寄存器

    上傳時(shí)間: 2013-04-24

    上傳用戶:diamondsGQ

  • 直流斬波器工作原理

    簡(jiǎn)介直流斬波器工作原理,有直流展播電路阿四分紅派個(gè) 一個(gè)一個(gè)

    標(biāo)簽: 直流 斬波器 工作原理

    上傳時(shí)間: 2013-06-12

    上傳用戶:guh000

  • LM4229電子書閱讀器

    LM4229電子書閱讀器,單片機(jī)做的,里面在有源代碼與proteus仿真模型,可以學(xué)習(xí)之用也可以做為畢設(shè),希望對(duì)學(xué)習(xí)者有所幫助^_^

    標(biāo)簽: 4229 LM 電子書閱讀器

    上傳時(shí)間: 2013-08-02

    上傳用戶:關(guān)外河山

  • 基于FPGA的ADC并行測(cè)試方法研究

    高性能ADC產(chǎn)品的出現(xiàn),給混合信號(hào)測(cè)試領(lǐng)域帶來(lái)前所未有的挑戰(zhàn)。并行ADC測(cè)試方案實(shí)現(xiàn)了多個(gè)ADC測(cè)試過(guò)程的并行化和實(shí)時(shí)化,減少了單個(gè)ADC的平均測(cè)試時(shí)間,從而降低ADC測(cè)試成本。本文實(shí)現(xiàn)了基于FPGA的ADC并行測(cè)試方法。在閱讀相關(guān)文獻(xiàn)的基礎(chǔ)上,總結(jié)了常用ADC參數(shù)測(cè)試方法和測(cè)試流程。使用FPGA實(shí)現(xiàn)時(shí)域參數(shù)評(píng)估算法和頻域參數(shù)評(píng)估算法,并對(duì)2個(gè)ADC在不同樣本數(shù)條件下進(jìn)行并行測(cè)試。    本研究通過(guò)在FPGA內(nèi)部實(shí)現(xiàn)ADC測(cè)試時(shí)域算法和頻域算法相結(jié)合的方法來(lái)搭建測(cè)試系統(tǒng),完成了音頻編解碼器WM8731L的控制模式接口、音頻數(shù)據(jù)接口、ADC測(cè)試時(shí)域算法和頻域算法的FPGA實(shí)現(xiàn)。整個(gè)測(cè)試系統(tǒng)使用Angilent33220A任意信號(hào)發(fā)生器提供模擬激勵(lì)信號(hào),共用一個(gè)FPGA內(nèi)部實(shí)現(xiàn)的采樣時(shí)鐘控制模塊。并行測(cè)試系統(tǒng)將WM8731.L片內(nèi)的兩個(gè)獨(dú)立ADC的串行輸出數(shù)據(jù)分流成左右兩通道,并對(duì)其進(jìn)行串并轉(zhuǎn)換。然后對(duì)左右兩個(gè)通道分別配置一個(gè)FFT算法模塊和時(shí)域算法模塊,并行地實(shí)現(xiàn)了ADC參數(shù)的評(píng)估算法。在樣本數(shù)分別為128和4096的實(shí)驗(yàn)條件下,對(duì)WM8731L片內(nèi)2個(gè)被測(cè).ADC并行地進(jìn)行參數(shù)評(píng)估,被測(cè)參數(shù)包括增益GAIN、偏移量OFFSET、信噪比SNR、信號(hào)與噪聲諧波失真比SINAD、總諧波失真THD等5個(gè)常用參數(shù)。實(shí)驗(yàn)結(jié)果表明,通過(guò)在FPGA內(nèi)配置2個(gè)獨(dú)立的參數(shù)計(jì)算模塊,可并行地實(shí)現(xiàn)對(duì)2個(gè)相同ADC的參數(shù)評(píng)估,減小單個(gè)ADC的平均測(cè)試時(shí)間。FPGA片內(nèi)實(shí)時(shí)評(píng)估算法的實(shí)現(xiàn)節(jié)省了測(cè)試樣本傳輸至自動(dòng)測(cè)試機(jī)PC端的時(shí)間。而且只需將HDL代碼多次復(fù)制,就可實(shí)現(xiàn)多個(gè)被測(cè)ADC在同一時(shí)刻并行地被評(píng)估,配置靈活。基于FPGA的ADC并行測(cè)試方法易于實(shí)現(xiàn),具有可行性,但由于噪聲的影響,測(cè)試精度有待進(jìn)一步提高。該方法可用于自動(dòng)測(cè)試機(jī)的混合信號(hào)選項(xiàng)卡或測(cè)試子系統(tǒng)。

    標(biāo)簽: FPGA ADC 并行測(cè)試 方法研究

    上傳時(shí)間: 2013-06-07

    上傳用戶:gps6888

主站蜘蛛池模板: 新兴县| 辽宁省| 集贤县| 乌拉特前旗| 襄汾县| 临湘市| 乌拉特后旗| 定南县| 盈江县| 长白| 沛县| 旬邑县| 常德市| 新绛县| 石城县| 察隅县| 礼泉县| 安远县| 泊头市| 定安县| 昆山市| 合水县| 金山区| 略阳县| 博野县| 铜鼓县| 克拉玛依市| 高雄市| 曲周县| 石河子市| 日喀则市| 西城区| 霍州市| 余江县| 济宁市| 攀枝花市| 湘潭县| 东兰县| 中江县| 崇仁县| 朝阳区|