亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

定時(shí)(shí)插座

  • 異步電機(jī)無速度傳感器矢量控制系統(tǒng)研究.rar

    異步電機(jī)無速度傳感器矢量控制技術(shù)提高了交流傳動系統(tǒng)的可靠性,降低了系統(tǒng)的實(shí)現(xiàn)成本。準(zhǔn)確辨識電機(jī)轉(zhuǎn)速是實(shí)現(xiàn)無速度傳感器矢量控制的關(guān)鍵。 本文對無速度傳感器矢量控制系統(tǒng)進(jìn)行了研究,建立了異步電動機(jī)無速度傳感器電壓解耦矢量控制系統(tǒng)和基于模型參考自適應(yīng)(MRAS)的無速度傳感器矢量控制系統(tǒng)。基于MRAS的無速度傳感器矢量控制系統(tǒng)利用電動機(jī)定子電壓方程和電流方程得到電動機(jī)轉(zhuǎn)速的模型參考自適應(yīng)辨識算法,在此基礎(chǔ)上建立了一個(gè)改進(jìn)的變參數(shù)MRAS速度辨識數(shù)學(xué)模型,并利用Matlab軟件對基于該速度辨識模型的無速度傳感器異步電動機(jī)矢量控制系統(tǒng)在不同的情況下進(jìn)行了詳細(xì)的仿真研究。仿真結(jié)果驗(yàn)證了該改進(jìn)的變參數(shù)MRAS速度辨識模型具有令人滿意的辨識精度和動態(tài)性能。 基于MRAS的轉(zhuǎn)速估算理論從本質(zhì)上來說屬于基于電機(jī)理想模型的轉(zhuǎn)速估算方案,該方法依賴于電機(jī)參數(shù),而電機(jī)參數(shù)在電機(jī)運(yùn)動過程中變化很大,因而給出了對電機(jī)的一些定、轉(zhuǎn)子參數(shù)進(jìn)行實(shí)時(shí)辨識方法,以保持系統(tǒng)的動、靜態(tài)性能。 在傳統(tǒng)型模型參考自適應(yīng)系統(tǒng)基礎(chǔ)上,將系統(tǒng)中原有的自適應(yīng)調(diào)節(jié)機(jī)構(gòu)用一個(gè)具有在線學(xué)習(xí)能力的人工神經(jīng)網(wǎng)絡(luò)取代,提出一種基于神經(jīng)網(wǎng)絡(luò)的異步電機(jī)轉(zhuǎn)速估計(jì)方法,并給出了速度估計(jì)器的神經(jīng)網(wǎng)絡(luò)結(jié)構(gòu)和學(xué)習(xí)算法。最后對基于神經(jīng)網(wǎng)絡(luò)轉(zhuǎn)速估計(jì)的異步電機(jī)矢量控制系統(tǒng)進(jìn)行了仿真,結(jié)果表明該系統(tǒng)具有良好的性能。 簡單介紹了基于DSP的異步電機(jī)無速度傳感器矢量控制系統(tǒng)的硬件結(jié)構(gòu)以及軟件系統(tǒng)的設(shè)計(jì)。

    標(biāo)簽: 異步電機(jī) 速度傳感器 矢量控制

    上傳時(shí)間: 2013-05-30

    上傳用戶:hakim

  • 電流型高電壓隔離開關(guān)電源.rar

    本課題為電流型高電壓隔離電源,它是基于交流電流母線的分布式系統(tǒng),能夠整定短路電流,適應(yīng)高電壓工作環(huán)境的隔離電源。本論文介紹了該課題的應(yīng)用場合,簡要介紹了分布式系統(tǒng)的種類及各自優(yōu)勢,以及已有的電流型副邊穩(wěn)壓電路相關(guān)的研究成果,并在此基礎(chǔ)上提出了本課題的研究目標(biāo)。 本篇論文主要針對課題方案的三個(gè)方面進(jìn)行論述,分別闡述如下: 一,母線電流產(chǎn)生系統(tǒng)與電流型副邊開關(guān)電路的匹配問題,包括各部分電路的功能介紹、電流型副邊開關(guān)電路的小信號等效電路的建模、高電壓隔離變壓器及磁元件的選擇; 二,模塊體積小型化有利于高壓部件的設(shè)計(jì)安裝和EMS防護(hù)。為了省去體積較大的輔助電源部分,本課題采用了副邊電路自供電的方式。在低壓自供電方式下,利用比較器、TLA31等器件產(chǎn)生多路同步三角波以及開關(guān)驅(qū)動PWM脈沖。對自供電方式下的三角波振蕩器進(jìn)行比較,并對三角波振蕩器電路模塊進(jìn)行了建模以及系統(tǒng)反饋補(bǔ)償; 三,在本方案中實(shí)現(xiàn)了電流源拓?fù)涞耐秸骷夹g(shù),利用PMOS管替代續(xù)流二極管,減小了電路的損耗、散熱器的使用以及模塊的體積。 本篇論文對本課題設(shè)計(jì)的核心部分進(jìn)行了比較詳細(xì)的介紹和分析,具體的參數(shù)計(jì)算方法也一一列出。最終,論文以研究目標(biāo)為方向,通過一系列的改進(jìn)措施,基本實(shí)現(xiàn)了課題要求。

    標(biāo)簽: 電流型 高電壓 隔離開關(guān)

    上傳時(shí)間: 2013-06-24

    上傳用戶:wmwai1314

  • 基于先進(jìn)控制方法的永磁同步電機(jī)性能優(yōu)化.rar

    在實(shí)際應(yīng)用中,對永磁同步電機(jī)控制精度的要求越來越高。尤其是在機(jī)器人、航空航天、精密電子儀器等對電機(jī)性能要求較高的領(lǐng)域,系統(tǒng)的快速性、穩(wěn)定性和魯棒性能好壞成為決定永磁同步電機(jī)性能優(yōu)劣的重要指標(biāo)。傳統(tǒng)電機(jī)系統(tǒng)通常采用PID控制,其本質(zhì)上是一種線性控制,若被控對象具有非線性特性或有參變量發(fā)生變化,會使得線性常參數(shù)的PID控制器無法保持設(shè)計(jì)時(shí)的性能指標(biāo);在確定PID參數(shù)的過程中,參數(shù)整定值是具有一定局域性的優(yōu)化值,并不是全局最優(yōu)值。實(shí)際電機(jī)系統(tǒng)具有非線性、參數(shù)時(shí)變及建模過程復(fù)雜等特點(diǎn),因此常規(guī)PID控制難以從根本上解決動態(tài)品質(zhì)與穩(wěn)態(tài)精度的矛盾。永磁同步電機(jī)是典型的多變量、參數(shù)時(shí)變的非線性控制對象。先進(jìn)控制方法(諸如智能控制、優(yōu)化算法等)研究應(yīng)用的發(fā)展與深入,為控制復(fù)雜的永磁同步電機(jī)系統(tǒng)開辟了嶄新的途徑。由于先進(jìn)控制方法擺脫了對控制對象模型的依賴,能夠在處理不精確性和不確定性問題中有可處理性、魯棒性,因而將其引入永磁同步電機(jī)控制已成為一個(gè)必然的趨勢。本文根據(jù)系統(tǒng)實(shí)現(xiàn)目標(biāo)的不同,選取相應(yīng)的先進(jìn)控制方法,并與PID控制相結(jié)合,對永磁同步電機(jī)各方面性能進(jìn)行有針對性的優(yōu)化,最終使其控制精度得到顯著的提高。為達(dá)到對永磁同步電機(jī)進(jìn)行性能優(yōu)化的研究目的,文中首先探討了正弦波永磁同步電機(jī)和方波永磁同步電機(jī)的運(yùn)行特點(diǎn)及控制機(jī)理,通過建立數(shù)學(xué)模型,對相應(yīng)的控制系統(tǒng)進(jìn)行了整體分析。針對永磁同步電機(jī)非線性、強(qiáng)耦合的特點(diǎn),設(shè)計(jì)了矢量控制方式下的永磁同步電機(jī)閉環(huán)反饋控制系統(tǒng)。結(jié)合常規(guī)PID控制,將模糊控制、遺傳算法、神經(jīng)網(wǎng)絡(luò)和人工免疫等多種先進(jìn)控制方法應(yīng)用于永磁同步電機(jī)調(diào)速系統(tǒng)、伺服系統(tǒng)和同步傳動系統(tǒng)的控制器設(shè)計(jì)中,以滿足不同控制系統(tǒng)對電機(jī)動、靜態(tài)性能的要求以及對調(diào)速性能或跟隨性能的側(cè)重。實(shí)驗(yàn)結(jié)果表明,采用先進(jìn)控制方法的永磁同步電機(jī)具有較好的動態(tài)性能、抗擾動能力以及較強(qiáng)的魯棒性能;與傳統(tǒng)PID控制相比,系統(tǒng)的控制精度得到了明顯提高。研究結(jié)果驗(yàn)證了先進(jìn)控制方法應(yīng)用于永磁同步電機(jī)性能優(yōu)化的有效性和實(shí)用性。

    標(biāo)簽: 先進(jìn)控制 永磁同步電機(jī) 性能優(yōu)化

    上傳時(shí)間: 2013-04-24

    上傳用戶:shinesyh

  • Protel99SE常規(guī)教程(圖片教程).rar

    PROTEL99SE常規(guī)教程(圖片教程) 5天(每天2小時(shí)),你就可以搞定PROTEL99SE的常規(guī)操作。 課程介紹: 圖片教程的第1天: 學(xué)會自己畫簡單的SCH文件 第1課:新建一個(gè)*.DDB,新建一個(gè)SCH文件,并且添加畫SCH要用到的零件庫>> 第2課:利用添加好的零件庫,進(jìn)行畫第一個(gè)可以自動布線的原理圖>> 課后補(bǔ)充:SCH中一些必須要避免的錯(cuò)誤! 圖片教程的第2天: 學(xué)會從SCH到PCB的轉(zhuǎn)變,并且進(jìn)行自動布線 第一課:建立一個(gè)PCB文件,并且添加自動布線所必需的封裝庫 第二課:把前面的SCH文件變成PCB板 第三課: 對PCB進(jìn)行自動布線 圖片教程的第3天: 學(xué)會自己做SCH零件。說明:SCH零件庫用來畫圖和自動布線 第一課:做一個(gè)SCH里面常要用到的電阻零件 圖片教程的第4天: 學(xué)會自己做PCB零件封裝 第一課:做一個(gè)屬于自己的PCB零件封裝 課后補(bǔ)充:PCB中一些必須要避免的錯(cuò)誤! 布線方面的高級設(shè)置:自動布線和手動布線方面的高級設(shè)置問題 圖片教程的第5天: 一些高級的常用技巧 一、SCH中的一些常用技巧 SCH的一些高級設(shè)置和常用技巧 二、PCB的一些高級設(shè)置和常用技巧 在PCB中,如何校驗(yàn)和查看PCB單個(gè)的網(wǎng)絡(luò)連接情況 在PCB中給PCB補(bǔ)淚滴的具體操作 在PCB中給PCB做覆銅的具體操作 在PCB中如何打印出中空的焊盤(這個(gè)功能對于熱轉(zhuǎn)印制板比較有用) 在PCB中如何找到我們要找的封裝 如何在PCB文件中加上漂亮的漢字 附件:PROTEL99SE 安裝 License 5天(每天2小時(shí)),你就可以搞定PROTEL99SE的常規(guī)操作。

    標(biāo)簽: Protel 教程 99

    上傳時(shí)間: 2013-05-24

    上傳用戶:lgd57115700

  • 華為PCB標(biāo)準(zhǔn).rar

    印制電路板(PCB)設(shè)計(jì)規(guī)范 本規(guī)范歸定了華為公司PCB設(shè)計(jì)的流程和設(shè)計(jì)原則,主要目的是為PCB設(shè)計(jì)者提供必須遵循的規(guī)則和約定。

    標(biāo)簽: PCB 華為 標(biāo)準(zhǔn)

    上傳時(shí)間: 2013-04-24

    上傳用戶:huangzchytems

  • 數(shù)字邏輯電路的ASIC設(shè)計(jì).pdf.rar

    書名:數(shù)字邏輯電路的ASIC設(shè)計(jì)/實(shí)用電子電路設(shè)計(jì)叢書 作者:(日)小林芳直 著,蔣民 譯,趙寶瑛 校 出版社:科學(xué)出版社 原價(jià):30.00 出版日期:2004-9-1 ISBN:9787030133960 字?jǐn)?shù):348000 頁數(shù):293 印次: 版次:1 紙張:膠版紙 開本: 商品標(biāo)識:8901735 編輯推薦 -------------------------------------------------------------------------------- 內(nèi)容提要 -------------------------------------------------------------------------------- 本書是“實(shí)用電子電路設(shè)計(jì)叢書”之一。本書以實(shí)現(xiàn)高速高可靠性的數(shù)字系統(tǒng)設(shè)計(jì)為目標(biāo),以完全同步式電路為基礎(chǔ),從技術(shù)實(shí)現(xiàn)的角度介紹ASIC邏輯電路設(shè)計(jì)技術(shù)。內(nèi)容包括:邏輯門電路、邏輯壓縮、組合電路、Johnson計(jì)數(shù)器、定序器設(shè)計(jì)及應(yīng)用等,并介紹了實(shí)現(xiàn)最佳設(shè)計(jì)的各種工程設(shè)計(jì)方法。 本書可供信息工程、電子工程、微電子技術(shù)、計(jì)算技術(shù)、控制工程等領(lǐng)域的高等院校師生及工程技術(shù)人員、研制開發(fā)人員學(xué)習(xí)參考。 目錄 -------------------------------------------------------------------------------- 第1章 ASIC=同步式設(shè)計(jì)=更高可靠性設(shè)計(jì)方法的實(shí)現(xiàn) 1.1 面向高性能系統(tǒng)的設(shè)計(jì) 1.2 同步電路的不足 1.3 同步電路設(shè)計(jì) 1.4 ASIC機(jī)能設(shè)計(jì)方法有待思考的地方 第2章 邏輯門電路詳解 2.1 邏輯門電路的最基本的知識 2.2 加法電路及其構(gòu)成方法 2.3 其他輸入信號為3位的邏輯單元 2.4 復(fù)合邏輯門電路的調(diào)整 第3章 邏輯壓縮與奎恩·麥克拉斯基法 3.1 除去玻色項(xiàng)的方法 3.2 奎恩·麥克拉斯基法 第4章 組合電路設(shè)計(jì) 4.1 選擇器、解碼器、編碼器 4.2 比較和運(yùn)算電路的設(shè)計(jì) 第5章 計(jì)數(shù)器電路的設(shè)計(jì) 5.1 計(jì)數(shù)器設(shè)計(jì)的基礎(chǔ) 5.2 各種各樣的計(jì)數(shù)器設(shè)計(jì) 5.3 LFSR(M系列發(fā)生器)的設(shè)計(jì) 第6章 江遜計(jì)數(shù)器 6.1 設(shè)計(jì)高可靠性的江遜計(jì)數(shù)器 6.2 沖刷順序的組成 第7章 定序器設(shè)計(jì) 7.1 定序器電路設(shè)計(jì)的基礎(chǔ)知識 7.2 把江遜計(jì)數(shù)器制作成狀態(tài)機(jī) 7.3 一比特?zé)嵛粻顟B(tài)機(jī)與江遜狀態(tài)機(jī) 7.4 跳躍動作的設(shè)計(jì) 第8章 定序器的高可靠化技術(shù) 8.1 高可靠性定序器概述 8.2 關(guān)注高可靠性江遜狀態(tài)機(jī) 第9章 定序器的應(yīng)用設(shè)計(jì) 9.1 軟件處理與硬件處理 9.2 自動扶梯的設(shè)計(jì) 9.3 信號機(jī)的設(shè)計(jì) 9.4 數(shù)碼存錢箱的設(shè)計(jì) 9.5 數(shù)字鎖相環(huán)的設(shè)計(jì) 第10章 實(shí)現(xiàn)最佳設(shè)計(jì)的方法 10.1 如何杜絕運(yùn)行錯(cuò)誤的產(chǎn)生 10.2 16位乘法器的電路整定 10.3 冒泡分類器(bubble sorter)的電路設(shè)定 參考文獻(xiàn)

    標(biāo)簽: ASIC 數(shù)字邏輯電路

    上傳時(shí)間: 2013-06-15

    上傳用戶:龍飛艇

  • 基于FPGA的浮點(diǎn)運(yùn)算器設(shè)計(jì).rar

    隨著電子工業(yè)應(yīng)用領(lǐng)域需求的增長,要實(shí)現(xiàn)復(fù)雜程度較高的數(shù)字電子系統(tǒng),對數(shù)據(jù)處理能力提出越來越高的要求。定點(diǎn)運(yùn)算已經(jīng)很難滿足高性能數(shù)字系統(tǒng)的需要,而浮點(diǎn)數(shù)相對于定點(diǎn)數(shù),具有表述范圍寬,有效精度高等優(yōu)點(diǎn),在航空航天、遙感、機(jī)器人技術(shù)以及涉及指數(shù)運(yùn)算和信號處理等領(lǐng)域有著廣泛的應(yīng)用。對浮點(diǎn)運(yùn)算的要求主要體現(xiàn)在兩個(gè)方面:一是速度,即如何快速有效的完成浮點(diǎn)運(yùn)算;二是精度,即浮點(diǎn)運(yùn)算能夠提供多少位的有效數(shù)字。 計(jì)算機(jī)性價(jià)比的提高以及可編程邏輯器件的出現(xiàn),對傳統(tǒng)的數(shù)字電子系統(tǒng)設(shè)計(jì)方法進(jìn)行了變革。FPGA(Field Programmable Gate Array,現(xiàn)場可編程門陣列)讓設(shè)計(jì)師通過設(shè)計(jì)芯片來實(shí)現(xiàn)電子系統(tǒng)的功能,將傳統(tǒng)的固件選用及電路板設(shè)計(jì)工作放在芯片設(shè)計(jì)中進(jìn)行。FPGA可以完成極其復(fù)雜的時(shí)序與組合邏輯電路功能,適用于高速、高密度,如運(yùn)算器、數(shù)字濾波器、二維卷積器等具有復(fù)雜算法的邏輯單元和信號處理單元的邏輯設(shè)計(jì)領(lǐng)域。 鑒于FPGA技術(shù)的特點(diǎn)和浮點(diǎn)運(yùn)算的廣泛應(yīng)用,本文基于FPGA將浮點(diǎn)運(yùn)算結(jié)合實(shí)際應(yīng)用設(shè)計(jì)一個(gè)觸摸式浮點(diǎn)計(jì)算器,主要目的是通過VHDL語言編程來實(shí)現(xiàn)浮點(diǎn)數(shù)的加減、乘除和開方等基本運(yùn)算功能。 (1)給出系統(tǒng)的整體框架設(shè)計(jì)和各模塊的實(shí)現(xiàn),包括芯片的選擇、各模塊之間的時(shí)序以及控制、每個(gè)運(yùn)算模塊詳細(xì)的工作原理和算法設(shè)計(jì)流程; (2)通過VHDL語言編程來實(shí)現(xiàn)浮點(diǎn)數(shù)的加減、乘除和開方等基本運(yùn)算功能; (3)在Xilinx ISE環(huán)境下,對系統(tǒng)的主要模塊進(jìn)行開發(fā)設(shè)計(jì)及功能仿真,驗(yàn)證了基于FPGA的浮點(diǎn)運(yùn)算。

    標(biāo)簽: FPGA 浮點(diǎn)運(yùn)算器

    上傳時(shí)間: 2013-04-24

    上傳用戶:咔樂塢

  • LTE系統(tǒng)中基帶DAGC的應(yīng)用研究及FPGA實(shí)現(xiàn).rar

    當(dāng)今,移動通信正處于向第四代通信系統(tǒng)發(fā)展的階段,OFDM技術(shù)作為第四代數(shù)字移動通信(4G)系統(tǒng)的關(guān)鍵技術(shù)之一,被包括LTE在內(nèi)的眾多準(zhǔn)4G協(xié)議所采用。IDFT/DFT作為OFDM系統(tǒng)中的關(guān)鍵功能模塊,其精度對基帶解調(diào)性能產(chǎn)生著重大的影響,尤其對LTE上行所采用的SC_FDMA更是如此。為了使定點(diǎn)化IDFT/DFT達(dá)到較好的性能,本文采用數(shù)字自動增益控制(DAGC)技術(shù),以解決過大輸入信號動態(tài)范圍所造成的IDFT/DFT輸出信噪比(SNR)惡化問題。 首先,本文簡單介紹了較為成熟的AAGC(模擬AGC)技術(shù),并重點(diǎn)關(guān)注近年來為了改善其性能而興起的數(shù)字化AGC技術(shù),它們主要用于壓縮ADC輸入動態(tài)范圍以防止其飽和。針對基帶處理中具有累加特性的定點(diǎn)化IDFT/DFT技術(shù),進(jìn)一步分析了AAGC技術(shù)和基帶DAGC在實(shí)施對象,實(shí)現(xiàn)方法等上的異同點(diǎn),指出了基帶DAGC的必要性。 其次,根據(jù)LTE協(xié)議,搭建了從調(diào)制到解調(diào)的基帶PUSCH處理鏈路,并針對基于DFT的信道估計(jì)方法的缺點(diǎn),使用簡單的兩點(diǎn)替換實(shí)現(xiàn)了優(yōu)化,通過高斯信道下的MATLAB仿真,證明其可以達(dá)到理想效果。仿真結(jié)果還表明,在不考慮同步問題的高斯信道下,本文所搭建的基帶處理鏈路,采用64QAM進(jìn)行調(diào)制,也能達(dá)到在SNR高于17dB時(shí),硬判譯碼結(jié)果為極低誤碼率(BER)的效果。 再次,在所搭建鏈路的基礎(chǔ)上,通過理論分析和MATLAB仿真,證明了包括時(shí)域和頻域DAGC在內(nèi)的基帶DAGC具有穩(wěn)定接收鏈路解調(diào)性能的作用。同時(shí),通過對幾種DAGC算法的比較后,得到的一套適用于實(shí)現(xiàn)的基帶DAGC算法,可以使IDFT/DFT的輸出SNR處于最佳范圍,從而滿足LTE系統(tǒng)基帶解調(diào)的要求。針對時(shí)域和頻域DAGC的差異,分別選定移位和加法,以及查表的方式進(jìn)行基帶DAGC算法的實(shí)現(xiàn)。 最后,本文對選定的基帶DAGC算法進(jìn)行了FPGA設(shè)計(jì),仿真、綜合和上板結(jié)果說明,時(shí)域和頻域DAGC實(shí)現(xiàn)方法占用資源較少,容易進(jìn)行集成,能夠達(dá)到的最高工作頻率較高,完全滿足基帶處理的速率要求,可以流水處理每一個(gè)IQ數(shù)據(jù),使之滿足基帶解調(diào)性能。

    標(biāo)簽: DAGC FPGA LTE

    上傳時(shí)間: 2013-05-17

    上傳用戶:laozhanshi111

  • 簡單的耳機(jī)放大器輕松搞定.rar

    教你制作簡單的耳機(jī)功放電路,可以推動較高阻抗的耳塞。

    標(biāo)簽: 耳機(jī)放大器

    上傳時(shí)間: 2013-07-17

    上傳用戶:liglechongchong

  • 基于FPGA的永磁同步電機(jī)控制器的研究.rar

    隨著電力電子技術(shù)、微處理器技術(shù)、控制理論及永磁材料等技術(shù)的快速發(fā)展,以永磁同步電機(jī)作為控制對象的傳動領(lǐng)域得到了越來越廣泛的關(guān)注,隨著FPGA的技術(shù)的普及和廣泛應(yīng)用,使得各種先進(jìn)的控制算法得以實(shí)現(xiàn),于是數(shù)字化、智能化的永磁交流控制器成為必然的發(fā)展趨勢和當(dāng)前的研究熱點(diǎn)。本文的主要工作就是圍繞數(shù)字化的永磁同步電機(jī)控制器研究來展開。首先深入研究了永磁同步電機(jī)的數(shù)學(xué)建模方法及電機(jī)控制策略問題。在對永磁同步電機(jī)的數(shù)學(xué)模型進(jìn)行了推導(dǎo)的基礎(chǔ)上,在PSIM仿真軟件中建立了永磁同步電機(jī)的電機(jī)模型,提出了一種永磁同步電機(jī)傳統(tǒng)控制系統(tǒng)仿真建模的新方法。其次對常用的數(shù)字脈寬調(diào)制方法進(jìn)行了數(shù)學(xué)推導(dǎo),并對滑模控制理論和矢量控制進(jìn)行了深入的研究分析,將滑模變結(jié)構(gòu)控制應(yīng)用于永磁同步電機(jī)的調(diào)速系統(tǒng)中,改善了傳統(tǒng)PI控制器參數(shù)整定繁瑣、系統(tǒng)魯棒性差的缺點(diǎn),仿真結(jié)果驗(yàn)證了該系統(tǒng)設(shè)計(jì)方案的優(yōu)越性。最后在永磁同步電機(jī)建模仿真的基礎(chǔ)上,根據(jù)永磁同步電機(jī)控制器的設(shè)計(jì)要求及FPGA的特點(diǎn),提出永磁同步電機(jī)控制器的的設(shè)計(jì)方案。按照FPGA模塊化設(shè)計(jì)思想,將整個(gè)系統(tǒng)進(jìn)行了合理的劃分,分別對SVPWM、Park變換、SMC、反饋速度測量等重要模塊的FPGA硬件實(shí)現(xiàn)算法進(jìn)行了深入的研究。各模塊在Modelsim平臺上完成功能仿真后并下載到Spartan-3E開發(fā)板上完成硬件驗(yàn)證,驗(yàn)證結(jié)果表明:永磁同步電機(jī)在低速和高速時(shí)都能穩(wěn)定運(yùn)行,從而證實(shí)了本設(shè)計(jì)方案的可行性。

    標(biāo)簽: FPGA 永磁同步 電機(jī)控制器

    上傳時(shí)間: 2013-04-24

    上傳用戶:wff

主站蜘蛛池模板: 四川省| 固原市| 当涂县| 滦平县| 张家口市| 宜都市| 重庆市| 桃园市| 武宁县| 茌平县| 陆丰市| 裕民县| 高陵县| 房产| 盖州市| 偃师市| 乃东县| 金平| 尚志市| 玉龙| 岳池县| 汝南县| 普宁市| 尤溪县| 莫力| 霍州市| 桑日县| 鄂尔多斯市| 贞丰县| 南通市| 尉氏县| 磐安县| 武穴市| 麟游县| 湘潭县| 岱山县| 长阳| 凤山县| 兴城市| 大竹县| 泰和县|