亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專(zhuān)輯| 精品軟件
登錄| 注冊(cè)

太陽(yáng)能電池板

  • 基于FPGA的目標(biāo)跟蹤系統(tǒng)設(shè)計(jì)與研究

    隨著電子技術(shù)的快速發(fā)展,計(jì)算機(jī)的性能得到了極大的提高,使得利用計(jì)算機(jī)實(shí)現(xiàn)人類(lèi)的視覺(jué)功能成為目前計(jì)算機(jī)領(lǐng)域中最熱門(mén)的課題之一。基于視頻的目標(biāo)檢測(cè)與跟蹤技術(shù)是計(jì)算機(jī)視覺(jué)領(lǐng)域中最主要的研究方向之一,它是智能監(jiān)控、人機(jī)交互、移動(dòng)機(jī)器人視覺(jué)導(dǎo)航、工業(yè)機(jī)器人手眼系統(tǒng)等應(yīng)用的基礎(chǔ)和關(guān)鍵技術(shù)。在科學(xué)研究和工程應(yīng)用上都有十分誘人的前景。    論文提出了以FPGA為核心的思想,設(shè)計(jì)出一套應(yīng)用于背景靜止視頻序列的動(dòng)態(tài)目標(biāo)檢測(cè)與跟蹤系統(tǒng)。通過(guò)位置固定的攝像頭監(jiān)控某一區(qū)域,分析攝像頭采集到的動(dòng)態(tài)視頻序列,計(jì)算出目標(biāo)的運(yùn)動(dòng)參數(shù)。與傳統(tǒng)的基于PC機(jī)的視頻動(dòng)態(tài)目標(biāo)跟蹤系統(tǒng)相比,適應(yīng)了目標(biāo)跟蹤系統(tǒng)對(duì)圖像處理速度的實(shí)時(shí)性與數(shù)據(jù)帶寬越來(lái)越高的要求,同時(shí)成本較低、設(shè)計(jì)更靈活,而且硬件重構(gòu)性好、處理速度快、系統(tǒng)易于升級(jí)。    論文的主要工作包括:構(gòu)建目運(yùn)動(dòng)標(biāo)跟蹤系統(tǒng)軟件平臺(tái)和硬件平臺(tái)。應(yīng)用MATLAB對(duì)目標(biāo)檢測(cè)算法進(jìn)行仿真分析比較。采用Synplifty Pro、ModelSim和TimingDesigner等各種EDA軟件工具對(duì)系統(tǒng)中各個(gè)層次的模塊進(jìn)行時(shí)序設(shè)計(jì)、代碼編寫(xiě)、仿真驗(yàn)證等。最后使用QuartusⅡ?qū)⒄麄€(gè)系統(tǒng)工程文件綜合、布局布線。在察看時(shí)序報(bào)告無(wú)誤后,將系統(tǒng)配置文件下載至FPGA開(kāi)發(fā)板中。    實(shí)現(xiàn)結(jié)果表明:所設(shè)計(jì)的系統(tǒng)能很好地工作在FPGA中,實(shí)現(xiàn)了設(shè)計(jì)要求,為視覺(jué)智能監(jiān)控打下基礎(chǔ)。

    標(biāo)簽: FPGA 目標(biāo)跟蹤 系統(tǒng)設(shè)計(jì)

    上傳時(shí)間: 2013-08-05

    上傳用戶:亮劍2210

  • MFRC500開(kāi)發(fā)板設(shè)計(jì)資料含源碼

    一份很難得的MFRC500開(kāi)發(fā)板設(shè)計(jì)資料,包括源程序、原理圖、PCB圖,源程序在KEIL環(huán)境下編譯,打開(kāi)壓縮包后直接點(diǎn)擊PRJ文件,即可編譯使用。

    標(biāo)簽: MFRC 500 開(kāi)發(fā)板 設(shè)計(jì)資料

    上傳時(shí)間: 2013-04-24

    上傳用戶:英雄

  • CYCLONE的EP1C6Q240C8開(kāi)發(fā)板原理圖

    ATERA的CYCLONE系列EP1C6Q240C8開(kāi)發(fā)板的原理圖。

    標(biāo)簽: CYCLONE 240C Q240 240

    上傳時(shí)間: 2013-07-26

    上傳用戶:han0097

  • PCB板蛇形走線的作用

    PCB板蛇形走線的作用 PCB板蛇形走線的作用

    標(biāo)簽: PCB 蛇形 線的作用

    上傳時(shí)間: 2013-06-14

    上傳用戶:cee16

  • 應(yīng)用FPGA的高速數(shù)據(jù)采集

    隨著計(jì)算機(jī)技術(shù)的突飛猛進(jìn)以及移動(dòng)通訊技術(shù)在日常生活中的不斷深入,數(shù)據(jù)采集不斷地向多路、高速、智能化的方向發(fā)展。本文針對(duì)此需求,實(shí)現(xiàn)了一種應(yīng)用FPGA的多路、高速的數(shù)據(jù)采集系統(tǒng),從而為測(cè)量?jī)x器提供良好的采集數(shù)據(jù)。    本文設(shè)計(jì)了一種基于AD+FPGA+DSP的多路數(shù)據(jù)采集處理系統(tǒng),針對(duì)此系統(tǒng)設(shè)計(jì)了基于AD9446的模數(shù)轉(zhuǎn)換采集板,再將模數(shù)轉(zhuǎn)換采集板的數(shù)據(jù)傳送至基于FPGA的采集控制模塊進(jìn)行數(shù)據(jù)的壓縮以及緩沖存儲(chǔ),最后由DSP調(diào)入數(shù)據(jù)進(jìn)行數(shù)據(jù)的處理。本文的設(shè)計(jì)主要分為兩部分,一部分為模數(shù)轉(zhuǎn)換采集板的設(shè)計(jì)與調(diào)試,另一部分為采集控制模塊的設(shè)計(jì)與仿真。    經(jīng)設(shè)計(jì)與調(diào)試,模數(shù)轉(zhuǎn)換模塊可為系統(tǒng)提供穩(wěn)定可靠的數(shù)據(jù),能穩(wěn)定工作在百兆的頻率下;采集控制模塊能實(shí)時(shí)地完成數(shù)據(jù)壓縮與數(shù)據(jù)緩沖,并能通過(guò)時(shí)鐘管理模塊來(lái)控制前端AD的采樣,該模塊也能穩(wěn)定工作在百兆的頻率下。該系統(tǒng)為多路、高速的數(shù)據(jù)采集系統(tǒng),并能穩(wěn)定工作,從而能滿足電子測(cè)量?jī)x器的要求。

    標(biāo)簽: FPGA 高速數(shù)據(jù) 采集

    上傳時(shí)間: 2013-05-24

    上傳用戶:chuckbassboy

  • 51開(kāi)發(fā)板原理圖

    51開(kāi)發(fā)板原理圖,可以了解開(kāi)發(fā)板的原理,同時(shí)可以根據(jù)它進(jìn)行仿真。

    標(biāo)簽: 51開(kāi)發(fā)板 原理圖

    上傳時(shí)間: 2013-06-26

    上傳用戶:xiaoxiang

  • FPGA布線算法的研究

    現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)是一種可實(shí)現(xiàn)多層次邏輯器件。基于SRAM的FPGA結(jié)構(gòu)由邏輯單元陣列來(lái)實(shí)現(xiàn)所需要的邏輯函數(shù)。FPGA中,互連線資源是預(yù)先定制的,這些資源是由各種長(zhǎng)度的可分割金屬線,緩沖器和.MOS管實(shí)現(xiàn)的,所以相對(duì)于ASIC中互連線所占用的面積更大。為了節(jié)省芯片面積,一般都采用單個(gè)MOS晶體管來(lái)連接邏輯資源。MOS晶體管的導(dǎo)通電阻可以達(dá)到千歐量級(jí),可分割金屬線段的電阻相對(duì)于MOS管來(lái)說(shuō)是可以忽略的,然而它和地之間的電容達(dá)到了0.1pf[1]。為了評(píng)估FPGA的性能,用HSPICE仿真模型雖可以獲得非常精確的結(jié)果,但是基于此模型需要花費(fèi)太多的時(shí)間。這在基于時(shí)序驅(qū)動(dòng)的工藝映射和布局布線以及靜態(tài)時(shí)序分析中都是不可行的。于是,非常迫切地需要一種快速而精確的模型。 FPGA中連接盒、開(kāi)關(guān)盒都是由MOS管組成的。FPGA中的時(shí)延很大部分取決于互連,而MOS傳輸晶體管在互連中又占了很大的比重。所以對(duì)于MOS管的建模對(duì)FPGA時(shí)延估算有很大的影響意義。對(duì)于MOS管,Muhammad[15]采用導(dǎo)通電阻來(lái)代替MOS管,然后用。Elmore[3]時(shí)延和Rubinstein[4]時(shí)延模型估算互連時(shí)延。Elmore時(shí)延用電路的一階矩來(lái)近似信號(hào)到達(dá)最大值50%時(shí)的時(shí)延,而Rubinstein也是通過(guò)計(jì)算電路的一階矩估算時(shí)延的上下邊界來(lái)估算電路的時(shí)延,然而他們都是用來(lái)計(jì)算RC互連時(shí)延。傳輸管是非線性器件,所以沒(méi)有一個(gè)固定的電阻,這就造成了Elmore時(shí)延和Rubinstein時(shí)延模型的過(guò)于近似的估算,對(duì)整體評(píng)估FPGA的性能帶來(lái)負(fù)面因素。 本論文提出快速而精確的現(xiàn)場(chǎng)可編程門(mén)陣列FPGA中的互連資源MOS傳輸管時(shí)延模型。首先從階躍信號(hào)推導(dǎo)出適合50%時(shí)延的等效電阻模型,然后在斜坡輸入的時(shí)候,給出斜坡輸入時(shí)的時(shí)延模型,并且給出等效電容的計(jì)算方法。結(jié)果驗(yàn)證了我們精確的時(shí)延模型在時(shí)間上的開(kāi)銷(xiāo)少的性能。 在島型FPGA中,單個(gè)傳輸管能夠被用來(lái)作為互連線和互連線之間的連接,或者互連線和管腳之間的連接,如VPR把互連線和管腳作為布線資源,管腳只能單獨(dú)作為輸入或者輸出管腳,以致于它們不是一個(gè)線網(wǎng)的起點(diǎn)就是線網(wǎng)的終點(diǎn)。而這恰恰忽略了管腳實(shí)際在物理上可以作為互連線來(lái)使用的情況(VPR認(rèn)為dogleg現(xiàn)象本身對(duì)性能提高不多)。本論文通過(guò)對(duì)dogleg現(xiàn)象進(jìn)行了探索,并驗(yàn)證了在使用SUBSET開(kāi)關(guān)盒的情況下,dogleg能提高FPGA的布通率。

    標(biāo)簽: FPGA 布線 法的研究

    上傳時(shí)間: 2013-07-24

    上傳用戶:yezhihao

  • 99se四層板

    這是一個(gè)電腦主板的PCB四層板,用99se打開(kāi),畫(huà)四層板的可以借鑒一下!

    標(biāo)簽: 99 se 四層板

    上傳時(shí)間: 2013-04-24

    上傳用戶:caozhizhi

  • OCL功率放大器

    OCL功率放大器即為無(wú)輸出電容功率放大器。采用兩組電源供電,使用了正負(fù)電源,在電壓不太高的情況下,也能獲得比較大的輸出功率,省去了輸出端的耦合電容。使放大器低頻特性得到擴(kuò)展。OCL功放電路也是定壓式輸出電路,其電路由于性能比較好,所以廣泛地應(yīng)用在高保真擴(kuò)音設(shè)備中

    標(biāo)簽: OCL 功率放大器

    上傳時(shí)間: 2013-04-24

    上傳用戶:hull021

  • 三星S3C2410開(kāi)發(fā)板PCB

    三星S3C2410開(kāi)發(fā)板PCB,還不錯(cuò),值得學(xué)習(xí)學(xué)習(xí),有空了您也可以好好欣賞一下哦,希望對(duì)有需要者有所幫助^_^

    標(biāo)簽: S3C2410 PCB 三星 開(kāi)發(fā)板

    上傳時(shí)間: 2013-06-05

    上傳用戶:Avoid98

主站蜘蛛池模板: 合山市| 黑河市| 鹤庆县| 越西县| 阿合奇县| 比如县| 铜川市| 马鞍山市| 尖扎县| 淳安县| 林周县| 龙游县| 乌拉特后旗| 曲水县| 五原县| 阜新市| 饶河县| 长宁区| 香港 | 高密市| 庆元县| 丹寨县| 沐川县| 广南县| 临沭县| 平泉县| 荥经县| 崇义县| 吉木萨尔县| 乐山市| 九台市| 永川市| 观塘区| 莱芜市| 眉山市| 和平县| 普兰县| 永靖县| 丰台区| 侯马市| 静安区|