數(shù)字存儲示波器(DSO)上世紀八十年代開始出現(xiàn),由于當時它的帶寬和分辨率較低,實時性較差,沒有具備模擬示波器的某些特點,因此并沒有受到人們的重視。隨著數(shù)字電路、大規(guī)模集成電路及微處理器技術的發(fā)展,尤其是高速模/數(shù)(A/D)轉(zhuǎn)換器及半導體存儲器(RAM)的發(fā)展,數(shù)字存儲示波器的采樣速率和實時性能得到了很大的提高,在工程測量中,越來越多的工程師用DSO來替代模擬示波器。 本文介紹了一款雙通道采樣速率達1GHz,分辨率為8Bits,實時帶寬為200MHz數(shù)字存儲示波器的研制。通過對具體功能和技術指標的分析,提出了FPGA+ARM架構的技術方案。然后,本文分模塊詳細敘述了整機系統(tǒng)中部分模塊,包括前端高速A/D轉(zhuǎn)換器和FPGA的硬件模塊設計,數(shù)據(jù)處理模塊軟件的設計,以及DSO的GPIB擴展接口邏輯模塊的設計。 本文在分析了傳統(tǒng)DSO架構的基礎上,提出了本系統(tǒng)的設計思想和實現(xiàn)方案。在高速A/D選擇上,國家半導體公司2005年推出的雙通道采樣速率達500MHz高速A/D轉(zhuǎn)換器芯片ADC08D500,利用其雙邊沿采樣模式(DES)實現(xiàn)對單通道1GHz的采樣速率,并且用Xilinx公司Spraten-3E系列FPGA作為數(shù)據(jù)緩沖單元和存儲單元,提高了系統(tǒng)的集成度和穩(wěn)定性。其中,F(xiàn)PGA緩沖單元完成對不同時基情況下多通道數(shù)據(jù)的抽取,處理單元完成對數(shù)據(jù)正弦內(nèi)插的計算,而DSO中其余數(shù)據(jù)處理功能包括數(shù)字濾波和FFT設計在后端的ARM內(nèi)完成。DSO中常用的GPIB接口放在FPGA內(nèi)集成,不僅充分利用了FPGA內(nèi)豐富的邏輯資源,而且降低了整機成本,也減少了電路規(guī)模。 最后,利用ChipscopePro工具對采樣系統(tǒng)進行調(diào)試,并分析了數(shù)據(jù)中的壞數(shù)據(jù)產(chǎn)生的原因,提出了解決方案, 并給出了FPGA接收高速A/D的正確數(shù)據(jù)。
標簽: FPGA 高速實時數(shù) 字存儲 示波器
上傳時間: 2013-07-07
上傳用戶:asdkin
隨著科技的發(fā)展,電子電路的設計正逐漸擺脫傳統(tǒng)的設計模式。可編程邏輯器件及硬件描述語言的出現(xiàn)與發(fā)展從根本上改變了數(shù)字系統(tǒng)設計與實現(xiàn)的技術與方法,越來越多的數(shù)字信號處理系統(tǒng)采用可編程邏輯器件來實現(xiàn)。 數(shù)字濾波技術作為數(shù)字信號處理的基本分支之一,在各種數(shù)字信號處理中起著重要作用,被廣泛應用于很多領域。其中有限長沖激響應(FIR)濾波器,只有零點、系統(tǒng)穩(wěn)定、運算速度快、具有線性相位的特性,設計靈活,在工程實際中獲得廣泛應用。 本文以數(shù)字濾波器的基本理論為依據(jù),通過對現(xiàn)場可編程門陣列(FPGA)內(nèi)部結構的研究,結合軟件工程學中結構化設計思想和硬件描述語言的特點,以9階FIR低通數(shù)字濾波器為例,采用Altera公司的EPIK30TC144-3器件完成了FIR數(shù)字濾波器的軟硬件設計。我們在設計中采用了層次化、模塊化的設計思想,將整個濾波器劃分為多個功能模塊,利用VHDL語言進行了各個功能模塊的設計。 為了使設計的過程和結果更為直觀,文中詳細介紹了核心及外圍硬件電路的設計過程,最終達到了基于FPGA硬件實現(xiàn)參數(shù)化FIR數(shù)字濾波器的目的。實驗測試表明,本論文所設計的基于FPGA的9階FIR低通數(shù)字濾波器基本達到了設計指標。依照此方法,只要修改參數(shù),升級相關硬件,便可以更改濾波器性能,實現(xiàn)高通、帶通FIR數(shù)字濾波器,說明本設計具有普遍指導意義。
上傳時間: 2013-05-24
上傳用戶:1101055045
全球定位系統(tǒng)(GPS)可以向全球用戶提供位置、速度和時間信息,在航空、航天、海上及陸地等諸多領域得到了廣泛的應用,成為一種主要的導航手段。隨著空間定位技術的不斷發(fā)展,空間定位系統(tǒng)必將出現(xiàn)多元化。本文結合計算機技術,以GPS定位系統(tǒng)為例,研究了衛(wèi)星定位技術中的GPS星座模擬器。 本文綜述了衛(wèi)星導航系統(tǒng)的歷史,現(xiàn)狀及發(fā)展的方向,介紹GPS模擬器的研究發(fā)展狀況。詳細研究了GPS衛(wèi)星信號傳輸理論和GPS衛(wèi)星定位原理。在此基礎上,提出GPS模擬器的理論模型和實現(xiàn)方法,研究了GPS星座模擬器的設計思路、組成模塊,分析各個模塊的設計原理。在理論研究和分析的基礎上,提出模擬器的FPGA的設計與實現(xiàn),以FPGA為平臺,用verilog硬件語言實現(xiàn)了衛(wèi)星信號的模擬,詳細研究了基帶模塊的實現(xiàn)方法,包括C/A碼產(chǎn)生模塊,導航電文合成模塊,碼轉(zhuǎn)換模塊。最后通過射頻模塊發(fā)出,完成衛(wèi)星信號的模擬。在信號測試部分,用示波器,頻譜儀,MATLAB程序?qū)δM信號進行了驗證實驗。驗證結果表明,設計滿足要求,達到預想目標。
上傳時間: 2013-05-30
上傳用戶:hoperingcong
隨著多媒體編碼技術的發(fā)展,視頻壓縮標準在很多領域都得到了成功應用,如視頻會議(H.263)、DVD(MPEG-2)、機頂盒(MPEG-2)等等,而網(wǎng)絡帶寬的不斷提升和高效視頻壓縮技術的發(fā)展使人們逐漸把關注的焦點轉(zhuǎn)移到了寬帶網(wǎng)絡數(shù)字電視(IPTV)、流媒體等基于傳輸?shù)臉I(yè)務上來。帶寬的增加為流式媒體的發(fā)展鋪平了道路,而高效的視頻壓縮標準的出臺則是流媒體技術發(fā)展的關鍵。H.264/AVC是由國際電信聯(lián)合會和國際標準化組織共同發(fā)展的下一代視頻壓縮標準之一。新標準中采用了新的視頻壓縮技術,如多模式幀間預測、1/4像素精度預測、整數(shù)DCT變換、變塊尺寸運動補償、基于上下文的二元算術編碼(CABAC)、基于上下文的變長編碼(CAVLC)等等,這些技術的采用大大提高了視頻壓縮的效率,更有利于寬帶網(wǎng)絡數(shù)字電視(IPTV)、流媒體等基于傳輸?shù)臉I(yè)務的實現(xiàn)。 本文主要根據(jù)視頻會議應用的需要對JM8.6代碼進行優(yōu)化,目標是實現(xiàn)基于Baseline的低復雜度的CIF編碼器,并對部分功能模塊進行電路設計。在設計方法上采用自頂向下的設計方法,首先對H.264編碼器的C代碼和算法進行優(yōu)化,并對優(yōu)化后的結果進行測試比較,結果顯示在圖像質(zhì)量沒有明顯降低的情況下,H.264編碼器編碼CIF格式視頻每秒達到15幀以上,滿足了視頻會議應用的實時性要求。然后,以C模型為參考對H.264編碼器的部分功能模塊電路進行設計。采用Verilog HDL實現(xiàn)了這些模塊,并在Quartus Ⅱ中進行了綜合、仿真、驗證。主要完成了Zig-zag掃描和CAVLC模塊的設計,詳細說明模塊的工作原理和過程,然后進行多組的仿真測試,結果與C模型相應部分的結果一致,證明了設計的正確性。
上傳時間: 2013-06-11
上傳用戶:kjgkadjg
本文利用Verilog HDL語言在FPGA上實現(xiàn)IC總線的規(guī)范,又簡要介紹了Quartus Ⅱ設計環(huán)境和設計方法,以及FPGA的設計流程。在此基礎上,重點介紹了I
上傳時間: 2013-04-24
上傳用戶:ajaxmoon
測試儀廣泛應用于國民經(jīng)濟和國防建設的各個領域,是科研和生產(chǎn)不可或缺的重要裝備之一。其工作原理是由信號發(fā)生裝置向被測對象發(fā)送激勵信號,同時由信號采集與處理裝置通過傳感器采集被測對象的響應信號,并送到上位機進行數(shù)據(jù)分析和處理。本文研究采用靈活的現(xiàn)場可編程邏輯陣列FPGA為核心,協(xié)調(diào)整個儀器的運轉(zhuǎn),并采用先進的USB總線技術,將信號發(fā)生、信號采集與處理有機地集成為一體的多功能測試儀。 本文的第一章介紹了測試儀及其研究應用現(xiàn)狀,根據(jù)儀器的成本、便攜性和通用性要求不斷提高的發(fā)展趨勢,提出了本課題的研究任務和關鍵技術; 第二章從硬件和軟件兩個方面討論了測試儀的總體設計方案,并且分別詳述了電源模塊、USB模塊、FPGA模塊、DSP模塊、A/D模塊、D/A模塊這六個功能模塊的硬件設計; 第三章討論了USB模塊相關的軟件設計,其中包含USB固件設計、驅(qū)動程序設計和客戶應用程序設計三個方面的內(nèi)容,詳細論述了各部分軟件的架構和主要功能模塊的實現(xiàn)。 第四章討論了主控器FPGA的設計,是本文的核心部分。先從總體上介紹了FPGA的設計方案,然后從MCU模塊、信號采集模塊、信號發(fā)生模塊三部分具體描述了其實現(xiàn)方式。軟件設計上采用了模塊化的設計思想,使得結構清晰,可讀性強,易于進一步開發(fā);并且靈活的使用了有限狀態(tài)機,大大提高了程序的穩(wěn)定性和運行效率。 第五章介紹了DSP模塊的設計,討論了波形生成的原理及實現(xiàn),并提出了與FPGA接口的方式。 第六章詳細描述了實驗的步驟和結果,分別從單通道采樣和多通道采樣兩方面實驗,驗證了儀器的性能和設計的可行性。
上傳時間: 2013-06-25
上傳用戶:moqi
隨著微電子技術的發(fā)展,國內(nèi)外紅外成像技術也得到了廣泛的應用和研究。各國軍方針對現(xiàn)代戰(zhàn)爭和未來信息戰(zhàn)的新形勢,對熱成像技術提出了更高的要求,希望今后能研制出性能更佳、體積更小、分辨率和靈敏度更高、作用距離更遠、價格更低的紅外成像系統(tǒng)。 CCD 成像系統(tǒng)的關鍵技術是 CCD 器件設計和圖像處理。本課題通過對CCD 圖像處理技術的研究,采用嵌入式 Nios Ⅱ+FPGA 的工作方式,充分發(fā)揮嵌入式 Nios Ⅱ處理器靈活性和 FPGA 處理速度快的優(yōu)點,構建出結構靈活、處理速度高以及功能完善的圖像處理系統(tǒng)。該系統(tǒng)能同時實時實現(xiàn)兩點校正算法、加權濾波算法、對比度增強算法以及疵點補償?shù)榷囗椆δ堋?本系統(tǒng)成功應用于國內(nèi)某研究所研制的目前國內(nèi)最大型面陣 (PtSi 512×512) CCD 焦平面探測器成像組件中,得到了良好的成像效果;同時,由該處理系統(tǒng)構成的 InGaAs 成像組件也處于國內(nèi)領先水平。從長遠來看,該項技術應用于中電 44 所多種成像組件項目的研究中,推動了 PtSi 256×256、PtSi 512×512 焦平面探測器成像組件以及 4096×96TDI CCD 成像組件的工程化應用進程。
上傳時間: 2013-05-22
上傳用戶:元宵漢堡包
隨著科學技術的發(fā)展,指紋識別技術被廣泛應用到各種不同的領域。對于一般的指紋識別系統(tǒng),其設計要求具有很高的實時性和易用性,因此識別算法應該具有較低的復雜度,較快的運算速度,從而滿足實時性的要求。所以有必要根據(jù)不同的識別算法采用不同的實現(xiàn)平臺,使得指紋識別系統(tǒng)具有較高的可靠性、實時性、有效性等性能要求。 SOPC片上可編程系統(tǒng)和嵌入式系統(tǒng)是當前電子設計領域中最熱門的概念。NiosⅡ是Altera.公司開發(fā)的一種采用流水線技術、單指令流的RISC嵌入式處理器軟核,可以將它嵌入到FPGA內(nèi)部,與用戶自定義邏輯組建成一個基于FPGA的片上專用系統(tǒng)。 本文在綜合考慮各種應用情況的基礎上,以網(wǎng)絡技術、數(shù)據(jù)庫技術、指紋識別技術和嵌入式系統(tǒng)技術為理論基礎,提出了一種有效可行的系統(tǒng)架構方案。對指紋識別技術中各個環(huán)節(jié)的算法和原理進行了深入研究,合理的改進了部分指紋識別算法;同時為了提高系統(tǒng)的實時性,采用NiosⅡ嵌入式處理器和FPGA硬件模塊實現(xiàn)指紋圖像處理主要算法。論文主要包括以下幾個方面: 1、對指紋圖像預處理、特征提取和特征匹配算法原理進行闡述,同時改進了指紋圖像的細化算法,提高了算法的性能,并設計了一套實用的指紋特征數(shù)據(jù)結構; 2、針對指紋圖像預處理模塊,包括圖像的歸一化、頻率提取、方向提取以及方向濾波,采用基于FPGA的硬件電路的方式實現(xiàn)。實驗結果表明,在保證系統(tǒng)誤識率較低、可靠性高的基礎上,大大提高了系統(tǒng)的執(zhí)行速度; 3、改變了傳統(tǒng)的單枚指紋識別方法,提出采用多枚指紋唯一標識身份,大大降低了識別系統(tǒng)的誤識率; 4、改進了傳統(tǒng)的基于三角形匹配中獲取基準點的方法,同時結合可變界限盒思想進行指紋特征匹配。 5、結合COM+技術、數(shù)據(jù)庫技術和網(wǎng)絡技術,開發(fā)了后臺指紋特征匹配服務系統(tǒng),實現(xiàn)了嵌入式指紋識別系統(tǒng)同數(shù)據(jù)庫的實時信息交換。 實驗結果表明,本文所提出的系統(tǒng)構架方案有效可行,基于FPGA的自動指紋識別系統(tǒng)在速度、功耗、擴展性等方面具有獨特的優(yōu)勢,擁有廣闊的發(fā)展前景。
標簽: FPGA 嵌入式 指紋識別 系統(tǒng)研究
上傳時間: 2013-04-24
上傳用戶:15528028198
運用Verilog語言來實現(xiàn)在FPGA的中值濾波
上傳時間: 2013-08-04
上傳用戶:yd19890720
隨著計算機技術的突飛猛進以及移動通訊技術在日常生活中的不斷深入,數(shù)據(jù)采集不斷地向多路、高速、智能化的方向發(fā)展。本文針對此需求,實現(xiàn)了一種應用FPGA的多路、高速的數(shù)據(jù)采集系統(tǒng),從而為測量儀器提供良好的采集數(shù)據(jù)。 本文設計了一種基于AD+FPGA+DSP的多路數(shù)據(jù)采集處理系統(tǒng),針對此系統(tǒng)設計了基于AD9446的模數(shù)轉(zhuǎn)換采集板,再將模數(shù)轉(zhuǎn)換采集板的數(shù)據(jù)傳送至基于FPGA的采集控制模塊進行數(shù)據(jù)的壓縮以及緩沖存儲,最后由DSP調(diào)入數(shù)據(jù)進行數(shù)據(jù)的處理。本文的設計主要分為兩部分,一部分為模數(shù)轉(zhuǎn)換采集板的設計與調(diào)試,另一部分為采集控制模塊的設計與仿真。 經(jīng)設計與調(diào)試,模數(shù)轉(zhuǎn)換模塊可為系統(tǒng)提供穩(wěn)定可靠的數(shù)據(jù),能穩(wěn)定工作在百兆的頻率下;采集控制模塊能實時地完成數(shù)據(jù)壓縮與數(shù)據(jù)緩沖,并能通過時鐘管理模塊來控制前端AD的采樣,該模塊也能穩(wěn)定工作在百兆的頻率下。該系統(tǒng)為多路、高速的數(shù)據(jù)采集系統(tǒng),并能穩(wěn)定工作,從而能滿足電子測量儀器的要求。
標簽: FPGA 高速數(shù)據(jù) 采集
上傳時間: 2013-05-24
上傳用戶:chuckbassboy