亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

單片機(jī)之紅外發(fā)(fā)射接受

  • 有機電致發(fā)光顯示器件新型封裝技術(shù)及材料的研究.rar

    有機發(fā)光顯示器件(OrganicLight-EmittingDiodes,OLEDs)作為下一代顯示器倍受關(guān)注,它具有輕、薄、高亮度、快速響應、高清晰度、低電壓、高效率和低成本等優(yōu)點,完全可以媲美CRT、LCD、LED等顯示器件。作為全固化顯示器件,OLED的最大優(yōu)越性是能夠與塑料晶體管技術(shù)相結(jié)合實現(xiàn)柔性顯示,應用前景非常誘人。OLED如此眾多的優(yōu)點和廣闊的商業(yè)前景,吸引了全球眾多研究機構(gòu)和企業(yè)參與其研發(fā)和產(chǎn)業(yè)化。然而,OLED也存在一些問題,特別是在發(fā)光機理、穩(wěn)定性和壽命等方面還需要進一步的研究。要達到這些目標,除了器件的材料,結(jié)構(gòu)設計外,封裝也十分重要。 本論文的主要工作是利用現(xiàn)有的材料,從綠光OLED器件制作工藝、發(fā)光機理,結(jié)構(gòu)和封裝入手,首先,探討了作為陽極的ITO玻璃表面處理工藝和ITO玻璃的光刻工藝。ITO表面的清潔程度嚴重影響著光刻質(zhì)量和器件的最終性能;ITO表面經(jīng)過氧等離子處理后其表面功函數(shù)增大,明顯提高了器件的發(fā)光亮度和發(fā)光效率。 其次,針對光刻、曝光工藝技術(shù)進行了一系列相關(guān)實驗,在光刻工藝中,光刻膠的厚度是影響光刻質(zhì)量的一個重要因素,其厚度在1.2μm左右時,光刻效果理想。研究了OLED器件陰極隔離柱成像過程中的曝光工藝,摸索出了最佳工藝參數(shù)。 然后采用以C545T作為綠光摻雜材料制作器件結(jié)構(gòu)為ITO/CuPc(20nm)/NPB(100nm)/Alq3(80nm):C545T(2.1%摻雜比例)/Alq3(70nm)/LiF(0.5nm)/Al(1,00nm)的綠光OLED器件。最后基于以上器件采用了兩種封裝工藝,實驗一中,在封裝玻璃的四周涂上UV膠,放入手套箱,在氮氣保護氣氛下用紫外冷光源照射1min進行一次封裝,然后取出OLED片,在ITO玻璃和封裝玻璃接口處涂上UV膠,真空下用紫外冷光源照射1min,固化進行二次封裝。實驗二中,在各功能層蒸鍍完成后,又在陰極的外面蒸鍍了一層薄膜封裝層,然后再按實驗一的方法進行封裝。薄膜封裝層的材料分別為硒(Se)、碲(Te)、銻(Sb)。分別對兩種封裝工藝器件的電流-電壓特性、亮度-電壓特性、發(fā)光光譜及壽命等特性進行了測試與討論。通過對比,研究發(fā)現(xiàn)增加薄膜封裝層器件的壽命比未加薄膜封裝層器件壽命都有所延長,其中,Se薄膜封裝層的增加將器件的壽命延長了1.4倍,Te薄膜封裝層的增加將器件的壽命延長了兩倍多,Sb薄膜封裝層的增加將器件的壽命延長了1.3倍,研究還發(fā)現(xiàn)薄膜封裝層基本不影響器件的電流-電壓特性、色坐標等光電性能。最后,分別對三種薄膜封裝層材料硒(Se)、碲(Te)、銻(Sb)進行了研究。

    標簽: 機電 發(fā)光 顯示器件

    上傳時間: 2013-07-11

    上傳用戶:liuwei6419

  • NO1:《Linux內(nèi)核修煉之道》精華版之方法論(完整版).rar

    任橋偉《Linux內(nèi)核修煉之道》精華版連載的最新word版本

    標簽: Linux NO1 內(nèi)核

    上傳時間: 2013-06-10

    上傳用戶:szchen2006

  • 基于FPGA的數(shù)字信號發(fā)生器.rar

    數(shù)字信號發(fā)生器是數(shù)字信號處理中不可缺少的調(diào)試設備。在某工程項目中,為了提供特殊信號,比如雷達信號,就需要設計專用的數(shù)字信號發(fā)生器,用以達到發(fā)送雷達信號的要求。在本文中提出了使用PCI接口的專用數(shù)字信號發(fā)生器方案。 該方案的目標是能夠采錄雷達信號,把信號發(fā)送到主機作為信號文件存儲起來,然后對這個信號文件進行航跡分離,得到需要的航跡信號文件。同時,信號發(fā)生器具有發(fā)送信號的功能,可以把不同形式的信號文件發(fā)送到檢測端口,用于設備調(diào)試。 在本文中系統(tǒng)設計主要分為硬件和軟件兩個方面來介紹: 硬件部分采用了FPGA邏輯設計加上外圍電路來實現(xiàn)的。在硬件設計中,最主要的是FPGA邏輯設計,包括9路主從SPI接口信號的邏輯控制,片外SDRAM的邏輯控制,PCI9054的邏輯控制,以及這些邏輯模塊間信號的同步、發(fā)送和接收。在這個過程中信號的方向是雙向的,所選用的芯片都具有雙向數(shù)據(jù)的功能。 在本文中軟件部分包括驅(qū)動軟件和應用軟件。驅(qū)動軟件采用PLXSDK驅(qū)動開發(fā),通過控制PCI總線完成數(shù)據(jù)的采錄和發(fā)送。應用軟件中包括數(shù)據(jù)提取和數(shù)據(jù)發(fā)送,采用卡爾曼濾波器等方法。 通過實驗證明該方案完全滿足數(shù)據(jù)傳輸?shù)囊螅_到SPI傳輸?shù)乃俣纫?,能夠完成航跡提取,以及數(shù)據(jù)傳輸。

    標簽: FPGA 數(shù)字信號發(fā)生器

    上傳時間: 2013-07-14

    上傳用戶:腳趾頭

  • 實用電子電路設計與調(diào)試.zip

    本書對常用電子電路的設計和調(diào)試方法進行了介紹。其中包括分立元件放大電路,集成運放應用電路,波形產(chǎn)生、轉(zhuǎn)換電路,功放電路,常用光電子器件應用電路,電源電路,數(shù)字電路和單片機應用電路的設計與調(diào)試等。對各種電路的構(gòu)成、各元器件功用作簡要介紹,對每一元器件選擇給出估算公式或經(jīng)驗數(shù)據(jù),使之選擇有依據(jù)。把重點放在集成電路包括單片集成測量放大器、集成光電隔離放大器、集成有源濾波器等集成電路的應用設計上。由簡到繁、由易到難列舉了大量的實用電路設計和綜合應用設計示例。   本書通俗易懂。讀者通過本書的學習,對電子電路設計與調(diào)試有一清晰的思路,培養(yǎng)電子電路設計能力和調(diào)試能力。本書對大、中專電類專業(yè)高年級學生和工程技術(shù)人員是有實用價值的參考書,也可作為高校相關(guān)專業(yè)的教材和課程設計、畢業(yè)設計參考書。

    標簽: zip 實用電子電路 調(diào)試

    上傳時間: 2013-04-24

    上傳用戶:15528028198

  • 基于FPGA的圖像壓縮系統(tǒng)的設計與實現(xiàn).rar

    隨著信息技術(shù)和計算機技術(shù)的飛速發(fā)展,數(shù)字信號處理已經(jīng)逐漸發(fā)展成一門關(guān)鍵的技術(shù)科學。圖像處理作為一種重要的現(xiàn)代技術(shù),己經(jīng)在通信、航空航天、遙感遙測、生物醫(yī)學、軍事、信息安全等領(lǐng)域得到廣泛的應用。圖像處理特別是高分辨率圖像實時處理的實現(xiàn)技術(shù)對相關(guān)領(lǐng)域的發(fā)展具有深遠意義。另外,現(xiàn)場可編程門陣列FPGA和高效率硬件描述語言Verilog HDL的結(jié)合,大大變革了電子系統(tǒng)的設計方法,加速了系統(tǒng)的設計進程,為圖像壓縮系統(tǒng)的實現(xiàn)提供了硬件支持和軟件保障。 本文主要包括以下幾個方面的內(nèi)容: (1)結(jié)合某工程的具體需求,設計了一種基于FPGA的圖像壓縮系統(tǒng),核心硬件選用XILINX公司的Virtex-Ⅱ Pro系列FPGA芯片,存儲器件選用MICRON公司的MT48LC4M16A2SDRAM,圖像壓縮的核心算法選用近無損壓縮算法JPEG-LS。 (2)用Verilog硬件描述語言實現(xiàn)了JPEG-LS標準中的基本算法,為課題組成員進行算法改進提供了有力支持。 (3)用Verilog硬件描述語言設計并實現(xiàn)了SDRAM控制器模塊,使核心壓縮模塊能夠方便靈活地訪問片外存儲器。 (4)構(gòu)建了圖像壓縮系統(tǒng)的測試平臺,對實現(xiàn)的SDRAM控制器模塊和JPEG-LS基本算法模塊進行了軟件仿真測試和硬件測試,驗證了其功能的正確性。

    標簽: FPGA 圖像壓縮系統(tǒng)

    上傳時間: 2013-04-24

    上傳用戶:a3318966

  • USB接口引擎的軟核設計與FPGA兌現(xiàn).rar

    USB(UniversalSerialBus,通用串行總線)是當今消費電子產(chǎn)品和儀器設備中應用最廣的接口協(xié)議之一,然而目前國內(nèi)的USB芯片只有極少數(shù)幾款,產(chǎn)品研究善處于起步階段,絕大部分產(chǎn)品主要由國外的IC設計芯片廠商如Cypress、NEC等一些國際著名公司提供。因而,如果能夠自主開發(fā)設計USB芯片以替代國外同類產(chǎn)品,將會有很好的市場前景和利潤空間。 本論文課題是針對基于FPGA(FieldProgrammableGateArray,現(xiàn)場可編程門陣列器件)的數(shù)字電子產(chǎn)品應用設計一種實際可復用的USB接口引擎軟核。該軟核主要是用于處理USB標準協(xié)議包的通信處理,通過外接MCU(MultipointControlUnit,微控制器)就可以實現(xiàn)完整的USB接口通訊功能。它的功能相當于一些USB引擎的專用芯片如:Philips的PDIUSBD12等,其優(yōu)點是結(jié)構(gòu)簡單、靈活性高、復用設計方便。 功能仿真和綜合測試結(jié)果顯示本論文所設計的接口引擎軟核符合設計要求,并且軟核的性能和市場上同類產(chǎn)品基本一致。本論文的創(chuàng)新之處在于:1、從可配置性角度出發(fā)設計了低速、全速、高速三種可選模式;2、支持最多31個可配置端點;3、采用了可綜合、可移植的RTL(RegisterTransferLevel,寄存器傳輸級)代碼設計規(guī)則,同時也開發(fā)了可綜合的驗證測試代碼;4、完全由硬件實現(xiàn)USB通信功能。

    標簽: FPGA USB 接口

    上傳時間: 2013-07-18

    上傳用戶:JasonC

  • LED電源驅(qū)動器測試解決方案

    發(fā)光二極體(Light Emitting Diode, LED)為半導體發(fā)光之固態(tài)光源。它成為具省電、輕巧、壽命長、環(huán)保(不含汞)等優(yōu)點之新世代照明光源。目前LED已開始應用於液晶顯示

    標簽: LED 電源 方案 驅(qū)動器

    上傳時間: 2013-04-24

    上傳用戶:王慶才

  • EDA技術(shù)培訓與VHDL之實用電路模塊設計

    EDA技術(shù)培訓與VHDL之實用電路模塊設計

    標簽: VHDL EDA 實用電路 模塊設計

    上傳時間: 2013-06-14

    上傳用戶:dancnc

  • 基于DSP/FPGA的多波形數(shù)字脈沖壓縮系統(tǒng)硬件的研究與實現(xiàn)

    現(xiàn)代雷達系統(tǒng)廣泛采用脈沖壓縮技術(shù),用以解決作用距離與分辨能力之間的矛盾。脈沖壓縮是指雷達通過發(fā)射寬脈沖,保證足夠的最大作用距離,而接收時,采用相應的脈沖壓縮法獲得窄脈沖以提高距離分辨率的過程。同時,數(shù)字信號處理技術(shù)的迅猛發(fā)展和廣泛應用,為雷達脈沖壓縮處理的數(shù)字化實現(xiàn)提供了可能。 本文主要研究雷達多波形頻域數(shù)字脈沖壓縮系統(tǒng)的硬件系統(tǒng)實現(xiàn)。在匹配濾波理論的指導下,成功研制了基于FPGAEP1K100QC208-1和4片高性能ADSP21160M的多波形頻域數(shù)字脈沖壓縮系統(tǒng)。該系統(tǒng)可處理時寬在42μs以內(nèi)、帶寬在5MHz以下的線性調(diào)頻信號(LFM),非線性調(diào)頻信號(NLFM)和Taylor四相碼信號,且技術(shù)指標完全滿足實用系統(tǒng)的設計要求。 本文完成的主要工作和創(chuàng)新之處有:(1)基于雙通道模數(shù)轉(zhuǎn)換器AD10242設計高精度數(shù)據(jù)采集電路,為整個脈壓系統(tǒng)的工作提供必要的條件。完成了前端模擬信號輸入電路的優(yōu)化和差分輸入時鐘的產(chǎn)生,以實現(xiàn)高精度采樣。 (2)根據(jù)協(xié)議和脈壓系統(tǒng)的工作要求,以基于FPGAEP1K100QC208完成系統(tǒng)控制,使整個脈壓系統(tǒng)正確穩(wěn)定地工作。同時以該FPGA生成雙口RAM,實現(xiàn)數(shù)據(jù)暫存,以匹配采樣速率和脈壓系統(tǒng)頻率。 (3)設計基于4片高性能ADSP21160M的緊耦合并行處理系統(tǒng),以完成多波形頻域數(shù)字脈沖壓縮的全部運算工作。4片DSP共享外部總線,且各DSP以鏈路口互連,進行數(shù)據(jù)通信。各DSP還使用一個鏈路口連接到接口板DSP,將脈壓結(jié)果送出。 (4)以一片ADSP21160M和一片EP1K100QC208為核心,設計輸出板電路,完成數(shù)據(jù)對齊、求模和數(shù)據(jù)向下一級的輸出,并產(chǎn)生模擬輸出。 (5)調(diào)試并改進處理板和輸出板。

    標簽: FPGA DSP 多波形 壓縮系統(tǒng)

    上傳時間: 2013-06-11

    上傳用戶:qq277541717

  • 基于FPGA的數(shù)據(jù)采集系統(tǒng)的SOPC實現(xiàn)

    本課題完成了基于FPGA的數(shù)據(jù)采集器以及IIC總線的模數(shù)轉(zhuǎn)換器部分、通訊部分的電路設計。其中FPGA采用Xilinx公司Spartan-Ⅱ系列的XC2S100芯片,在芯片中嵌入32位軟處理器MicroBlaze;ⅡC總線的模數(shù)轉(zhuǎn)換采用Microchip公司的MCP3221芯片,通訊部分則在FPGA片內(nèi)用VHDL語言實現(xiàn)。通過上述設計實現(xiàn)了“準單片化”的模擬量和數(shù)字量的數(shù)據(jù)采集和處理。 所設計的數(shù)據(jù)采集器可以和結(jié)構(gòu)類似的上位機通訊,本課題完成了在上位機中用VHDL語言實現(xiàn)的通信電路模塊。通過上述兩部分工作,將微處理器、數(shù)據(jù)存儲器、程序存儲器等數(shù)字邏輯電路均集成在同一個FPGA內(nèi)部,形成一個可編程的片上系統(tǒng)。FPGA片外僅為模擬器件和開關(guān)量驅(qū)動芯片。FPGA內(nèi)部的硬件電路采用VHDL語言編寫;MCU軟核工作所需要的程序采用C語言編寫。多臺數(shù)據(jù)采集器與服務器構(gòu)成數(shù)據(jù)采集系統(tǒng)。服務器端軟件用VB開發(fā),既可以將實時采集的數(shù)據(jù)以數(shù)字方式顯示,也可以用更加直觀的曲線方式顯示。 由于數(shù)據(jù)采集器是所有自控類系統(tǒng)所必需的電路模塊,所以一個通用的片上系統(tǒng)設計可以解決各類系統(tǒng)的應用問題,達到“設計復用”(DesignReuse)的目的。采用基于FPGA的SOPC設計的更加突出的優(yōu)點是不必更換芯片就可以實現(xiàn)設計的改進和升級,同時也可以降低成本和提高可靠性。

    標簽: FPGA SOPC 數(shù)據(jù)采集系統(tǒng)

    上傳時間: 2013-07-12

    上傳用戶:a155166

主站蜘蛛池模板: 渝北区| 湟源县| 乌恰县| 右玉县| 噶尔县| 桂平市| 扬中市| 随州市| 泰宁县| 南投市| 昌乐县| 广西| 长葛市| 黑山县| 博白县| 界首市| 迭部县| 黑山县| 东乌| 高邑县| 始兴县| 丰台区| 民丰县| 天祝| 忻州市| 池州市| 贵德县| 安福县| 彭州市| 斗六市| 通州市| 扎赉特旗| 财经| 新平| 同仁县| 调兵山市| 正安县| 曲周县| 宜川县| 抚远县| 阿城市|