介紹了一種基于DSP和FPGA的磁鐵電源控制器的設(shè)計(jì)方案,闡述了該控制器硬件系統(tǒng)的組成,包括信號調(diào)理電路、中間數(shù)據(jù)處理部分、后端的驅(qū)動電路。同時(shí)給出了DSP和FPGA之間通過SPI接口通信的具體流程和輸出PWM波形死區(qū)部分的控制流程。設(shè)計(jì)的磁鐵電源控制器有很好的控制和運(yùn)算能力,同時(shí)具有很好的靈活性和可靠性。
上傳時(shí)間: 2014-01-27
上傳用戶:suicoe
以Altera公司的Quartus Ⅱ 7.2作為開發(fā)工具,研究了基于FPGA的DDS IP核設(shè)計(jì),并給出基于Signal Tap II嵌入式邏輯分析儀的仿真測試結(jié)果。將設(shè)計(jì)的DDS IP核封裝成為SOPC Builder自定義的組件,結(jié)合32位嵌入式CPU軟核Nios II,構(gòu)成可編程片上系統(tǒng)(SOPC),利用極少的硬件資源實(shí)現(xiàn)了可重構(gòu)信號源。該系統(tǒng)基本功能都在FPGA芯片內(nèi)完成,利用 SOPC技術(shù),在一片 FPGA 芯片上實(shí)現(xiàn)了整個(gè)信號源的硬件開發(fā)平臺,達(dá)到既簡化電路設(shè)計(jì)、又提高系統(tǒng)穩(wěn)定性和可靠性的目的。
標(biāo)簽: FPGA DDS IP核 設(shè)計(jì)方案
上傳時(shí)間: 2013-11-06
上傳用戶:songkun
針對重構(gòu)文件的大小、動態(tài)容錯(cuò)時(shí)隙的長短、實(shí)現(xiàn)的復(fù)雜性、模塊間通信方式、冗余資源的比例與布局等關(guān)鍵問題進(jìn)行了分析。并對一些突出問題,提出了基于算法和資源多級分塊的解決方法,闡述了新方法的性能,及其具有的高靈活性高、粒度等參數(shù)可選擇、重構(gòu)布線可靠性高、系統(tǒng)工作頻率有保障的優(yōu)點(diǎn)。
標(biāo)簽: FPGA 動態(tài)可重構(gòu) 容錯(cuò) 技術(shù)研究
上傳時(shí)間: 2014-12-28
上傳用戶:Yue Zhong
在點(diǎn)對多點(diǎn)主從通信系統(tǒng)中,需要合適的接口形式和通信協(xié)議實(shí)現(xiàn)主站與各從站的信息交換。RS -485 接口是適合這種需求的一種標(biāo)準(zhǔn)接口形式。當(dāng)選擇主從多點(diǎn)同步通信方式時(shí),工作過程與幀格式符合HDLC/SDLC協(xié)議。介紹了采用VHDL 語言在FPGA 上實(shí)現(xiàn)的以HDLC/ SDLC 協(xié)議控制為基礎(chǔ)的RS - 485 通信接口芯片。實(shí)驗(yàn)表明,這種接口芯片操作簡單、體積小、功耗低、可靠性高,極具實(shí)用價(jià)值。
上傳時(shí)間: 2013-11-02
上傳用戶:zhf01y
CoreFFT 是Actel 公司提供的基于Actel FPGA 結(jié)構(gòu)優(yōu)化的微秒級FFT 運(yùn)算軟核,為客戶提供功能強(qiáng)大和高效的DSP 解決方案。CoreFFT 應(yīng)用于Actel 以Flash 和反熔絲技術(shù)為基礎(chǔ)的現(xiàn)場可編程門陣列(FPGA)器件,專為講求高可靠性的應(yīng)用場合而設(shè)計(jì),如雷達(dá)、地面和高空通信、聲學(xué)、石油和醫(yī)療信號處理等,應(yīng)用于需要耐受高溫并對固件錯(cuò)誤和輻射有免疫能力的場合。CoreFFT 可生成專為Actel FPGA 而優(yōu)化的軟核,進(jìn)行FFT 變換,將信號從時(shí)域轉(zhuǎn)移至頻域,從而分析信號的頻譜構(gòu)成。
上傳時(shí)間: 2014-01-17
上傳用戶:hj_18
基于Actel FPGA 的雙端口RAM 設(shè)計(jì)雙端口RAM 芯片主要應(yīng)用于高速率、高可靠性、對實(shí)時(shí)性要求高的場合,如實(shí)現(xiàn)DSP與PCI 總線芯片之間的數(shù)據(jù)交換接口電路等。但普通雙端口RAM 最大的缺點(diǎn)是在兩個(gè)CPU發(fā)生競爭時(shí),有一方CPU 必須等待,因而降低了訪問效率。IDT 公司推出的專用雙端口RAM 芯片解決了普通雙端口RAM 內(nèi)部競爭問題,并融合了中斷、旗語、主從功能。它具有存取速度快、功耗低、可完全異步操作、接口電路簡單等優(yōu)點(diǎn),但缺點(diǎn)也非常明顯,那就是價(jià)格太昂貴。為解決IDT 專用雙端口RAM 芯片的價(jià)格過高問題,廣州致遠(yuǎn)電子有限公司推出了一種全新的基于Actel FPGA 的雙端口RAM 的解決方案。該方案采用Actel FPGA 實(shí)現(xiàn),不僅具有IDT 專用雙端口RAM 芯片的所有性能特點(diǎn),更是在價(jià)格上得到了很大改善,以A3P060雙端口RAM 為例,在相同容量(2K 字節(jié))下,其價(jià)格僅為IDT 專用芯片的六分之一。
上傳時(shí)間: 2013-10-22
上傳用戶:blacklee
基于Actel FPGA 的多串口擴(kuò)展設(shè)計(jì)采用了Actel 公司高集成度,小體積,低功耗,低系統(tǒng)成本,高安全性和可靠性的小容量FPGA—A3P030 進(jìn)行設(shè)計(jì),把若干接口電路的功能集成到A3P030 中,實(shí)現(xiàn)了三路以上的串口擴(kuò)展。該設(shè)計(jì)靈活性高,可根據(jù)需求靈活實(shí)現(xiàn)并行總線擴(kuò)展三路UART 或者SPI 擴(kuò)展三路UART,波特率可以靈活設(shè)置。
標(biāo)簽: Actel FPGA 多串口 擴(kuò)展設(shè)計(jì)
上傳時(shí)間: 2013-10-18
上傳用戶:JIEWENYU
設(shè)計(jì)并實(shí)現(xiàn)了一種基于S3C6410的智能泵組控制器。該控制器是網(wǎng)絡(luò)技術(shù)與消防系統(tǒng)、遠(yuǎn)程監(jiān)控的綜合運(yùn)用,具備采集消防系統(tǒng)中泵組的多信息源、通過網(wǎng)絡(luò)實(shí)時(shí)報(bào)告狀態(tài)、自動診斷故障、記錄工作時(shí)間和異常報(bào)警等功能,從而實(shí)現(xiàn)了遠(yuǎn)程監(jiān)控和管理,提高了消防系統(tǒng)的可靠性和安全性。
標(biāo)簽: S3C6410 制器設(shè)計(jì)
上傳時(shí)間: 2013-10-27
上傳用戶:xcsx1945
針對目前現(xiàn)有的無線通信鐵鞋系統(tǒng)在使用過程中出現(xiàn)的問題,提出一種新型的智能鐵鞋設(shè)計(jì)方案。該系統(tǒng)的拓?fù)浣Y(jié)構(gòu)由協(xié)調(diào)器和采集器節(jié)點(diǎn)構(gòu)成,利用ZigBee無線傳感器網(wǎng)絡(luò)實(shí)現(xiàn)節(jié)點(diǎn)間的互聯(lián)組網(wǎng),采用CC2531作為協(xié)調(diào)器節(jié)點(diǎn)的核心控制芯片,CC2530作為采集器的核心控制芯片。此外,采用CC2591作為末端放大器,以提高發(fā)射功率,進(jìn)一步增大傳輸距離(由傳統(tǒng)的75 m提高到1 km以上)。最后,利用VC++和SQL Server 2005實(shí)現(xiàn)了控制室鐵鞋檢測控制系統(tǒng)上位機(jī)的設(shè)計(jì)。實(shí)踐表明,該系統(tǒng)可靠性高、傳輸距離遠(yuǎn),能滿足現(xiàn)場需求。
標(biāo)簽: ZigBee 網(wǎng)絡(luò) 系統(tǒng)設(shè)計(jì)
上傳時(shí)間: 2013-10-14
上傳用戶:Wwill
基于現(xiàn)場可編程門陣列(FPGA),設(shè)計(jì)了采用RS485標(biāo)準(zhǔn)的數(shù)據(jù)通信協(xié)議。其中,高速信號接收,采用同步485通信協(xié)議,高速接口包括時(shí)鐘和數(shù)據(jù)兩個(gè)信號,時(shí)鐘速率3.6864 MHz,利用同步時(shí)鐘上升沿檢測數(shù)據(jù)。低速信號接收采用異步485通信協(xié)議,波特率115.2 kbps,每字節(jié)1個(gè)起始位,8個(gè)數(shù)據(jù)位,1個(gè)截止位。針對高速數(shù)據(jù)接收時(shí)的情況,加入1 MB 容量的靜態(tài)存儲器SRAM作為緩存,保證接收數(shù)據(jù)的可靠性。
標(biāo)簽: 485 RS 數(shù)據(jù)通信 協(xié)議
上傳時(shí)間: 2013-10-10
上傳用戶:笨小孩
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1