亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

可重構(gòu)計(jì)算機(jī)

  • 基于ARM的地鐵用安全型智能IO的設計與實現

    地鐵信號設備中輸入輸出設備是信號邏輯和現場設備之間的接口,有著四高(高安全,高可靠,高可維護,高可用)要求,目前信號系統廠家的傳統做法是整個信號系統產品由一家公司來完成,可是隨著技算機技術的快速發展,邏輯部份目前已可以采用通用COTS產品,而輸入輸出部分還是需要各個信號廠家自己設計和生產,因此設計出一款通用型的輸入輸出控制器已成地鐵行業的發展方向。 為了滿足以上要求,本文從實際應用角度出發,使信號系統的產品更加的開放透明,設計出基于ARM的地鐵用安全型的智能I/O,從而使信號系統設計可以方便地和現場信號設備接口。 在硬件上采用冗余設計,以ARM為主處理器,整個系統無單點硬件故障,采集部分采用動態異或輸入設計,驅動部分采用安全驅動設計。 基于ARM的地鐵用安全智能I/O嚴格遵循歐洲鐵路信號產品的標準,使系統的安全性,可靠性,可用性和可維護性有了充分的保障。 本文主要介紹了地鐵用安全型智能I/O控制器的設計和實現,包括設計思想,具體實施,硬件和軟件的設計等。

    標簽: ARM 地鐵 智能IO

    上傳時間: 2013-06-12

    上傳用戶:ljthhhhhh123

  • (臺達)開關電源基本原理與設計介紹

    (臺達)開關電源基本原理與設計介紹,比較實用

    標簽: 開關電源

    上傳時間: 2013-06-15

    上傳用戶:ybysp008

  • 可重用Linux設備驅動程序框架

    Linux設備驅動程序的開發工作涉及到相當多的系統內核細節,對開發人員的要求很高。由于缺乏必要的可重用性,一個新設備的驅動程序的開發速度也很緩慢。為了簡化其開發流程和提高已有代碼的可重用性,該文將C+

    標簽: Linux 設備驅動 程序

    上傳時間: 2013-04-24

    上傳用戶:vendy

  • 基于ARM和Nucleus Plus的打印機設計與實現

    隨著國有銀行向商業銀行的轉變,銀行的設備采購標準會越來越高,與此同時,銀行柜臺業務量的增加,使得老一代的銀行專用打印機無論在速度上還是在使用的方便性上都顯得力不從心,為了占領市場,公司有必要開發新型的、使用更加方便的打印機。 老一代打印機在打印存折時,柜臺工作人員要把存折放準位置,要不然打印會偏離預定位置,在打印信函時,有的冷僻字無法打印出來,軟件無法下載升級。為了加快柜臺處理速度,減小柜臺工作人員的工作量,需要開發能自動糾偏定位,字符完善的打印機。 本文在分析需求的基礎上,比較當前流行的處理器,選用Atmel公司的ARM芯片AT91M42800A作為處理核心,使用Xilin公司的20萬門的FPGA XC2S200做硬件邏輯控制,通過光電傳感器和相關的控制電路來實現自動糾偏定位。在嵌入式操作系統上選用Nucleus Plus,約95%的Nucleus Plus代碼用C語言編寫,因此它能很方便移植,同時它還提供全部源代碼,這樣便于開發。另外,它還只要一次性付費,這使得它有很好的成本優勢。 文中詳細說明了本系統的硬件、固件的實現。在硬件上闡述了一些單元電路,包括存儲器電路,接口電路,傳感器電路等的設計思路和實現方法。通過光電傳感電路,步進電機控制和軟件結合,形成閉環控制,從而實現了快速自動糾偏定位;通過大屏幕的LCD顯示實現了操作界面的簡單化;采用大容量的存儲器以及大字庫解決了冷僻字無法打印的問題;固件部分詳細闡述了系統上電啟動過程,包括Bootstrap模塊和loader模塊,Bootstrap模塊主要功能是重定位存儲器,初始化基本硬件以及Loader模塊的自動在線下載升級。Loader模塊的主要功能是下載FPGA的配置代碼,初始化鍵盤和顯示器,然后調用Nucleus Plus初始化代碼,從而建立和調用任務。 本文通過總結測試結果,與老一代打印機相比,新打印機在智能化上實現了自動糾偏定位,使得打印機操作人員不需要準確放置存折,就能正確打印,提高了工作效率;在打印速度上比原系統提高30%,還可方便地實現軟件升級。 當然,新的打印機在存折偏移很大時,要耗費長時間才能把存折推到正確位置。這要在糾偏算法上做進一步的改進。

    標簽: Nucleus Plus ARM 打印機

    上傳時間: 2013-04-24

    上傳用戶:feichengweoayauya

  • 基于ARM的可編程控制器的研制

    本文對基于ARM的可編程控制器進行了研究。本文研制的可編程控制器配置簡單,擴展方便,抗干擾能力強,可靠性高。能夠采集4~20mA/0~5V的模擬量以及12路開關量;輸出1路-10~+10V、4路0~5V與2路0~20mA的模擬量以及8路開關量;能夠采集6路溫度信號:可以應用于開關量的邏輯控制;能實現簡單的PID控制:并配有RS232串行通信接口以及CAN總線通信接口,能滿足基本工業控制的要求。

    標簽: ARM 可編程控制器

    上傳時間: 2013-04-24

    上傳用戶:LSPSL

  • 基于FPGA的紅外目標檢測技術研究

    摘要:"紅外弱小目標檢測"是紅外搜索跟蹤系統、紅外雷達預警系統、紅外成像跟蹤系統的核心技術,因此紅外小目標的檢測是當前一項重要的研究課題.目前的發展方向是研究運算量小、性能高、利于硬件實時實現的檢測和跟蹤算法.該文在前人研究的基礎上,著重研究了Marr視覺計算理論在紅外小目標檢測技術中的應用.從Marr算法的理論基礎——高斯平滑濾波器與拉普拉斯算子的相關知識以及Marr的計算視覺理論基礎開始,進行了 2G(Laplacian of Gaussian,高斯—拉普拉斯)濾波器、LoG(Laplacian ofGaussian,高斯—拉普拉斯)模板以及 2G濾波器在人類視覺、邊緣檢測、邊緣處理的物理意義以及神經生理學意義方面的分析討論,提出了易于FPGA(Field Programmable Gate Array,現場可編程門陣列)實現的基于Marr計算視覺的紅外圖像小目標檢測方法.該方法可根據目標大小自動設計檢測模板,在濾除不相關的噪聲的同時又保留閉合的目標邊緣,從而檢測出目標.將該方法用FPGA實現,滿足了檢測過程中的實時性.考慮到工程中的應用,該文對該方法在FPGA中的具體實現給出了設計總體思路和詳細流程.由于FPGA具有對圖像數據的實時處理能力,而且該算法在FPGA中的具體實現中對資源的合理使用進行了綜合考慮,因此該算法能夠實時、有效地實現目標檢測.并在此基礎上對小目標的檢測研究前景進行展望.

    標簽: FPGA 紅外目標檢測 技術研究

    上傳時間: 2013-07-04

    上傳用戶:萌萌噠小森森

  • 基于FPGA的計算機可編程外圍接口芯片的設計與實現

    隨著電子技術和EDA技術的發展,大規模可編程邏輯器件PLD(Programmable Logic Device)、現場可編程門陣列FPGA(Field Programmable Gates Array)完全可以取代大規模集成電路芯片,實現計算機可編程接口芯片的功能,并可將若干接口電路的功能集成到一片PLD或FPGA中.基于大規模PLD或FPGA的計算機接口電路不僅具有集成度高、體積小和功耗低等優點,而且還具有獨特的用戶可編程能力,從而實現計算機系統的功能重構.該課題以Altera公司FPGA(FLEX10K)系列產品為載體,在MAX+PLUSⅡ開發環境下采用VHDL語言,設計并實現了計算機可編程并行接芯片8255的功能.設計采用VHDL的結構描述風格,依據芯片功能將系統劃分為內核和外圍邏輯兩大模塊,其中內核模塊又分為RORT A、RORT B、OROT C和Control模塊,每個底層模塊采用RTL(Registers Transfer Language)級描述,整體生成采用MAX+PLUSⅡ的圖形輸入法.通過波形仿真、下載芯片的測試,完成了計算機可編程并行接芯片8255的功能.

    標簽: FPGA 計算機 可編程 外圍接口

    上傳時間: 2013-06-08

    上傳用戶:asddsd

  • 基于FPGA的可編程控制器現場集成技術應用研究

    傳統PLC使用時會出現一些問題,如程序死循環、程序跑飛、需要龐大的編譯系統作支持和不能實現精確位置控制等等;而發展到OPENPLC后,這些問題依然存在。為了更好地解決這些問題,本文提出一種全新的可編程控制器現場集成技術,用FPGA來實現PLC的功能,拋棄傳統PLC“程序”的概念,以“硬件線路”來實現控制功能,不論在經濟上還是在性能上都具有更大的優勢。 本課題在對國內外可編程控制器,重點是HardPLC的開發和應用的進展進行概述和分析的基礎上,系統開展了HardPLC組成模塊原理及其仿真模擬的研究。本研究的主要貢獻為: 1.對比分析了CPLD和FPGA的性能特點,闡明了Xilinx公司FPGA芯片結構的兩個創新概念,指出了其優越性能的結構基礎; 2.系統分析了用HardPLC實現控制系統時的一些通用模塊,對每個模塊的工作原理進行了深入的探討,用VHDL語言建立了每個模塊的模型,在此基礎上進行了仿真、綜合,為進一步研究可編程控制器的現場集成奠定了基礎; 3.在仿真綜合的基礎上,用所建立的模型完成了特定邏輯控制系統的控制要求,充分展示了其實際應用的可行性; 4.在分析Xilinx公司SPARTANII系列FPGA芯片配置模式的基礎上,確定了應用于實際的基于CPLD控制的FPGA芯片SlaveParallel配置模式。 本課題研究建立的模型對于開發具有我國自主知識產權的HardPLC組成IP庫具有一定的理論意義;對特定系統的控制實現,充分展示了基于FPGA的可編程控制器現場集成技術可以廣泛應用于工控領域,加大推廣力度和建立更多的IP庫,在許多應用場合可以取代傳統的PLC控制系統,為工控領域提供高可靠、低價格、簡單易操作的解決方案,這將帶來巨大的社會經濟效益;所確定的FPGA芯片配置模式可廣泛應用于對FPGA芯片配置數據的加載,在實踐生產中具有重要的實用價值。

    標簽: FPGA 可編程控制器 集成技術 應用研究

    上傳時間: 2013-05-30

    上傳用戶:dtvboyy

  • 基于FPGA實現可擴展高速FFT處理器的研究

    DFT(離散傅立葉變換)作為將信號從時域轉換到頻域的基本運算,在各種數字信號處理中起著核心作用

    標簽: FPGA FFT 擴展 處理器

    上傳時間: 2013-08-04

    上傳用戶:wangdean1101

  • 可重構FPGA通訊糾錯進化電路及其實現

    ASIC對產品成本和靈活性有一定的要求.基于MCU方式的ASIC具有較高的靈活性和較低的成本,然而抗干擾性和可靠性相對較低,運算速度也受到限制.常規ASIC的硬件具有速度優勢和較高的可靠性及抗干擾能力,然而不是靈活性較差,就是成本較高.與傳統硬件(CHW)相比,具有一定可配置特性的場可編程門陣列(FPGA)的出現,使建立在可再配置硬件基礎上的進化硬件(EHW)成為智能硬件電路設計的一種新方法.作為進化算法和可編程器件技術相結合的產物,可重構FPGA的研究屬于EHW的研究范疇,是研究EHW的一種具體的實現方法.論文認為面向分類的專用類可重構FPGA(ASR-FPGA)的研究,可使可重構電路粒度劃分的針對性更強、設計更易實現.論文研究的可重構FPGA的BCH通訊糾錯碼進化電路是一類ASR-FPGA電路的具體方法,具有一定的實用價值.論文所做的工作主要包括:(1)BCH編譯碼電路的設計——求取實驗用BCH碼的生成多項式和校驗多項式及其相應的矩陣并構造實驗用BCH碼;(2)建立基于可重構FPGA的基核——構造具有可重構特性的硬件功能單元,以此作為可重構BCH碼電路的設計基礎;(3)構造實現可重構BCH糾錯碼電路的方法——建立可重構糾錯碼硬件電路算法并進行實驗驗證;(4)在可重構糾錯碼電路基礎上,構造進化硬件控制功能塊的結構,完成各進化RLA控制模塊的驗證和實現.課題是將可重構BCH碼的編譯碼電路的實現作為一類ASR-FPGA的研究目標,主要成果是根據可編程邏輯電路的特點,選擇一種可編程樹的電路模型,并將它作為可重構FPGA電路的基核T;通過對循環BCH糾錯碼的構造原理和電路結構的研究,將基核模型擴展為能滿足糾錯碼電路需要的糾錯碼基本功能單元T;以T作為再劃分的基本單元,對FPGA進行"格式化",使T規則排列在FPGA上,通過對T的控制端的不同配置來實現糾錯碼的各個功能單元;在可重構基核的基礎上提出了糾錯碼重構電路的嵌套式GA理論模型,將嵌套式GA的染色體串作為進化硬件描述語言,通過轉換為相應的VHDL語言描述以實現硬件電路;采用RLA模型的有限狀態機FSM方式實現了可重構糾錯碼電路的EHW的各個控制功能塊.在實驗方面,利用Xilinx FPGA開發系統中的VHDL語言和電路圖相結合的設計方法建立了循環糾錯碼基核單元的可重構模型,進行循環糾錯BCH碼的電路和功能仿真,在Xilinx公司的Virtex600E芯片進行了FPGA實現.課題在研究模型上選取的是比較基本的BCH糾錯碼電路,立足于解決基于可重構FPGA核的設計的基本問題.課題的研究成果及其總結的一套ASR-FPGA進化硬件電路的設計方法對實際的進化硬件設計具有一定的實際指導意義,提出的基于專用類基核FPGA電路結構的研究方法為新型進化硬件的器件結構的設計也可提供一種借鑒.

    標簽: FPGA 可重構 通訊 糾錯

    上傳時間: 2013-07-01

    上傳用戶:myworkpost

主站蜘蛛池模板: 清河县| 大关县| 新泰市| 峨山| 深州市| 巴塘县| 元朗区| 黎川县| 个旧市| 莎车县| 荃湾区| 田阳县| 博白县| 东阿县| 丹阳市| 溧水县| 绥芬河市| 吉安市| 修水县| 宁夏| 旺苍县| 湘阴县| 河东区| 金沙县| 威宁| 蕲春县| 延长县| 砀山县| 五家渠市| 镇安县| 丹寨县| 墨脱县| 莫力| 曲周县| 丹东市| 墨玉县| 托里县| 黑龙江省| 奉贤区| 巍山| 汕尾市|