近年來,隨著永磁材料的發(fā)展,永磁同步電機應用日益廣泛。永磁同步電機根據(jù)反電動勢和電流波形的不同,可分為梯形波永磁同步電機(無刷直流電機)和正弦波永磁同步電機(永磁同步電機)。正弦波永磁同步電機為實現(xiàn)其正弦波驅(qū)動控制需要連續(xù)的轉(zhuǎn)子位置信號,通常采用機械位置傳感器(旋轉(zhuǎn)變壓器、光電編碼器等),機械位置傳感器雖可以提供高精度的轉(zhuǎn)子位置信息,但其體積大,價格高,增加了轉(zhuǎn)子的慣量,且性能易受環(huán)境因素的影響,限制了永磁同步電機的應用場合。近年來受到廣泛的關注的無位置傳感器技術,是通過檢測反電動勢(電壓)或電流等過零點獲取轉(zhuǎn)子的位置信號,此技術雖取消了機械位置傳感器,但存在控制復雜,位置檢測精度不高,運行轉(zhuǎn)速范圍受到限制等問題。為解決上述問題,本文研究采用低成本的低分辨率位置傳感器取代機械位置傳感器,通過位置估算法得到高分辨率的轉(zhuǎn)子位置信號,以實現(xiàn)永磁同步電機的正弦波驅(qū)動控制問題。 首先,本文分析了傳統(tǒng)的采用位置區(qū)間的平均速度和采用平均速度并引用平均加速度實現(xiàn)位置估算法的原理,針對其不足提出了一種改進的方法,該法通過對位置區(qū)間初始速度的估算,可以顯著提高速度、位置的估算精度。本文建立上述三種位置估算法的Matlab仿真模型,并對其進行了仿真研究,仿真結果表明:改進位置估算方法即使在加減速等動態(tài)性能過程中也能保持較小的位置誤差,性能明顯優(yōu)于傳統(tǒng)的方法。 其次,完成了以TI公司的數(shù)子信號處理器(DSP)TMS320LF2407A為主控芯片,以IR公司IR2110為驅(qū)動芯片采用低分辨率位置傳感器的正弦波永磁同步電機控制系統(tǒng)的硬件電路的設計和調(diào)試工作。探討了正弦波永磁同步電機在采用無電流傳感器的電流開環(huán)控制時的控制策略問題。在此情況下電壓相位角φ對電機運行性能有重要的影響,為得到最佳的φ=f(ω)曲線,需根據(jù)負載特性進行優(yōu)化。 最后,完成了基于TMS320LF2407A采用低分辨率位置傳感器的正弦波永磁同步電機的軟件設計,文中詳細討論了位置估算程序和實現(xiàn)SVPWM程序的設計和調(diào)試,并對其進行了實驗驗證。
上傳時間: 2013-07-23
上傳用戶:shwjl
本文對高性能、大容量可調(diào)AC-DC直流開關電源進行了研究。文章詳細分析了高性能、大容量可調(diào)AC-DC直流開關電源的工作原理,并提出了主電路和控制電路的詳細設計方案。在此基礎上,完成了整個系統(tǒng)的硬件電路設計和軟件程序的編制,并對電源裝置的硬件和軟件進行了調(diào)試和修改。在分析原理的基礎上,本文從三相橋式不控整流、全橋變換器、高頻變壓器、濾波電路等環(huán)節(jié)對該系統(tǒng)的主電路進行了闡述,同時探討了該電源系統(tǒng)實現(xiàn)大容量的解決方案,即采用多個電源模塊并聯(lián)運行。本文還探討了多個電源模塊并聯(lián)運行時的自動均流技術,并詳細介紹了基于平均值的自動均流電路。在電壓調(diào)節(jié)環(huán)節(jié)上,詳細分析了基于SG1525控制芯片的PWM控制電路。本文研制的直流開關電源具有輸出電壓可調(diào)、輸出電流大、紋波小等特點,而且還具有換檔、遠程控制等功能。它主要用于各種直流電機性能測試,實驗結果表明它基本達到設計要求,從而驗證了理論分析的正確性,具有廣闊的應用前景。
上傳時間: 2013-07-31
上傳用戶:851197153
隨著市場經(jīng)濟和現(xiàn)代化工業(yè)的發(fā)展,能源短缺和環(huán)境污染,已經(jīng)成為制約人類社會健康發(fā)展的兩大重要因素。新能源的開發(fā)與利用愈來愈受到重視,太陽能以其清潔環(huán)保、蘊藏豐富等優(yōu)點逐步得到了開發(fā)利用。光伏逆變電源作為太陽能利用中主要的能量變換裝置,是目前研究和發(fā)展的重要環(huán)節(jié)。 本課題研究的是可并網(wǎng)三相光伏逆變電源,以追求體積小、效率高、精度大、方便實用為目的,采用了DC—HFAC—DC—LFAC三級功率傳輸架構,設計中使用了SPWM技術、SVPWM技術、內(nèi)高頻環(huán)技術、DSP數(shù)字控制技術和數(shù)字鎖相環(huán)技術等前沿實用技術。 直流DC—DC變換器采用內(nèi)高頻環(huán)技術,既實現(xiàn)了電氣隔離又大大的減小了裝置體積。這一部分本文不做涉及,本文所涉及的內(nèi)容為本系統(tǒng)的DC—AC逆變電源部分,本論文的主要內(nèi)容如下: 首先,分析了幾種DC—AC逆變器的主電路拓撲結構,根據(jù)其優(yōu)缺點與實際應用需要,選擇三相四橋臂結構作為本文主電路結構,滿足了電網(wǎng)負載的不平衡性。在選擇了三相四橋臂結構的基礎上,選取兩種最新的SVM控制方法:基于三態(tài)滯環(huán)的瞬時空間電流相量控制法與二維空間矢量控制法,對兩種方法作出詳細分析比較,根據(jù)實用性原則,選取二維空間矢量控制法作為本文的控制方法。 其次,選取了主控芯片TI公司的TMS320F2812,電路中的功能盡量數(shù)字化實現(xiàn),既控制了電路體積,又大大提高了系統(tǒng)的安全性與可靠性。設計了本系統(tǒng)的控制電路、驅(qū)動電路、緩沖電路、保護電路、濾波器電路等系統(tǒng)電路,本系統(tǒng)所有硬件電路均設計完畢。為了驗證設計的正確性,大部分電路都用ORCAD—Pspice仿真軟件進行仿真驗證,小部分電路搭建實際電路,設計電路都能達到系統(tǒng)設計要求。 隨后,簡單介紹了DSP編程環(huán)境CCS。詳細分析了SVPWM的工作原理,并給出二維空間矢量法在DSP中的實現(xiàn)方法。介紹幾種MPPT方法,并選取本課題所選用的方法。 最后,給出系統(tǒng)仿真,分析了重點模塊,得到了仿真結果。 關鍵詞:光伏并網(wǎng)電源、空間矢量脈寬調(diào)制、內(nèi)高頻環(huán)、三相四橋臂
上傳時間: 2013-05-19
上傳用戶:520
可編程邏輯器件使用參考資料。 解答可編程器件使用中的常見問題。 供參考。
上傳時間: 2013-05-19
上傳用戶:thh29
現(xiàn)場可編程門陣列(FPGA,F(xiàn)ield Programmable Gate Array)是可編程邏輯器件的一種,它的出現(xiàn)是隨著微電子技術的發(fā)展,設計與制造集成電路的任務已不完全由半導體廠商來獨立承擔。系統(tǒng)設計師們更愿意自己設計專用集成電路(ASIC,Application Specific Integrated Circuit).芯片,而且希望ASIC的設計周期盡可能短,最好是在實驗室里就能設計出合適的ASIC芯片,并且立即投入實際應用之中。現(xiàn)在,F(xiàn)PGA已廣泛地運用于通信領域、消費類電子和車用電子。 本文中涉及的I/O端口模塊是FPGA中最主要的幾個大模塊之一,它的主要作用是提供封裝引腳到CLB之間的接口,將外部信號引入FPGA內(nèi)部進行邏輯功能的實現(xiàn)并把結果輸出給外部電路,并且根據(jù)需要可以進行配置來支持多種不同的接口標準。FPGA允許使用者通過不同編程來配置實現(xiàn)各種邏輯功能,在IO端口中它可以通過選擇配置方式來兼容不同信號標準的I/O緩沖器電路。總體而言,可選的I/O資源的特性包括:IO標準的選擇、輸出驅(qū)動能力的編程控制、擺率選擇、輸入延遲和維持時間控制等。 本文是關于FPGA中多標準兼容可編程輸入輸出電路(Input/Output Block)的設計和實現(xiàn),該課題是成都華微電子系統(tǒng)有限公司FPGA大項目中的一子項,目的為在更新的工藝水平上設計出能夠兼容單端標準的I/O電路模塊;同時針對以前設計的I/O模塊不支持雙端標準的缺點,要求新的電路模塊中擴展出雙端標準的部分。文中以低壓雙端差分標準(LVDS)為代表構建雙端標準收發(fā)轉(zhuǎn)換電路,與單端標準比較,LVDS具有很多優(yōu)點: (1)LVDS傳輸?shù)男盘枖[幅小,從而功耗低,一般差分線上電流不超過4mA,負載阻抗為100Ω。這一特征使它適合做并行數(shù)據(jù)傳輸。 (2)LVDS信號擺幅小,從而使得該結構可以在2.5V的低電壓下工作。 (3)LVDS輸入單端信號電壓可以從0V到2.4V變化,單端信號擺幅為400mV,這樣允許輸入共模電壓從0.2V到2.2V范圍內(nèi)變化,也就是說LVDS允許收發(fā)兩端地電勢有±1V的落差。 本文采用0.18μm1.8V/3.3V混合工藝,輔助Xilinx公司FPGA開發(fā)軟件ISE,設計完成了可以用于Virtex系列各低端型號FPGA的IOB結構,它有靈活的可配置性和出色的適應能力,能支持大量的I/O標準,其中包括單端標準,也包括雙端標準如LVDS等。它具有適應性的優(yōu)點、可選的特性和考慮到被文件描述的硬件結構特征,這些特點可以改進和簡化系統(tǒng)級的設計,為最終的產(chǎn)品設計和生產(chǎn)打下基礎。設計中對包括20種IO標準在內(nèi)的各電器參數(shù)按照用戶手冊描述進行仿真驗證,性能參數(shù)已達到預期標準。
上傳時間: 2013-05-15
上傳用戶:shawvi
現(xiàn)代電子系統(tǒng)中,F(xiàn)IR數(shù)字濾波器作為數(shù)字信號處理技術的重要組成部分,以其良好的線性特性在許多領域內(nèi)被廣泛的應用。在工程實踐中,往往要求信號處理具有實時性和靈活性,而已有的一些軟件和硬件實現(xiàn)方式則難以同時達到這兩方面的要求。 隨著可編程邏輯器件和EDA技術的發(fā)展,越來越多的人開始應用FPGA實現(xiàn)FIR濾波器,既保證了信號處理的實時性,又可兼顧靈活性的要求。但是普遍存在的問題是不能根據(jù)被濾波信號特點動態(tài)調(diào)整濾波器的濾波系數(shù),只能完成單一特性的濾波工作。 本文將FPGA的快速性和計算機的靈活性通過USB2.0總線有機地結合起來,設計了一個基于FPGA的可調(diào)參數(shù)FIR濾波系統(tǒng)。此系統(tǒng)由計算機根據(jù)各種濾波器指標計算出濾波參數(shù),通過USB2.0對FPGA芯片內(nèi)部的FIR多階濾波器進行參數(shù)配置,實現(xiàn)數(shù)字濾波器參數(shù)可調(diào);配置后的FPGA濾波單元完成對A/D采集的信號進行濾波運算,濾波后的數(shù)據(jù)經(jīng)過緩存后通過USB2.0總線傳輸至計算機進行顯示、分析和儲存等進一步處理。在系統(tǒng)中采用有限狀態(tài)機對FPGA參數(shù)配置模式和濾波模式進行切換,保證了系統(tǒng)的有序運行。 本文通過性能測試和應用實例對系統(tǒng)進行驗證。實驗證明:該基于FPGA的可調(diào)參數(shù)FIR濾波系統(tǒng)參數(shù)配置方便,可以根據(jù)實際需要動態(tài)調(diào)整濾波參數(shù),并且濾波效果良好,可有效濾除噪聲信號。
上傳時間: 2013-07-26
上傳用戶:KSLYZ
隨著圖像處理技術和投影技術的不斷發(fā)展,人們對高沉浸感的虛擬現(xiàn)實場景提出了更高的要求,這種虛擬顯示的場景往往由多通道的投影儀器同時在屏幕上投影出多幅高清晰的圖像,再把這些單獨的圖像拼接在一起組成一幅大場景的圖像。而為了給人以逼真的效果,投影的屏幕往往被設計為柱面屏幕,甚至是球面屏幕。當圖像投影在柱面屏幕的時候就會發(fā)生幾何形狀的變化,而避免這種幾何變形的就是圖像拼接過程中的幾何校正和邊緣融合技術。 一個大場景可視化系統(tǒng)由投影機、投影屏幕、圖像融合機等主要模塊組成。在虛擬現(xiàn)實應用系統(tǒng)中,要實現(xiàn)高臨感的多屏幕無縫拼接以及曲面組合顯示,顯示系統(tǒng)還需要運用幾何數(shù)字變形及邊緣融合等圖像處理技術,實現(xiàn)諸如在平面、柱面、球面等投影顯示面上顯示圖像。而關鍵設備在于圖像融合機,它實時采集圖形服務器,或者PC的圖像信號,通過圖像處理模塊對圖像信息進行幾何校正和邊緣融合,在處理完成后再送到顯示設備。 本課題提出了一種基于FPGA技術的圖像處理系統(tǒng)。該系統(tǒng)實現(xiàn)圖像數(shù)據(jù)的AiD采集、圖像數(shù)據(jù)在SRAM以及SDRAM中的存取、圖像在FPGA內(nèi)部的DSP運算以及圖像數(shù)據(jù)的D/A輸出。系統(tǒng)設計的核心部分在于系統(tǒng)的控制以及數(shù)字信號的處理。本課題采用XilinxVirtex4系列FPGA作為主處理芯片,并利用VerilogHDL硬件描述語言在FPGA內(nèi)部設計了A/D模塊、D/A模塊、SRAM、SDRAM以及ARM處理器的控制器邏輯。 本課題在FPGA圖像處理系統(tǒng)中設計了一個ARM處理器模塊,用于上電時對系統(tǒng)在圖像變化處理時所需參數(shù)進行傳遞,并能實時從上位機更新參數(shù)。該設計在提高了系統(tǒng)性能的同時也便于系統(tǒng)擴展。 本文首先介紹了圖像處理過程中的幾何變化和圖像融合的算法,接著提出了系統(tǒng)的設計方案及模塊劃分,然后圍繞FPGA的設計介紹了SDRAM控制器的設計方法,最后介紹了ARM處理器的接口及外圍電路的設計。
上傳時間: 2013-04-24
上傳用戶:ynsnjs
可配置端口電路是FPGA芯片與外圍電路連接關鍵的樞紐,它有諸多功能:芯片與芯片在數(shù)據(jù)上的傳遞(包括對輸入信號的采集和輸出信號輸出),電壓之間的轉(zhuǎn)換,對外圍芯片的驅(qū)動,完成對芯片的測試功能以及對芯片電路保護等。 本文采用了自頂向下和自下向上的設計方法,依據(jù)可配置端口電路能實現(xiàn)的功能和工作原理,運用Cadence的設計軟件,結合華潤上華0.5μm的工藝庫,設計了一款性能、時序、功耗在整體上不亞于xilinx4006e[8]的端口電路。主要研究以下幾個方面的內(nèi)容: 1.基于端口電路信號寄存器的采集和輸出方式,本論文設計的端口電路可以通過配置將它設置成單沿或者雙沿的觸發(fā)方式[7],并完成了Verilog XL和Hspiee的功能和時序仿真,且建立時間小于5ns和保持時間在0ns左右。和xilinx4006e[8]相比較滿足設計的要求。 2.基于TAP Controller的工作原理及它對16種狀態(tài)機轉(zhuǎn)換的控制,對16種狀態(tài)機的轉(zhuǎn)換完成了行為級描述和實現(xiàn)了捕獲、移位、輸出、更新等主要功能仿真。 3.基于邊界掃描電路是對觸發(fā)器級聯(lián)的構架這一特點,設計了一款邊界掃描電路,并運用Verilog XL和Hspiee對它進行了功能和時序的仿真。達到對芯片電路測試設計的要求。 4.對于端口電路來講,有時需要將從CLB中的輸出數(shù)據(jù)實現(xiàn)異或、同或、與以及或的功能,為此本文采用二次函數(shù)輸出的電路結構來實現(xiàn)以上的功能,并運用Verilog XL和Hspiee對它進行了功能和時序的仿真。滿足設計要求。 5.對于0.5μm的工藝而言,輸入端口的電壓通常是3.3V和5V,為此根據(jù)設置不同的上、下MOS管尺寸來調(diào)整電路的中點電壓,將端口電路設計成3.3V和5V兼容的電路,通過仿真性能上已完全達到這一要求。此外,在輸入端口處加上擴散電阻R和電容C組成噪聲濾波電路,這個電路能有效地抑制加到輸入端上的白噪聲型噪聲電壓[2]。 6.在噪聲和延時不影響電路正常工作的范圍內(nèi),具有三態(tài)控制和驅(qū)動大負載的功能。通過對管子尺寸的大小設置和驅(qū)動大小的仿真表明:在實現(xiàn)TTL高電平輸出時,最大的驅(qū)動電流達到170mA,而對應的xilinx4006e的TTL高電平最大驅(qū)動電流為140mA[8];同樣,在實現(xiàn)CMOS高電平最大驅(qū)動電流達到200mA,而xilinx4006e的CMOS驅(qū)動電流達到170[8]mA。 7.與xilinx4006e端口電路相比,在延時和面積以及功耗略大的情況下,本論文研究設計的端口電路增加了雙沿觸發(fā)、將輸出數(shù)據(jù)實現(xiàn)二次函數(shù)的輸出方式、通過添加譯碼器將配置端口的數(shù)目減少的新的功能,且驅(qū)動能力更加強大。
上傳時間: 2013-07-20
上傳用戶:頂?shù)弥?/p>
易于移動,帶有電源線及插頭,可供插接于120V,15–20A 的電源插座的燈具。
上傳時間: 2013-07-22
上傳用戶:yerik
發(fā)光二極體(Light Emitting Diode, LED)為半導體發(fā)光之固態(tài)光源。它成為具省電、輕巧、壽命長、環(huán)保(不含汞)等優(yōu)點之新世代照明光源。目前LED已開始應用於液晶顯示
上傳時間: 2013-04-24
上傳用戶:王慶才