諧振變換器相對(duì)硬開(kāi)關(guān)PWM變換器,具有開(kāi)關(guān)頻率高、關(guān)斷損耗小、效率高、重量輕、體積小、EMI噪聲小、開(kāi)關(guān)應(yīng)力小等優(yōu)點(diǎn)。而LLC諧振變換器具有原邊開(kāi)關(guān)管易實(shí)現(xiàn)全負(fù)載范圍內(nèi)的ZVS,次級(jí)二極管易實(shí)現(xiàn)ZCS諧振電感和變壓器易實(shí)現(xiàn)磁性元件的集成,以及輸入電壓范圍寬等優(yōu)點(diǎn),因而得到了廣泛的關(guān)注。 本文對(duì)諧振變換器的基本分類(lèi)和各種諧振變換器的優(yōu)缺點(diǎn)進(jìn)行了比較和總結(jié),并與傳統(tǒng)PWM變換器進(jìn)行了對(duì)比,總結(jié)出LLC諧振變換器的主要優(yōu)點(diǎn)。并以400W LLC諧振變換器為目標(biāo)設(shè)計(jì),LLC前級(jí)使用APFC電路,后一級(jí)是LLC諧振變換器。 首先,基于FHA(基波分析法)的方法對(duì)LLC諧振變換器進(jìn)了穩(wěn)態(tài)電路的分析,并詳細(xì)闡述了LLC諧振變換器在各個(gè)開(kāi)關(guān)頻率范圍內(nèi)的工作原理和工作特性。隨后,文章詳細(xì)比較了LLC諧振變換器與傳統(tǒng)的諧振變換器和半橋PWM變換器不同之處。 然后,文章分別采用分段線性法和擴(kuò)展描述函數(shù)法建立了LLC諧振變換器的小信號(hào)模型。由于分段線性法建立的小信號(hào)模型僅考慮了LLC諧振變換器工作在滿(mǎn)負(fù)載的情況下,為了建立更具一般性的模型,論文又采用了擴(kuò)展描述函數(shù)法建模,用以指導(dǎo)控制環(huán)路的設(shè)計(jì)。 接著,論文對(duì)整個(gè)系統(tǒng)進(jìn)行了綜合設(shè)計(jì)。文章給出了APFC部分的主電路和控制補(bǔ)償回路的具體設(shè)計(jì);同時(shí),也做出了LLC諧振變換器主電路的具體設(shè)計(jì),而LLC諧振變換器控制回路的設(shè)計(jì),仍需要更深一步的研究,并需提出一種切實(shí)可行的設(shè)計(jì)方法。 最后,采用Pspiee軟件建立了仿真模型。仿真結(jié)果得出LLC諧振變換器能在負(fù)載和輸入電壓變化范圍都很大的情況下實(shí)現(xiàn)輸出電壓的穩(wěn)定調(diào)節(jié),并能實(shí)現(xiàn)場(chǎng)效應(yīng)管和二極管的軟開(kāi)關(guān),驗(yàn)證了理論分析的正確性;由于實(shí)驗(yàn)條件的限制,制作的實(shí)驗(yàn)電路板處于調(diào)試之中,希望進(jìn)一步驗(yàn)證理論設(shè)計(jì)的正確性。
上傳時(shí)間: 2013-04-24
上傳用戶(hù):DanXu
目前以IGBT為開(kāi)關(guān)器件的串聯(lián)諧振感應(yīng)加熱電源在大功率和高頻下的研究是一個(gè)熱點(diǎn)和難點(diǎn),為彌補(bǔ)采用模擬電路搭建而成的控制系統(tǒng)的不足,對(duì)感應(yīng)加熱電源數(shù)字化控制研究是必然趨勢(shì)。本文以串聯(lián)諧振型感應(yīng)加熱電源為研究對(duì)象,采用TI公司的TMS320F2812為控制芯片實(shí)現(xiàn)電源控制系統(tǒng)的數(shù)字化。 首先分析了串聯(lián)諧振型感應(yīng)加熱電源的負(fù)載特性和調(diào)功方式,確定了采用相控整流調(diào)功控制方式,接著分析了串聯(lián)諧振逆變器在感性和容性狀態(tài)下的工作過(guò)程確定了系統(tǒng)安全可靠的運(yùn)行狀態(tài)。本文設(shè)計(jì)了電源主電路參數(shù)并在Matlab/Simulink仿真環(huán)境下搭建了整個(gè)系統(tǒng),仿真分析了串聯(lián)諧振型感應(yīng)加熱電源的半壓?jiǎn)?dòng)模式及鎖相環(huán)頻率跟蹤能力和功率調(diào)節(jié)控制。 針對(duì)感應(yīng)加熱電源的數(shù)字控制系統(tǒng),在討論了晶閘管相控觸發(fā)和鎖相環(huán)的工作原理及研究現(xiàn)狀下詳細(xì)地分析了本課題基于DSP晶閘管相控脈沖數(shù)字觸發(fā)和數(shù)字鎖相環(huán)(DPLL)的實(shí)現(xiàn),得出它們各自的優(yōu)越性,同時(shí)分析了感應(yīng)加熱電源的功率控制策略,得出了采用數(shù)字PI積分分離的控制方法。本文采用TI公司的TMS320F2812作為系統(tǒng)的控制芯片,搭建了控制系統(tǒng)的DSP外圍硬件電路,分析了系統(tǒng)的運(yùn)行過(guò)程并編寫(xiě)了整個(gè)控制系統(tǒng)的程序。最后對(duì)控制系統(tǒng)進(jìn)行了試驗(yàn),驗(yàn)證了理論分析的正確性和控制方案的可行性。
標(biāo)簽: kHzIGBT 50 串聯(lián)諧振
上傳時(shí)間: 2013-05-25
上傳用戶(hù):kennyplds
第一章 開(kāi)關(guān)電源的基本工作原理 1-1.幾種基本類(lèi)型的開(kāi)關(guān)電源 1-2.串聯(lián)式開(kāi)關(guān)電源 1-2-1.串聯(lián)式開(kāi)關(guān)電源的工作原理 1-2-2.串聯(lián)式開(kāi)關(guān)電源輸出電壓濾波電路 1-2-3.串聯(lián)式開(kāi)關(guān)電源儲(chǔ)能濾波電感的計(jì)算 1-2-4.串聯(lián)式開(kāi)關(guān)電源儲(chǔ)能濾波電容的計(jì)算 1-3.反轉(zhuǎn)式串聯(lián)開(kāi)關(guān)電源 1-3-1.反轉(zhuǎn)式串聯(lián)開(kāi)關(guān)電源的工作原理 1-3-2.反轉(zhuǎn)式串聯(lián)開(kāi)關(guān)電源儲(chǔ)能電感的計(jì)算 1-4-1.并聯(lián)式開(kāi)關(guān)電源的工作原理 1-4-2.并聯(lián)式開(kāi)關(guān)電源輸出電壓濾波電路 1-4-3.并聯(lián)開(kāi)關(guān)電源儲(chǔ)能電感的計(jì)算 1-4-4.并聯(lián)式開(kāi)關(guān)電源儲(chǔ)能濾波電容的計(jì)算 1-5.單激式變壓器開(kāi)關(guān)電源 1-5-1.單激式變壓器開(kāi)關(guān)電源的工作原理 1-6-1.正激式變壓器開(kāi)關(guān)電源工作原理 1-6.正激式變壓器開(kāi)關(guān)電源 1-6-2.正激式變壓器開(kāi)關(guān)電源的優(yōu)缺點(diǎn) 1-6-3.正激式變壓器開(kāi)關(guān)電源電路參數(shù)的計(jì)算 1-7.反激式變壓器開(kāi)關(guān)電源 1-7-1.反激式變壓器開(kāi)關(guān)電源工作原理 1-7-2.開(kāi)關(guān)電源電路的過(guò)渡過(guò)程 1-7-3.反激式變壓器開(kāi)關(guān)電源電路參數(shù)計(jì)算 1-7-4.反激式變壓器開(kāi)關(guān)電源的優(yōu)缺點(diǎn) 1-8.雙激式變壓器開(kāi)關(guān)電源 1-8-1.推挽式變壓器開(kāi)關(guān)電源的工作原理 1-8-2.半橋式變壓器開(kāi)關(guān)電源
標(biāo)簽: 開(kāi)關(guān)電源 設(shè)計(jì)資料
上傳時(shí)間: 2013-04-24
上傳用戶(hù):damozhi
關(guān)于半橋或全橋自舉式浮動(dòng)?xùn)艠O驅(qū)動(dòng)的四個(gè)中文文檔,為飛兆和IR公司技術(shù)文檔,介紹了自舉電路元件的選取及實(shí)際問(wèn)題解決。可從其官網(wǎng)中下載。這里集合上傳~
標(biāo)簽: 驅(qū)動(dòng)
上傳時(shí)間: 2013-07-30
上傳用戶(hù):碉堡1234
自20世紀(jì)80年代以來(lái),正交頻分復(fù)用技術(shù)不但在廣播式數(shù)字音頻和視頻領(lǐng)域得到廣泛的應(yīng)用,而且已經(jīng)成為無(wú)線局域網(wǎng)標(biāo)準(zhǔn)(例如IEEE802.11a和HiperLAN/2等)的一部分。OFDM由于其頻譜利用率高,成本低等原因越來(lái)越受到人們的關(guān)注。隨著人們對(duì)通信數(shù)據(jù)化、寬帶化、個(gè)人化和移動(dòng)化需求的增強(qiáng),OFDM技術(shù)在綜合無(wú)線接入領(lǐng)域?qū)?huì)獲得越來(lái)越廣泛的應(yīng)用。人們開(kāi)始集中越來(lái)越多的精力開(kāi)發(fā)OFDM技術(shù)在移動(dòng)通信領(lǐng)域的應(yīng)用,本文也是基于無(wú)線通信平臺(tái)上的OFDM技術(shù)的運(yùn)用。 本文的所有內(nèi)容都是建立在空地?cái)?shù)據(jù)無(wú)線通信系統(tǒng)下行鏈路FPGA實(shí)現(xiàn)基礎(chǔ)上的。本文作者的主要工作集中在鏈路接收端的FPGA實(shí)現(xiàn)和調(diào)試上。主要包括幀同步(時(shí)間同步)算法的研究與設(shè)計(jì)、OFDM頻率同步算法的研究與設(shè)計(jì)以及同步模塊、OFDM解調(diào)模塊、QAM解調(diào)模塊的FPGA實(shí)現(xiàn)。最終實(shí)現(xiàn)高速數(shù)字圖像傳輸系統(tǒng)下行鏈路在無(wú)線環(huán)境中連通。 對(duì)于無(wú)線移動(dòng)通信系統(tǒng)而言,多普勒頻移、收發(fā)設(shè)備的本地載頻偏差均可能破壞OFDM系統(tǒng)子載波之間的正交性,從而導(dǎo)致ICI,影響系統(tǒng)性能。另外,由于OFDM系統(tǒng)大多采用IFFT/FFT實(shí)現(xiàn)調(diào)制解調(diào),因此在接收方確定FFT的起點(diǎn)對(duì)數(shù)據(jù)的正確解調(diào)也至關(guān)重要。同步技術(shù)即是針對(duì)系統(tǒng)中存在的定時(shí)偏差、頻率偏差進(jìn)行定時(shí)、頻偏的估計(jì)與補(bǔ)償,來(lái)減少各種同步偏差對(duì)系統(tǒng)性能的影響。在OFDM實(shí)現(xiàn)的關(guān)鍵技術(shù)中,同步技術(shù)是十分重要的一部分。本文花費(fèi)了三個(gè)章節(jié)闡述了同步技術(shù)的原理、算法和實(shí)現(xiàn)方法。 目前OFDM系統(tǒng)的載波同步方案,可以歸納為三大類(lèi):輔助數(shù)據(jù)類(lèi),盲估計(jì)類(lèi)和基于循環(huán)前綴的半盲估計(jì)類(lèi)。本文首先分析了各種載波同步方案的優(yōu)缺點(diǎn),并舉例說(shuō)明了各個(gè)載波同步方式的實(shí)現(xiàn)方法。然后具體闡述了本文在FPGA平臺(tái)上實(shí)現(xiàn)的OFDM接收端同步的同步方式,包括其具體算法和FPGA實(shí)現(xiàn)結(jié)構(gòu)。本文所采用的幀同步和頻率同步方案都是采用輔助數(shù)據(jù)類(lèi)的,在闡述其具體算法的同時(shí)對(duì)算法在不同參數(shù)和不同形式下的性能做出了仿真對(duì)比分析。 OFDM的解調(diào)采用FFT算法,在FPGA上的實(shí)現(xiàn)是十分方便的。本文主要闡述其實(shí)現(xiàn)結(jié)構(gòu),重點(diǎn)放在提取有效數(shù)據(jù)部分有效數(shù)據(jù)位置的推導(dǎo)過(guò)程。最后介紹了本文實(shí)現(xiàn)QAM軟解調(diào)的解調(diào)方法。 本文闡述算法采用先提出原理,然后給出具體公式,再根據(jù)公式中的系數(shù)和變量分析算法性能的方式。在闡述實(shí)現(xiàn)方式時(shí)首先給出實(shí)現(xiàn)框圖,然后對(duì)框圖中比較重要或者復(fù)雜的部分進(jìn)行詳細(xì)闡述。在介紹完每個(gè)模塊實(shí)現(xiàn)方式之后給出了仿真或者上板結(jié)果,最后再給出整體測(cè)試結(jié)果。
上傳時(shí)間: 2013-06-26
上傳用戶(hù):希醬大魔王
在現(xiàn)代電子系統(tǒng)中,數(shù)字化已經(jīng)成為發(fā)展的必然趨勢(shì),接收機(jī)數(shù)字化是電子系統(tǒng)數(shù)字化中的一項(xiàng)重要內(nèi)容,對(duì)數(shù)字化接收機(jī)的研究具有重要的意義。隨著數(shù)字化理論和微電子技術(shù)的迅速發(fā)展,高速的中頻數(shù)字化接收機(jī)的實(shí)現(xiàn)已經(jīng)成為可能。本文研究了一種基于FPGA的軟件無(wú)線電數(shù)字接收平臺(tái)的設(shè)計(jì),并著重研究了其中數(shù)字中頻處理單元的設(shè)計(jì)和實(shí)現(xiàn)。FPGA器件具有設(shè)計(jì)靈活、開(kāi)發(fā)周期短和開(kāi)發(fā)成本低等優(yōu)點(diǎn),所以廣泛應(yīng)用于各種通信系統(tǒng)中。相比于傳統(tǒng)的DSP串行結(jié)構(gòu),F(xiàn)PGA能夠進(jìn)行流水線性設(shè)計(jì),對(duì)數(shù)據(jù)進(jìn)行并行處理,所以FPGA在進(jìn)行數(shù)據(jù)量大,要求實(shí)時(shí)處理的系統(tǒng)設(shè)計(jì)時(shí)有很大的優(yōu)勢(shì)。 本文首先首先分析了軟件無(wú)線電當(dāng)前的發(fā)展趨勢(shì)及技術(shù)現(xiàn)狀,針對(duì)存在的處理速度跟不上的DSP瓶頸問(wèn)題,提出了中頻軟件無(wú)線電的FPGA實(shí)現(xiàn)方案。本文以FPGA實(shí)現(xiàn)為重點(diǎn),在深入分析軟件無(wú)線電相關(guān)理論的基礎(chǔ)上,著重研究和完成了中頻軟件無(wú)線電數(shù)字接收平臺(tái)兩大模塊的FPGA實(shí)現(xiàn):數(shù)字下變頻相關(guān)模塊和數(shù)字調(diào)制解調(diào)模塊。其中,在深入研究數(shù)字下變頻實(shí)現(xiàn)結(jié)構(gòu)的基礎(chǔ)上,首先對(duì)數(shù)字下變頻模塊的數(shù)控振蕩器(NCO)采用了直接頻率合成技術(shù)(DDS)實(shí)現(xiàn),其頻率分辨率高,靈活,易于實(shí)現(xiàn);高效抽取濾波器組由積分梳狀濾波器(CIC),半帶濾波器(HB),F(xiàn)IR濾波器組成。對(duì)積分梳狀濾波器(CIC)本文采用了Hogenaur“剪除”理論對(duì)內(nèi)部寄存器的位寬進(jìn)行改進(jìn),極大地節(jié)約了資源,提高了運(yùn)行速率。對(duì)FIR濾波器和半帶濾波器采用了(DA)分布式算法,它的運(yùn)行速度只與數(shù)據(jù)的寬度有關(guān),只有加減法運(yùn)算和二進(jìn)制除法,既縮減了系統(tǒng)資源又大大節(jié)省了運(yùn)算時(shí)間,實(shí)現(xiàn)了高效的實(shí)時(shí)處理。對(duì)數(shù)字調(diào)制解調(diào)模塊,重點(diǎn)研究和完成了2ASK和2FSK的調(diào)制解調(diào)的FPGA實(shí)現(xiàn),模塊有很好的通用性,能方便地移植到其它的系統(tǒng)中。在文章的最后還對(duì)整個(gè)系統(tǒng)進(jìn)行了Matlab仿真,驗(yàn)證了系統(tǒng)設(shè)計(jì)思想的正確性。在系統(tǒng)各個(gè)關(guān)鍵模塊的設(shè)計(jì)過(guò)程中,都是先依據(jù)一定的設(shè)計(jì)指標(biāo)進(jìn)行verilog編程,然后再在Quartus軟件中編譯,時(shí)序仿真測(cè)試,并與Matlab仿真結(jié)果進(jìn)行對(duì)比,驗(yàn)證設(shè)計(jì)的正確性。
標(biāo)簽: FPGA 軟件無(wú)線電 數(shù)字接收機(jī)
上傳時(shí)間: 2013-05-18
上傳用戶(hù):450976175
同步是移動(dòng)通信領(lǐng)域中的關(guān)鍵技術(shù),是保障通信初始和進(jìn)行的必要過(guò)程,對(duì)系統(tǒng)的性能影響重大。縱觀移動(dòng)通信系統(tǒng)的發(fā)展史,同步技術(shù)自始至終都是人們研究的熱點(diǎn)。 @@ WCDMA作為第三代移動(dòng)通信無(wú)線接口標(biāo)準(zhǔn)之一,已經(jīng)在全世界范圍內(nèi)得到了商用。小區(qū)搜索是WCDMA的重要物理層過(guò)程,是實(shí)現(xiàn)下行移動(dòng)臺(tái)和基站間同步的重要手段。 @@ 作為ASIC領(lǐng)域的一種半定制電路,現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)既解決了全定制電路不能修改的不足,又解決了原有可編程器件容量有限的問(wèn)題。FPGA以其強(qiáng)大的現(xiàn)場(chǎng)可編程能力和開(kāi)發(fā)速度優(yōu)勢(shì),逐漸成為ASIC電路中設(shè)計(jì)周期最短、開(kāi)發(fā)費(fèi)用最低、風(fēng)險(xiǎn)最小的器件之一。 @@ 因此,研究WCDMA同步算法及其在FPGA中的實(shí)現(xiàn)與驗(yàn)證是具有理論和現(xiàn)實(shí)意義的。本文首先介紹了WCDMA物理層基礎(chǔ),接著詳細(xì)討論了WCDMA主同步、輔同步和導(dǎo)頻同步的原理,介紹了前兩步同步的改進(jìn)型算法和證明,并和傳統(tǒng)相關(guān)算法在資源和實(shí)現(xiàn)復(fù)雜度方面進(jìn)行了比較,給出了下行同步的浮點(diǎn)仿真結(jié)果和分析。之后,深入討論了下行同步的FPGA (V4-SX-35)實(shí)現(xiàn)方案、運(yùn)算流程和模塊間的接口設(shè)計(jì)。最后,介紹了下行同步的FPGA驗(yàn)證方法。 @@ 本文較為深入的討論了WCDMA下行同步的算法和FPGA實(shí)現(xiàn)方案,給出了理論分析和仿真、實(shí)驗(yàn)結(jié)果。并在低復(fù)雜度和資源開(kāi)銷(xiāo)條件下,完成了FPGA的硬件設(shè)計(jì)和片上測(cè)試,達(dá)到了系統(tǒng)的性能指標(biāo)。 @@關(guān)鍵詞:WCDMA;同步;小區(qū)搜索;FPGA
上傳時(shí)間: 2013-04-24
上傳用戶(hù):wsm555
本文將高效數(shù)字調(diào)制方式QAM和軟件無(wú)線電技術(shù)相結(jié)合,在大規(guī)模可編程邏輯器件FPGA上對(duì)16QAM算法實(shí)現(xiàn)。在當(dāng)今頻譜資源日趨緊缺的情況下有很大現(xiàn)實(shí)意義。 論文對(duì)16QAM軟件實(shí)現(xiàn)的基礎(chǔ)理論,帶通采樣理論、變速率數(shù)字信號(hào)處理相關(guān)抽取內(nèi)插技術(shù)做了推導(dǎo)和分析;深入研究了軟件無(wú)線電核心技術(shù)數(shù)字下變頻原理和其實(shí)現(xiàn)結(jié)構(gòu);對(duì)CIC、半帶等高效數(shù)字濾波器原理結(jié)構(gòu)和性能作了研究;16QAM調(diào)制和解調(diào)系統(tǒng)設(shè)計(jì)采用自項(xiàng)向下設(shè)計(jì)思想;采用硬件描述語(yǔ)言VerilogHDL在EDA工具QuartusII環(huán)境下實(shí)現(xiàn)代碼輸入;對(duì)系統(tǒng)調(diào)試采用了算法仿真和在系統(tǒng)實(shí)測(cè)調(diào)試相結(jié)合方法。 論文首先對(duì)16QAM調(diào)制解調(diào)算法進(jìn)行系統(tǒng)級(jí)仿真,并對(duì)實(shí)現(xiàn)的各模塊的可行性仿真驗(yàn)證,在此基礎(chǔ)上,完成了調(diào)制端16QAM信號(hào)的時(shí)鐘分頻模塊、串并轉(zhuǎn)換模塊、星座映射、8倍零值內(nèi)插、低通濾波以及FPGA和AD9857接口等模塊;解調(diào)器主要完成帶通采樣、16倍CIC抽取濾波,升余弦滾降濾波,以及16QAM解碼等模塊,實(shí)現(xiàn)了16QAM調(diào)制器;給出了中頻信號(hào)時(shí)域測(cè)試波形和頻譜圖。本系統(tǒng)在200KHz帶寬下實(shí)現(xiàn)了512Kbps的高速數(shù)據(jù)數(shù)率傳輸。論文還對(duì)增強(qiáng)型數(shù)字鎖相環(huán)EPLL的實(shí)現(xiàn)結(jié)構(gòu)進(jìn)行了研究和性能分析。
上傳時(shí)間: 2013-07-10
上傳用戶(hù):kennyplds
以太網(wǎng)是在20世紀(jì)70年代為解決網(wǎng)絡(luò)中零散的和偶然的堵塞而開(kāi)發(fā)的,而 IEEE802.3標(biāo)準(zhǔn)是在最初的以太網(wǎng)技術(shù)基礎(chǔ)上于1980年開(kāi)發(fā)成功的。現(xiàn)在,以太網(wǎng)一詞泛指所有采用CSMA/CD協(xié)議的局域網(wǎng)。以太網(wǎng)2.0版由數(shù)字設(shè)備公司、 Intel公司和Xerox公司聯(lián)合開(kāi)發(fā),它與IEEE802.3兼容。 本設(shè)計(jì)采用FPGA設(shè)計(jì)以太網(wǎng)控制器代替?zhèn)鹘y(tǒng)的ASCI設(shè)計(jì)方法,主要原因在于FPGA技術(shù)的特點(diǎn),它作為專(zhuān)用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原由可編程期間門(mén)電路數(shù)有限的缺點(diǎn)。使本設(shè)計(jì)的產(chǎn)品十分靈活,可以在多種用戶(hù)多種開(kāi)發(fā)平臺(tái),硬件環(huán)境下使用而只需要對(duì)設(shè)計(jì)進(jìn)行簡(jiǎn)單的修改和編輯即可,方便了設(shè)計(jì)者和用戶(hù)的使用。 本論文主要闡述了使用FPGA設(shè)計(jì)開(kāi)發(fā)以太網(wǎng)控制器的設(shè)計(jì)開(kāi)發(fā)流程,以及研究了FPGA開(kāi)發(fā)方法和傳統(tǒng)ASIC開(kāi)發(fā)方法的區(qū)別和優(yōu)略。主要內(nèi)容為: 1.闡述FPGA技術(shù)的發(fā)展歷史,現(xiàn)狀和將來(lái)的發(fā)展趨勢(shì)。 2.詳細(xì)說(shuō)明了FPGA設(shè)計(jì)開(kāi)發(fā)以太網(wǎng)控制器的全過(guò)程,包括模塊分析功能分析以及代碼設(shè)計(jì)。 3.采用軟件仿真的方法設(shè)計(jì)和驗(yàn)證了MODELSIM仿真平臺(tái)以及仿真波形圖分析。 4.對(duì)比分析了FPGA和傳統(tǒng)的ASIC開(kāi)發(fā)過(guò)程的區(qū)別以及優(yōu)缺點(diǎn)。
標(biāo)簽: FPGA 以太網(wǎng)控制器
上傳時(shí)間: 2013-05-25
上傳用戶(hù):changeboy
本文以電子不停車(chē)收費(fèi)系統(tǒng)課題為背景,設(shè)計(jì)并實(shí)現(xiàn)了基于FPGA的π/4-DOPSK全數(shù)字中頻發(fā)射機(jī)和接收機(jī)。π/4-DQPSK廣泛應(yīng)用于移動(dòng)通信和衛(wèi)星通信中,具有頻帶利用率高、頻譜特性好、抗衰落性能強(qiáng)的特點(diǎn)。 近年來(lái)現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)器件在芯片邏輯規(guī)模和處理速度等方面性能的迅速提高,用硬件編程實(shí)現(xiàn)無(wú)線功能的軟件無(wú)線電技術(shù)在理論和實(shí)用化上都趨于成熟和完善,因此可以把數(shù)字調(diào)制,數(shù)字上/下變頻,數(shù)字解調(diào)在同一塊FPGA上實(shí)現(xiàn),即實(shí)現(xiàn)了中頻發(fā)射機(jī)和接收機(jī)一體化的片上可編程系統(tǒng)(SOPC,System On Programmabie Chip)。 本文首先根據(jù)指標(biāo)要求對(duì)數(shù)字收發(fā)機(jī)方案進(jìn)行設(shè)計(jì),確定了適合不停車(chē)收費(fèi)系統(tǒng)的全數(shù)字發(fā)射機(jī)和接收機(jī)的結(jié)構(gòu),接著根據(jù)π/4-DQPSK發(fā)射機(jī)和接收機(jī)的理論,設(shè)計(jì)并實(shí)現(xiàn)了基于FPGA的成形濾波器SRRC、半帶濾波器HB和定時(shí)算法并給出性能分析,最后給出硬件測(cè)試平臺(tái)上結(jié)果和測(cè)試結(jié)果分析。
標(biāo)簽: 4DQPSK FPGA 全數(shù)字
上傳時(shí)間: 2013-06-23
上傳用戶(hù):chuckbassboy
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1