針對(duì)現(xiàn)代中低壓電網(wǎng)電能質(zhì)量的監(jiān)測(cè)及諧波治理的需要,論文綜合運(yùn)用嵌入式技術(shù)、現(xiàn)代信號(hào)處理技術(shù)、虛擬儀器技術(shù)設(shè)計(jì)了一種新型低功耗、集成化的電網(wǎng)參數(shù)監(jiān)測(cè)儀。此系統(tǒng)實(shí)現(xiàn)了對(duì)三相電網(wǎng)相/線電壓、電流、有功功率、無功功率、視在功率、電網(wǎng)頻率、功率因數(shù)以及三相電壓、電流的31次以內(nèi)諧波的實(shí)時(shí)監(jiān)測(cè)。 論文分析了基于微處理器的電力系統(tǒng)基本參數(shù)的測(cè)量原理;對(duì)被測(cè)信號(hào)的交流參量通過抽樣方法獲得,由多點(diǎn)的抽樣數(shù)據(jù)統(tǒng)計(jì)得到的結(jié)果可以減小隨機(jī)誤差的影響;基于DFT和FFT的諧波測(cè)量原理,將FFT應(yīng)用于諧波分析獲得信號(hào)的頻域參數(shù);針對(duì)諧波測(cè)量中的混疊誤差設(shè)計(jì)了二階抗混疊濾波器;分析了非同步采樣和對(duì)非時(shí)限信號(hào)的截?cái)嘣斐傻念l譜泄露和柵欄效應(yīng)及其對(duì)諧波測(cè)量精度的影響。討論了常用的幾種窗函數(shù)對(duì)頻譜泄漏的抑制作用,在此基礎(chǔ)上選擇加海明窗對(duì)采樣信號(hào)進(jìn)行處理;針對(duì)DDS具有高精度頻率合成的特點(diǎn),將其應(yīng)用到電網(wǎng)信號(hào)的采樣上,提高了采樣的同步性,使得測(cè)量精度滿足了系統(tǒng)的要求。上述方法需要大量快速的迭代運(yùn)算,系統(tǒng)微處理器選用了32位ARM芯片LPC2132,提高了系統(tǒng)的數(shù)據(jù)處理能力和實(shí)時(shí)性。系統(tǒng)供電電源采用了開關(guān)電源、減小了體積,提高了效率;完成了下位機(jī)數(shù)據(jù)采集部分、二階抗混疊濾波器、測(cè)頻電路及通信模塊電路的設(shè)計(jì);最后介紹了軟件設(shè)計(jì)部分,主要包含了數(shù)據(jù)采集的實(shí)現(xiàn)過程,F(xiàn)FT程序的設(shè)計(jì),給出了各部分程序的流程圖;系統(tǒng)上位機(jī)軟件設(shè)計(jì)了電網(wǎng)數(shù)據(jù)處理程序,該軟件以LabWindows/CVI6.0為開發(fā)平臺(tái),利用CVI豐富的庫(kù)函數(shù),完成對(duì)數(shù)據(jù)的處理、顯示和記錄等工作,并采用雙線程運(yùn)行模式,在數(shù)據(jù)采集和處理的同時(shí)完成了顯示、命令的發(fā)送和運(yùn)行曲線等功能。 按上述方案設(shè)計(jì)的樣機(jī)經(jīng)過三次電路制作與軟件調(diào)試,主要技術(shù)參數(shù)達(dá)到了設(shè)計(jì)要求,通過了實(shí)驗(yàn)室測(cè)試,目前正在電力系統(tǒng)諧波治理系統(tǒng)中進(jìn)行工業(yè)實(shí)驗(yàn)。
標(biāo)簽: ARM 電網(wǎng)參數(shù) 儀的研制 監(jiān)測(cè)
上傳時(shí)間: 2013-04-24
上傳用戶:我好難過
條碼技術(shù)是隨通信技術(shù),計(jì)算機(jī)技術(shù)的發(fā)展應(yīng)運(yùn)而生的自動(dòng)識(shí)別技術(shù)的一種。根據(jù)二進(jìn)制編碼規(guī)則對(duì)應(yīng)形成的由對(duì)光反映率不同的條、空組成的圖形,經(jīng)光電掃描識(shí)讀器掃描,將采集的信息經(jīng)處理器進(jìn)行處理,從而達(dá)到自動(dòng)識(shí)別的目的。條碼技術(shù)自出現(xiàn)以來,得到了人們的普遍關(guān)注,發(fā)展十分迅速,已廣泛用于交通運(yùn)輸、商業(yè)、醫(yī)療衛(wèi)生、制造業(yè)、倉(cāng)儲(chǔ)業(yè)、郵電業(yè)等領(lǐng)域,極大的提高了數(shù)據(jù)采集和信息處理的速度,提高了工作效率,并為管理的科學(xué)化、信息化和現(xiàn)代化作出了貢獻(xiàn)。目前常用的是一維條碼,但一維條碼最大的弱點(diǎn)就是表征的信息量是有限的,需要依賴外部數(shù)據(jù)庫(kù)支持,離開這個(gè)數(shù)據(jù)庫(kù)條碼本身就沒有意義了。二維條碼克服了這一弱點(diǎn),它是在一維條碼基礎(chǔ)上形成的高密度、高信息量的條碼,可以將大量信息在小區(qū)域內(nèi)編碼,它本身就是一個(gè)完整的數(shù)據(jù)文件,是實(shí)現(xiàn)證件、卡片等信息存儲(chǔ)、攜帶并可以通過機(jī)器自動(dòng)識(shí)讀的理想方法。 本課題采用流行的嵌入式技術(shù),采用S3C44BOX作為二維條碼PDF417識(shí)別器的數(shù)據(jù)采集終端,該終端內(nèi)嵌μC/OS-Ⅱ操作系統(tǒng),將應(yīng)用分解成多任務(wù),簡(jiǎn)化了應(yīng)用系統(tǒng)軟件設(shè)計(jì);使控制系統(tǒng)的實(shí)時(shí)性得到了保證,提高了系統(tǒng)的可靠性和穩(wěn)定性;同時(shí)也增強(qiáng)了系統(tǒng)的可擴(kuò)展性和產(chǎn)品開發(fā)的可延續(xù)性。 本課題的主要任務(wù)是PDF417(Portable Data File)二維條碼圖像的識(shí)別。先由掃描儀或照相機(jī)獲取二維條碼的原始圖像,再由PC(Personal Computer)計(jì)算機(jī)中的圖象處理程序?qū)D象數(shù)據(jù)進(jìn)行處理,然后在條碼中定位單個(gè)碼字符號(hào)的圖像,利用算法識(shí)別出單個(gè)碼字符號(hào)。本文在條碼圖像的預(yù)處理方面進(jìn)行了算法改進(jìn),取得了較好的成果,能夠有效的去掉干擾噪聲和圖像定位。通過實(shí)驗(yàn)結(jié)果表明:本課題研究的二維條碼識(shí)別系統(tǒng)是比較令人滿意的。
上傳時(shí)間: 2013-08-01
上傳用戶:caiiicc
《單片機(jī)程序設(shè)計(jì)技術(shù)》周航慈 北航出版的 側(cè)重講寫程序的思想和方法很不錯(cuò) 絕版的書哦,當(dāng)當(dāng),卓越都缺貨了
標(biāo)簽: 單片機(jī) 應(yīng)用程序 設(shè)計(jì)技術(shù)
上傳時(shí)間: 2013-05-19
上傳用戶:zl123!@#
較高性能的永磁同步電機(jī)矢量控制系統(tǒng)需要實(shí)時(shí)更新電機(jī)參數(shù),文章中采用一種在線辨識(shí)永磁同步電機(jī)參數(shù)的方法。這種基于最小二乘法參數(shù)辨識(shí)方法是在轉(zhuǎn)子同步旋轉(zhuǎn)坐標(biāo)系下進(jìn)行的,通過MATLAB/SIMULINK對(duì)基于最小二乘法的永磁同步電機(jī)參數(shù)辨識(shí)進(jìn)行了仿真,仿真結(jié)果表明這種電機(jī)參數(shù)辨識(shí)方法能夠?qū)崟r(shí)、準(zhǔn)確地更新電機(jī)控制參數(shù)。 關(guān)鍵詞:永磁同步電機(jī);參數(shù)辨識(shí);最小二乘法
標(biāo)簽: 最小二乘法 參數(shù)辨識(shí) 仿真研究
上傳時(shí)間: 2013-06-06
上傳用戶:685
正交頻分復(fù)用(OnIlogonaJ Frequency Division Multiplexing,OFDM)技術(shù)通過將整個(gè)信道分為多個(gè)帶寬相等并行傳輸?shù)淖有诺溃ㄟ^將信息經(jīng)過子信道獨(dú)立傳輸來實(shí)現(xiàn)通信,子信道的正交性可以保證最大限度的利用頻譜資源。OFDM系統(tǒng)通過循環(huán)前綴來消除符號(hào)間干擾(ISI),通過IDFT/DFT調(diào)制解調(diào)降低了系統(tǒng)實(shí)現(xiàn)的復(fù)雜度。由于其頻譜利用率高,抗多徑能力強(qiáng),在多種通信場(chǎng)合中都得到了應(yīng)用。雖然有著上述優(yōu)點(diǎn),但為了準(zhǔn)確的恢復(fù)信號(hào),信道估計(jì)是OFDM系統(tǒng)中必須實(shí)現(xiàn)的一環(huán)。 本文正是針對(duì)OFDM接收機(jī)中的信道估計(jì)模塊的運(yùn)算部件的實(shí)現(xiàn)進(jìn)行了研究。首先,研究了OFDM信道估計(jì)的LS算法,一階線性插值算法,二次多項(xiàng)式插值算法,建立了適用于寬帶通信系統(tǒng)的信道估計(jì)模塊模型。其次研究了加法器電路和乘法器電路的實(shí)現(xiàn),包括進(jìn)位行波加法器,曼徹斯特進(jìn)位鏈,超前進(jìn)位加法器和乘法原理,陣列乘法器,wallace樹乘法器及BOOTH編碼算法,并分析了各種電路的特性及優(yōu)缺點(diǎn)。接著研究了幾種主要的除法器設(shè)計(jì)算法,包括數(shù)字循環(huán)算法,基于函數(shù)迭代的算法,以及CORDIC算法,結(jié)合信道估計(jì)的特點(diǎn)選擇了函數(shù)迭代和CORDIC算法作為具體實(shí)現(xiàn)的方法。最后,在前面的設(shè)計(jì)的基礎(chǔ)上在FPGA芯片上實(shí)現(xiàn)了前面的設(shè)計(jì)方案。
標(biāo)簽: OFDM FPGA 信道估計(jì) 模塊
上傳時(shí)間: 2013-06-06
上傳用戶:yyyyyyyyyy
JPEG2000是新一代圖像壓縮標(biāo)準(zhǔn),JPEG2000與傳統(tǒng)JPEG最大的不同,在于它放棄了JPEG所采用的以離散余弦變換(Discrete Cosine Transform)為主的區(qū)塊編碼方式,而采用以小波轉(zhuǎn)換(Wavelet Transform)為主的多解析編碼方式.離散小波變換算法是現(xiàn)代譜分析工具,在圖像處理與圖像分析領(lǐng)域正得到越來越廣泛的應(yīng)用.由于JPEG2000標(biāo)準(zhǔn)具有復(fù)雜的算法,全部用軟件來實(shí)現(xiàn)將會(huì)占用很大的處理器時(shí)間開銷和內(nèi)存開銷,尤其對(duì)于實(shí)時(shí)圖像傳輸和處理系統(tǒng),因而用硬件電路來實(shí)現(xiàn)JPEG2000標(biāo)準(zhǔn)的部分或全部,就具有重要的意義,本課題的目的就是用硬件電路來實(shí)現(xiàn)JPEG2000標(biāo)準(zhǔn)中的離散小波變換部分,論文研究的主要工作就是設(shè)計(jì)了一個(gè)符合JPEG2000標(biāo)準(zhǔn)的、高性能的多級(jí)二維離散小波變換的硬件電路.論文研究的內(nèi)容主要分為兩部分,第一部分首先分析了JPEG2000標(biāo)準(zhǔn)和離散小波變換的原理,重點(diǎn)研究了離散小波變換的快速算法,包括第一代小波變換所采用的卷積算法和第二代小波變換所采用的提升算法,然后具體分析了離散小波變換在JPEG2000中的具體實(shí)現(xiàn).論文第二部分對(duì)兩種離散小波變換快速算法的硬件實(shí)現(xiàn)進(jìn)行了比較,并選擇卷積濾波算法作為硬件實(shí)現(xiàn)的對(duì)象,并采用Daubechies9/7小波基.然后具體設(shè)計(jì)了離散小波變換的各個(gè)模塊,所有的模塊都是有硬件描述語言(Verilog HDL)來實(shí)現(xiàn),經(jīng)過仿真和邏輯綜合,在一塊自行設(shè)計(jì)的FPGA開發(fā)板上進(jìn)行了驗(yàn)證.仿真和驗(yàn)證的結(jié)果表明了該小波變換的硬件電路符合JPEG2000標(biāo)準(zhǔn),具有較高的速度和信噪比.
上傳時(shí)間: 2013-04-24
上傳用戶:h886166
C/C+語言struct 深層探索 C++中 extern "C"含義深層探索 C 語言高效編程的幾招 想成為嵌入式程序員應(yīng)知道的 0x10 個(gè)基本問題 C 語言嵌入式系統(tǒng)編程修煉 C 語言嵌入式系統(tǒng)編程修煉之一:背景篇 C 語言嵌入式系統(tǒng)編程修煉之二:軟件架構(gòu)篇 C 語言嵌入式系統(tǒng)編程修煉之三:內(nèi)存操作 C 語言嵌入式系統(tǒng)編程修煉之四:屏幕操作 C 語言嵌入式系統(tǒng)編程修煉之五:鍵盤操作 C 語言嵌入式系統(tǒng)編程修煉之六:性能優(yōu)化 C/C++語言 void及 void 指針深層探索 C/C++語言可變參數(shù)表深層探索 C/C++數(shù)組名與指針區(qū)別深層探索 C/C++程序員應(yīng)聘常見面試題深入剖析(1) C/C++程序員應(yīng)聘常見面試題深入剖析(2) 一道著名外企面試題的抽絲剝繭 C/C++結(jié)構(gòu)體的一個(gè)高級(jí)特性――指定成員的位數(shù) C/C++中的近指令、遠(yuǎn)指針和巨指針 從兩道經(jīng)典試題談 C/C++中聯(lián)合體(union)的使用 基于 ARM 的嵌入式 Linux 移植真實(shí)體驗(yàn) 基于 ARM 的嵌入式 Linux 移植真實(shí)體驗(yàn)(1)――基本概 基于 ARM 的嵌入式 Linux 移植真實(shí)體驗(yàn)(2)――BootLoa 基于 ARM 的嵌入式 Linux 移植真實(shí)體驗(yàn)(3)――操作系 基于 ARM 的嵌入式 Linux 移植真實(shí)體驗(yàn)(4)――設(shè)備驅(qū) 基于 ARM 的嵌入式 Linux 移植真實(shí)體驗(yàn)(5)――應(yīng)用實(shí) 深入淺出 Linux 設(shè)備驅(qū)動(dòng)編程 1.Linux 內(nèi)核模塊 2.字符設(shè)備驅(qū)動(dòng)程序 3.設(shè)備驅(qū)動(dòng)中的并發(fā)控制 4.設(shè)備的阻塞與非阻塞操作
上傳時(shí)間: 2013-04-24
上傳用戶:thh29
二次雷達(dá)(Secondary Surveillance Radar)是民航空中管制(Air Traffic Control)和軍事敵我識(shí)別(Identification Friend or Foe)系統(tǒng)中的關(guān)鍵部分,由于這兩個(gè)應(yīng)用領(lǐng)域都要求很高的可靠性和穩(wěn)定性,因此,二次雷達(dá)一直是國(guó)內(nèi)外雷達(dá)信號(hào)處理領(lǐng)域的研究熱點(diǎn).傳統(tǒng)的機(jī)載二次雷達(dá)應(yīng)答器普遍采用中小規(guī)模集成電路和分立元件設(shè)計(jì),其穩(wěn)定性和可靠性差,實(shí)時(shí)處理能力也很有限,無法完成高密度、大容量的應(yīng)答.針對(duì)這些缺陷,本論文提出一種全新的應(yīng)答數(shù)字信號(hào)處理器硬件結(jié)構(gòu),即FPGA+DSP的混合結(jié)構(gòu).這種硬件體系結(jié)構(gòu)的特點(diǎn)是可靠性高,集成度高,通用性強(qiáng),適于模塊化設(shè)計(jì),處理速度快,能實(shí)時(shí)處理多個(gè)應(yīng)答信號(hào),以及進(jìn)行置信度分析和生成報(bào)表.此項(xiàng)目中,本文作者主要負(fù)責(zé)FPGA部分硬件設(shè)計(jì).FPGA主要完成雙通道數(shù)據(jù)采集、產(chǎn)生視頻信號(hào)和旁瓣抑制信號(hào)、計(jì)算當(dāng)前飛機(jī)相對(duì)本地接收天線的方位和距離、與DSP實(shí)時(shí)交換數(shù)據(jù)、上傳報(bào)表等功能.論文詳細(xì)分析了接收機(jī)信號(hào)處理算法在FPGA中的硬件實(shí)現(xiàn)方案,在提高系統(tǒng)可靠性、堅(jiān)固性以及FPGA資源的合理利用方面做了深入的探討.同時(shí)給出不同層次關(guān)鍵模塊的HDL實(shí)現(xiàn)及其時(shí)序仿真結(jié)果.
標(biāo)簽: FPGA 機(jī)載 二次雷達(dá) 硬件系統(tǒng)
上傳時(shí)間: 2013-04-24
上傳用戶:西伯利亞狼
隨著數(shù)字信號(hào)處理技術(shù)應(yīng)用的不斷深入,數(shù)字信號(hào)處理系統(tǒng)的實(shí)現(xiàn)面臨著很多挑戰(zhàn),其中面臨的四個(gè)主要問題是:速度、設(shè)計(jì)規(guī)模、功耗和開發(fā)周期。因此許多數(shù)字信號(hào)處理的實(shí)現(xiàn)方法被提出,其中基于FPGA的實(shí)現(xiàn)技術(shù)就是其中的重要技術(shù)之一。 本文以數(shù)字信號(hào)處理系統(tǒng)的實(shí)現(xiàn)為應(yīng)用背景,著重研究了基于FPGA的數(shù)字濾波器實(shí)現(xiàn)技術(shù)。本文分為兩個(gè)主要部分: 第一部分以Xilinx公司的FPGA為例,總結(jié)了FPGA設(shè)計(jì)的基本方法及設(shè)計(jì)流程,并在此基礎(chǔ)上介紹了一種用于產(chǎn)品快速開發(fā)的設(shè)計(jì)方式—基于SystemGenerator的設(shè)計(jì)方式,這種設(shè)計(jì)方式向數(shù)字信號(hào)處理系統(tǒng)的設(shè)計(jì)者提供了自上而下的FPGA解決方案。 第二部分系統(tǒng)地研究了基于FPGA的數(shù)字濾波器實(shí)現(xiàn)技術(shù)。該部分首先研究了三種適合于FPGA的FIR濾波器實(shí)現(xiàn)方法,直接結(jié)構(gòu)、轉(zhuǎn)置結(jié)構(gòu)及分布式算法。其次,討論了針對(duì)直接結(jié)構(gòu)FIR濾波器的乘法器優(yōu)化技術(shù),CSD編碼和系數(shù)分解,以及針對(duì)轉(zhuǎn)置結(jié)構(gòu)FIR濾波器的乘法器優(yōu)化技術(shù),簡(jiǎn)化加法器圖,并結(jié)合實(shí)例給出了它們的優(yōu)化效果。再次,介紹了直接結(jié)構(gòu)FIR濾波器中常用多操作數(shù)加法實(shí)現(xiàn)方法,二叉樹和Wallace樹,并在Wallace樹的基礎(chǔ)上提出了一種適合于FPGA的1比特多操作數(shù)加法結(jié)構(gòu),這種實(shí)現(xiàn)結(jié)構(gòu)在實(shí)現(xiàn)采樣字長(zhǎng)與系數(shù)字長(zhǎng)均為l比特的FIR濾波器時(shí),使FPGA的資源利用率得到明顯提高。最后還給出了三種FIR濾波器實(shí)現(xiàn)方法在FPGA中應(yīng)用的優(yōu)缺點(diǎn)及其適用性,并給出了一個(gè)帶通濾波器的設(shè)計(jì)實(shí)例。 論文的研究成果已應(yīng)用于“北斗一號(hào)”導(dǎo)航定位接收機(jī)中。
標(biāo)簽: FPGA 數(shù)字濾波器 實(shí)現(xiàn)技術(shù)
上傳時(shí)間: 2013-08-01
上傳用戶:Andy123456
該論文介紹二次雷達(dá)的基本概念、發(fā)展歷史、工作流程和運(yùn)作機(jī)理以及單脈沖二次雷達(dá)的系統(tǒng)原理,并且對(duì)傳統(tǒng)的單脈沖二次雷達(dá)應(yīng)答信號(hào)處理器的硬件結(jié)構(gòu)進(jìn)行改進(jìn),提出一種全新的應(yīng)答處理器硬件結(jié)構(gòu),即FPGA+DSP的混合結(jié)構(gòu).這種硬件結(jié)構(gòu)的特點(diǎn)是結(jié)構(gòu)靈活,有較強(qiáng)的通用性.該論文圍繞FPGA+DSP這種數(shù)字信號(hào)處理的硬件結(jié)構(gòu),闡述了它在單脈沖二次雷達(dá)應(yīng)答數(shù)字信號(hào)處理器中的應(yīng)用,使用VHDL語言設(shè)計(jì)FPGA程序,并且給出主要模塊的仿真結(jié)果.FPGA主要完成距離計(jì)數(shù)、方位計(jì)數(shù)、脈沖分解、產(chǎn)生應(yīng)答數(shù)據(jù)送給DSP、與PC104交換報(bào)表等功能.長(zhǎng)時(shí)間的成功試驗(yàn)表明,基于FPGA和DSP技術(shù)的二次雷達(dá)應(yīng)答信號(hào)處理器在3毫秒內(nèi)可以同時(shí)處理四個(gè)重疊應(yīng)答,計(jì)算所接收的每一個(gè)脈沖的到達(dá)方向,得到真實(shí)脈沖并且給出脈沖置信度.系統(tǒng)達(dá)到了預(yù)期的目的.該課題的另外一個(gè)重要意義是對(duì)傳統(tǒng)的二次監(jiān)視雷達(dá)應(yīng)答信號(hào)處理器進(jìn)行了改進(jìn),使單脈沖二次雷達(dá)系統(tǒng)的應(yīng)答處理能力在可靠性、穩(wěn)定性和系統(tǒng)精度三個(gè)方面有質(zhì)的飛躍.
標(biāo)簽: FPGA DSP 二次雷達(dá) 處理器
上傳時(shí)間: 2013-04-24
上傳用戶:gokk
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1