亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

功耗測試

  • IMDCT算法研究及其FPGA實現(xiàn)

    近年來,隨著多媒體技術(shù)的迅猛發(fā)展,電子、計算機、通訊和娛樂之間的相互融合、滲透越來越多,而數(shù)字音頻技術(shù)則是應(yīng)用最為廣泛的技術(shù)之一。MP3(MPEG-1 Audio LayerⅢ)編解碼算法作為數(shù)字音頻的解決方案,在便攜式多媒體產(chǎn)品中得到了廣泛流行。 在已有的便攜式MP3系統(tǒng)實現(xiàn)方案中,低速處理器與專用硬件結(jié)合的SOC設(shè)計方案結(jié)合了硬件實現(xiàn)方式和軟件實現(xiàn)方式的優(yōu)點,具有成本低、升級容易、功能豐富等特點。IMDCT(反向改進離散余弦變換)是編解碼算法中一個運算量大調(diào)用頻率高的運算步驟,因此適于硬件實現(xiàn),以降低處理器的開銷和功耗,來提高整個系統(tǒng)的性能。 本文首先闡述了MP3音頻編解碼標(biāo)準和流程,以及IMDCT常用的各種實現(xiàn)算法。在此基礎(chǔ)上選擇了適于硬件實現(xiàn)的遞歸循環(huán)實現(xiàn)方法,并在已有算法的基礎(chǔ)上進行了改進,減小了所需硬件資源需求并保持了運算速度。接著提出了模塊總體設(shè)計方案,結(jié)合算法進行了實現(xiàn)結(jié)構(gòu)的優(yōu)化,并在EDA環(huán)境下具體實現(xiàn),用硬件描述語言設(shè)計、綜合、仿真,且下載到Xilinx公司的VirtexⅡ系列xc2v1000FPGA器件中,在減小硬件資源的同時快速地實現(xiàn)了IMDCT,經(jīng)驗證功能正確。

    標(biāo)簽: IMDCT FPGA 算法研究

    上傳時間: 2013-06-11

    上傳用戶:亮劍2210

  • 基于FPGA的JPEG實時圖像編解碼系統(tǒng)

    JPEG是聯(lián)合圖像專家組(Joint Picture Expert Group)的英文縮寫,是國際標(biāo)準化組織(ISO)和CCITT聯(lián)合制定的靜態(tài)圖像壓縮編碼標(biāo)準。JPEG的基于DCT變換有損壓縮具有高壓縮比特點,被廣泛應(yīng)用在數(shù)據(jù)量極大的多媒體以及帶寬資源寶貴的網(wǎng)絡(luò)程序中。 動態(tài)圖像的JPEG編解碼處理要求圖像恢復(fù)質(zhì)量高、實時性強,本課題就是針對這兩個方面的要求展開的研究。該系統(tǒng)由圖像編碼服務(wù)器端和圖像解碼客戶端組成。其中,服務(wù)器端實時采集攝像頭傳送的動態(tài)圖像,進行JPEG編碼,通過網(wǎng)絡(luò)傳送碼流到客戶端;客戶端接收碼流,經(jīng)過JPEG解碼,恢復(fù)出原始圖像送VGA顯示。設(shè)計結(jié)果完全達到了實時性的要求。 本文從系統(tǒng)實現(xiàn)的角度出發(fā),首先分析了系統(tǒng)開發(fā)平臺,介紹FPGA的結(jié)構(gòu)特點以及它的設(shè)計流程和指導(dǎo)原則;然后從JPEG圖像壓縮技術(shù)發(fā)展的歷程出發(fā),分析JPEG標(biāo)準實現(xiàn)高壓縮比高質(zhì)量圖像處理的原理;針對FPGA在算法實現(xiàn)上的特點,以及JPEG算法處理的原理,按照編碼和解碼順序,研究設(shè)計了基于改進的DA算法的FDCT和IDCT變換,以及按發(fā)生頻率進行優(yōu)化的霍夫曼查找表結(jié)構(gòu),并且從系統(tǒng)整體上對JPEG編解碼進行簡化,以提高系統(tǒng)的處理性能。最后,通過分析Nios嵌入式微處理器可定制特性,根據(jù)SOPC Builder中Avalon總線的要求,把圖像采集,JPEG圖像壓縮和網(wǎng)絡(luò)傳輸轉(zhuǎn)變成用戶自定義模塊,在SOPC Builder下把用戶自定義模塊添加到系統(tǒng)中,由Nios嵌入式軟核的控制下運行,在FPGA芯片上實現(xiàn)整個JPEG實時圖像編解碼系統(tǒng)(soc)。 在FPGA上實現(xiàn)硬件模塊化的JPEG算法,具有造價低功耗低,性能穩(wěn)定,圖像恢復(fù)后質(zhì)量高等優(yōu)點,適用于精度要求高且需要對圖像進行逐幀處理的遠程微小目標(biāo)識別和跟蹤系統(tǒng)中以及廣電系統(tǒng)中前期的非線性編輯工作以及數(shù)字電影的動畫特技制作,對降低成本和提高圖像處理速度兩方面都有非常重大的現(xiàn)實意義。通過在FPGA上實現(xiàn)JPEG編解碼,進一步探索FPGA在數(shù)字圖像處理上的優(yōu)勢所在,深入了解進行此類硬件模塊設(shè)計的技術(shù)特點,是本課題的重要學(xué)術(shù)意義所在。

    標(biāo)簽: FPGA JPEG 實時圖像 編解碼

    上傳時間: 2013-04-24

    上傳用戶:shangdafreya

  • 基于FPGA的QDPSK調(diào)制解調(diào)技術(shù)

    現(xiàn)代通信系統(tǒng)要求通信距離遠、通信容量大、傳輸質(zhì)量好。作為其關(guān)鍵技術(shù)之一的調(diào)制解調(diào)技術(shù)一直是人們研究的一個重要方向。用FPGA實現(xiàn)調(diào)制解調(diào)器具有體積小、功耗低、集成度高、可軟件升級、抗干擾能力強的特點,符合未來通信技術(shù)發(fā)展的方向。論文從以下幾個方面討論和實現(xiàn)了基于FPGA的調(diào)制解調(diào)系統(tǒng)。 論文首先介紹了調(diào)制解調(diào)系統(tǒng)的發(fā)展現(xiàn)狀及FPGA的相關(guān)知識。然后介紹了幾種常見的相位調(diào)制解調(diào)方式,重點是QDPSK調(diào)制解調(diào)系統(tǒng)的理論算法。 論文重點介紹了QDPSK解調(diào)調(diào)制系統(tǒng)的具體實現(xiàn)。首先,在在MATLAB環(huán)境下對系統(tǒng)里的每個子模塊完成了功能仿真,并取得滿意的仿真結(jié)果;其次,在QDPSK調(diào)制解調(diào)系統(tǒng)功能仿真正確的基礎(chǔ)上,對每個模塊的功能編寫C++算法,并且驗證了算法的正確性和可實現(xiàn)性;最后,在altera公司的FPGA開發(fā)平臺Quartus Ⅱ 6.0上,采用Verilog硬件描述語言對QDPSK調(diào)制解調(diào)系統(tǒng)實現(xiàn)了時序仿真和綜合仿真。

    標(biāo)簽: QDPSK FPGA 調(diào)制 解調(diào)技術(shù)

    上傳時間: 2013-07-21

    上傳用戶:moonkoo7

  • 應(yīng)用可靠性5_線路設(shè)計

    一、應(yīng)用可靠性概念 1、可靠性概念 2、固有可靠性與應(yīng)用可靠性 3、易產(chǎn)生應(yīng)用可靠性問題的器件 4、使用應(yīng)力對可靠性的影響 二、電子元器件的選用 1、電子元器件的質(zhì)量等級 2、電子元器件的選擇要點 3、電子元器件的最大額定值 4、電子元器件的降額應(yīng)用 三、電子元器件的可靠性應(yīng)用 1、電子元器件的防浪涌應(yīng)用 2、電子元器件的防靜電應(yīng)用 3、電子元器件的防干擾應(yīng)用 4、CMOS群件的防閂鎖應(yīng)用 四、電子元器件的EMC應(yīng)用 1、干擾來源及傳播路徑 2、接地與屏蔽 3、濾波 4、電纜及終端 5、差分 6、軟件抗干擾 五、可靠性防護元件 1、TVS二極管 2、壓敏電阻 3、PTC與NTC熱敏電阻 4、專用防護元件 六、電子線路的可靠性設(shè)計 1、簡化設(shè)計 2、容差與漂移設(shè)計 3、冗余設(shè)計 4、低功耗設(shè)計 5、潛在通路分析 6、電磁兼容設(shè)計 7、均衡設(shè)計 七、印制電路版的可靠性設(shè)計 1、PCB的布局設(shè)計 2、PCB的布線設(shè)計 3、PCB的熱設(shè)計 4、PCB的裝配 八、噪聲測試作為應(yīng)用可靠性保證手段 1、噪聲與可靠性的關(guān)系 2、噪聲用于壽命評估 3、噪聲用于可靠性篩選 4、噪聲用于應(yīng)力損傷的早期預(yù)測

    標(biāo)簽: 應(yīng)用可靠性 線路設(shè)計

    上傳時間: 2013-07-28

    上傳用戶:mh_zhaohy

  • 應(yīng)用可靠性9_綜合實例

    一、應(yīng)用可靠性概念 1、可靠性概念 2、固有可靠性與應(yīng)用可靠性 3、易產(chǎn)生應(yīng)用可靠性問題的器件 4、使用應(yīng)力對可靠性的影響 二、電子元器件的選用 1、電子元器件的質(zhì)量等級 2、電子元器件的選擇要點 3、電子元器件的最大額定值 4、電子元器件的降額應(yīng)用 三、電子元器件的可靠性應(yīng)用 1、電子元器件的防浪涌應(yīng)用 2、電子元器件的防靜電應(yīng)用 3、電子元器件的防干擾應(yīng)用 4、CMOS群件的防閂鎖應(yīng)用 四、電子元器件的EMC應(yīng)用 1、干擾來源及傳播路徑 2、接地與屏蔽 3、濾波 4、電纜及終端 5、差分 6、軟件抗干擾 五、可靠性防護元件 1、TVS二極管 2、壓敏電阻 3、PTC與NTC熱敏電阻 4、專用防護元件 六、電子線路的可靠性設(shè)計 1、簡化設(shè)計 2、容差與漂移設(shè)計 3、冗余設(shè)計 4、低功耗設(shè)計 5、潛在通路分析 6、電磁兼容設(shè)計 7、均衡設(shè)計 七、印制電路版的可靠性設(shè)計 1、PCB的布局設(shè)計 2、PCB的布線設(shè)計 3、PCB的熱設(shè)計 4、PCB的裝配 八、噪聲測試作為應(yīng)用可靠性保證手段 1、噪聲與可靠性的關(guān)系 2、噪聲用于壽命評估 3、噪聲用于可靠性篩選 4、噪聲用于應(yīng)力損傷的早期預(yù)測

    標(biāo)簽: 應(yīng)用可靠性

    上傳時間: 2013-04-24

    上傳用戶:刺猬大王子

  • 基于FPGA的SDRAM控制器設(shè)計及應(yīng)用

    在國家重大科學(xué)工程HIRFL-CSR的CSR控制系統(tǒng)中,需要高速數(shù)據(jù)獲取和處理系統(tǒng)。該系統(tǒng)通常采用存儲器作為數(shù)據(jù)緩沖存儲。同步動態(tài)隨機存儲器SDRAM憑借其集成度高、功耗低、可靠性高、處理能力強等優(yōu)勢成為最佳選擇。但是SDRAM卻具有復(fù)雜的時序,為了降低成本,所以采用目前很為流行的EDA技術(shù),選擇可編程邏輯器件中廣泛使用的現(xiàn)場可編程門陣列FPGA,使用硬件描述語言VHDL,遵循先進的自頂向下的設(shè)計思想實現(xiàn)對SDRAM控制器的設(shè)計。 論文引言部分簡單介紹了CSR控制系統(tǒng),指出論文的課題來源與實際意義。第二章首先介紹了存儲器的概況與性能指標(biāo),其次較為詳細介紹了動態(tài)存儲器DRAM的基本時序,最后對同步動態(tài)隨機存儲器SDRAM進行詳盡論述,包括性能、特點、結(jié)構(gòu)以及最為重要的一些操作和時序。第三、四章分別論述本課題的SDRAM控制器硬件與軟件設(shè)計,重點介紹了具體芯片與FPGA設(shè)計技術(shù)。第五章為該SDRAM控制器在CsR控制系統(tǒng)中的一個經(jīng)典應(yīng)用,即同步事例處理器。最后對FPGA技術(shù)進行總結(jié)與展望。 本論文完整論述了控制器的設(shè)計原理和具體實現(xiàn)。從測試的結(jié)果來看,本控制器無論從結(jié)構(gòu)上,還是軟硬件上設(shè)計均滿足了工程實際要求。

    標(biāo)簽: SDRAM FPGA 制器設(shè)計

    上傳時間: 2013-07-11

    上傳用戶:hasan2015

  • 基于FPGA的電梯群控系統(tǒng)的分析與設(shè)計

    電梯群控系統(tǒng)是一種控制三臺或以上電梯的控制系統(tǒng),旨在提高對電梯乘客的服務(wù)質(zhì)量并減少成本,如:電梯的功耗。目前大多數(shù)的電梯群控系統(tǒng)采用的是“大廳呼叫指派”的方法來指派電梯去響應(yīng)乘客的呼梯。在這種方法中,電梯群控系統(tǒng)將根據(jù)目前建筑內(nèi)的客流量來選擇最合適的電梯。在充分研究了當(dāng)前普遍應(yīng)用的電梯群控算法后,本文提出了一種基于模糊算法的電梯群控算法,該算法可根據(jù)不同的客流量模式對整個建筑中的電梯群進行派梯策略的調(diào)整,并在此基礎(chǔ)上,加入了經(jīng)驗調(diào)整參數(shù),使該算法增加了記憶調(diào)整功能。 本文在Matlab上對改進的算法進行了相關(guān)建模驗證。驗證結(jié)果表明,相比只是應(yīng)用類似模糊算法的電梯群控算法,本算法對于客流量模式相對穩(wěn)定的大型寫字樓等對群控系統(tǒng)要求比較嚴格的樓宇更為適用,即擁有更好的應(yīng)用前景。 本文還對所提出的算法在工程上采用FPGA進行應(yīng)用做了一定的研究。在用C程序建立該算法的基礎(chǔ)上采用了在Xilinx VirtexII Pro開發(fā)板上運行MicroBlaze軟IP核的方法對該算法進行了調(diào)試并運行成功。得到的運行結(jié)果與用Matlab驗證的結(jié)果一致。證明了該算法在工程上的可應(yīng)用性。

    標(biāo)簽: FPGA 電梯群控系統(tǒng)

    上傳時間: 2013-07-02

    上傳用戶:壞壞的華仔

  • Xilinx_ISE_7_1i.rar

    ISE 7.1i獨特的集成度、高速度以及易用性可以幫助設(shè)計人員解決所面臨的最緊迫的一些挑戰(zhàn)。新版工具集成了主要功耗分析、分層設(shè)計、仿真和調(diào)試等功能,還支持目前應(yīng)用越來越多的基于Linux的設(shè)計環(huán)境。工具中還包括了針對在所有性能領(lǐng)域全球都最快的FPGA - Virtex-4系列的新速度文件。 與競爭解決方案相比,ISE 7.1i的邏輯構(gòu)造性能優(yōu)勢高達70%,同時在DSP、嵌入式處理和連接功能方面也遙遙領(lǐng)先。設(shè)計人員可在設(shè)計中充分享受這些優(yōu)勢。ISE 7.1i中還包括了對新推出的全球成本最低的FPGA產(chǎn)品--

    標(biāo)簽: Xilinx_ISE

    上傳時間: 2013-07-14

    上傳用戶:dianxin61

  • 基于FPGA的旋轉(zhuǎn)變壓器解碼算法

    由于旋轉(zhuǎn)變壓器的高精度高可靠性等特點,廣泛的應(yīng)用于如航空、航天、船舶、兵器、雷達、通訊等領(lǐng)域。旋轉(zhuǎn)變壓器輸出模擬量交流信號,經(jīng)過數(shù)字處理轉(zhuǎn)換為數(shù)字角度信號才能進入計算機或其他控制系統(tǒng),而這種數(shù)字處理比較復(fù)雜,采用專用的旋轉(zhuǎn)變壓器解碼芯片想達到理想的精度通常需要較高的成本,限制了它在其他領(lǐng)域的應(yīng)用。傳統(tǒng)的角測量系統(tǒng)面臨的問題有:體積、重量、功耗偏大,調(diào)試、誤差補償試驗復(fù)雜,費用較高。 現(xiàn)場可編程門陣列(FPGA)是近年來迅速發(fā)展起來的新型可編程器件。隨著它的不斷應(yīng)用和發(fā)展,也使電子設(shè)計的規(guī)模和集成度不斷提高。同時也帶來了電子系統(tǒng)設(shè)計方法和設(shè)計思想的不斷推陳出新。 本文的目的是研究利用FPGA實現(xiàn)旋轉(zhuǎn)變壓器的硬件解碼算法,設(shè)計基于FPGA的旋轉(zhuǎn)變壓器解碼系統(tǒng)。 在本文所設(shè)計的系統(tǒng)中,通過FPGA芯片產(chǎn)生旋轉(zhuǎn)變壓器的激勵信號,再控制A/D轉(zhuǎn)換器對旋轉(zhuǎn)變壓器的模擬信號的數(shù)據(jù)進行采樣和轉(zhuǎn)換,并對轉(zhuǎn)換完的數(shù)據(jù)進行濾波處理,使用基于CORDIC算法流水線結(jié)構(gòu)設(shè)計的反正切函數(shù)模塊解算出偏轉(zhuǎn)角θ,最后通過串行口將解算的偏差角數(shù)據(jù)輸出。本文還分析了該系統(tǒng)誤差產(chǎn)生的原因和提高系統(tǒng)精度的方法。 實驗結(jié)果表明,本文所設(shè)計的旋轉(zhuǎn)變壓器解碼器的硬件組成和軟件實現(xiàn)基本能夠較精確的完成上述的信號轉(zhuǎn)換和數(shù)據(jù)運算。

    標(biāo)簽: FPGA 旋轉(zhuǎn)變壓器 解碼 算法

    上傳時間: 2013-05-23

    上傳用戶:gdgzhym

  • 車牌識別系統(tǒng)的硬件設(shè)計與實現(xiàn)

    隨著交通工具的迅猛發(fā)展,智能交通系統(tǒng)(Intelligent TransportationSystems,簡稱ITS)在交通管理中受到廣泛的關(guān)注。而在ITS中,車牌識別(LicensePlate Recognition,簡稱LPR)是其核心技術(shù)。車牌識別系統(tǒng)主要由數(shù)據(jù)采集和車牌識別算法兩個部分組成。由于車牌清晰程度、攝像機性能、氣候條件等因素的影響,牌照中的字符可能出現(xiàn)不清楚、扭曲、缺損或污跡干擾,這都給識別造成一定難度。因此,在復(fù)雜背景中快速準確地進行車牌定位成為車牌識別系統(tǒng)的難點。 本文研究和設(shè)計了一種集圖象采集,圖象識別,圖象傳輸?shù)扔谝惑w的實時嵌入式系統(tǒng)。該平臺包括硬件系統(tǒng)設(shè)計與應(yīng)用程序開發(fā)兩個方面,充分利用TI公司的C6000系列DSP強大的并行運算能力、以及FPGA的靈活時序邏輯控制技術(shù),從硬件方面實現(xiàn)系統(tǒng)的高速運行。 本文的主要工作有兩部分組成,具體如下: (1) 在硬件設(shè)計方面:實現(xiàn)由A/D、電源、FPGA、DSP以及SDRAM和FLASH所組成的車牌識別系統(tǒng);設(shè)計并完成系統(tǒng)的原理圖和印制板圖;完成電路板調(diào)試,以及完成FPGA.在高速圖像采集中的veriIog應(yīng)用程序開發(fā)。 (2) 在軟件開發(fā)方面:完成Philips公司的SAA7113H的配置代碼開發(fā),以及DSP底層的部分驅(qū)動程序開發(fā)。 該系統(tǒng)能夠?qū)崿F(xiàn)25幀每秒的數(shù)字視頻流圖像數(shù)據(jù)的輸出,并由FPGA負責(zé)完成一幅720×572數(shù)據(jù)量的圖像采集。DSP負責(zé)系統(tǒng)的嵌入式操作,包括系統(tǒng)的控制和車牌識別算法的實現(xiàn)。 目前,嵌入式車牌識別系統(tǒng)硬件平臺已經(jīng)搭建成功,系統(tǒng)軟件代碼程序也已經(jīng)開發(fā)完成。本系統(tǒng)能夠?qū)崿F(xiàn)高速圖像采集、嵌入式操作與車牌識別算法、UART數(shù)據(jù)通信等功能,具有速度快、穩(wěn)定性高、體積小、功耗低等特點,為車牌識別算法提供一個較好的驗證平臺。

    標(biāo)簽: 車牌識別系統(tǒng) 硬件設(shè)計

    上傳時間: 2013-07-30

    上傳用戶:gdgzhym

主站蜘蛛池模板: 永春县| 晴隆县| 鄂伦春自治旗| 大宁县| 中宁县| 库尔勒市| 夏津县| 林州市| 景宁| 沁源县| 安福县| 巴林左旗| 长顺县| 丹棱县| 吉安县| 贡嘎县| 纳雍县| 密云县| 绥德县| 依兰县| 依安县| 武宁县| 高雄县| 都昌县| 巫山县| 南京市| 商水县| 徐州市| 邹城市| 神木县| 岳普湖县| 房产| 仪征市| 奉节县| 顺平县| 合作市| 齐齐哈尔市| 进贤县| 方城县| 满城县| 莱阳市|