亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

功率半導(dǎo)體元件

  • WIN7操作系統下,protel99se添加元件庫的操作方法

    WIN7操作系統下,protel99se添加元件庫的操作方法

    標簽: protel WIN7 99 se

    上傳時間: 2013-11-11

    上傳用戶:1966640071

  • protel99se常用封裝庫元件&分立元件庫(三份資料匯總)

    protel99se常用封裝庫元件&分立元件庫(三份資料匯總)

    標簽: protel 99 se 封裝庫

    上傳時間: 2013-11-03

    上傳用戶:zzzzzz

  • 集成元件庫的創建

    集成元件庫的創建

    標簽: 集成 元件庫

    上傳時間: 2013-11-05

    上傳用戶:a3318966

  • protel99se元件名系表

    protel99se元件名系表

    標簽: protel 99 se 元件

    上傳時間: 2013-10-08

    上傳用戶:liuwei6419

  • Proteus+7.8+元件庫

    元件庫

    標簽: Proteus 7.8 元件庫

    上傳時間: 2013-10-30

    上傳用戶:王楚楚

  • 數字與模擬電路設計技巧

    數字與模擬電路設計技巧IC與LSI的功能大幅提升使得高壓電路與電力電路除外,幾乎所有的電路都是由半導體組件所構成,雖然半導體組件高速、高頻化時會有EMI的困擾,不過為了充分發揮半導體組件應有的性能,電路板設計與封裝技術仍具有決定性的影響。 模擬與數字技術的融合由于IC與LSI半導體本身的高速化,同時為了使機器達到正常動作的目的,因此技術上的跨越競爭越來越激烈。雖然構成系統的電路未必有clock設計,但是毫無疑問的是系統的可靠度是建立在電子組件的選用、封裝技術、電路設計與成本,以及如何防止噪訊的產生與噪訊外漏等綜合考慮。機器小型化、高速化、多功能化使得低頻/高頻、大功率信號/小功率信號、高輸出阻抗/低輸出阻抗、大電流/小電流、模擬/數字電路,經常出現在同一個高封裝密度電路板,設計者身處如此的環境必需面對前所未有的設計思維挑戰,例如高穩定性電路與吵雜(noisy)性電路為鄰時,如果未將噪訊入侵高穩定性電路的對策視為設計重點,事后反復的設計變更往往成為無解的夢魘。模擬電路與高速數字電路混合設計也是如此,假設微小模擬信號增幅后再將full scale 5V的模擬信號,利用10bit A/D轉換器轉換成數字信號,由于分割幅寬祇有4.9mV,因此要正確讀取該電壓level并非易事,結果造成10bit以上的A/D轉換器面臨無法順利運作的窘境。另一典型實例是使用示波器量測某數字電路基板兩點相隔10cm的ground電位,理論上ground電位應該是零,然而實際上卻可觀測到4.9mV數倍甚至數十倍的脈沖噪訊(pulse noise),如果該電位差是由模擬與數字混合電路的grand所造成的話,要測得4.9 mV的信號根本是不可能的事情,也就是說為了使模擬與數字混合電路順利動作,必需在封裝與電路設計有相對的對策,尤其是數字電路switching時,ground vance noise不會入侵analogue ground的防護對策,同時還需充分檢討各電路產生的電流回路(route)與電流大小,依此結果排除各種可能的干擾因素。以上介紹的實例都是設計模擬與數字混合電路時經常遇到的瓶頸,如果是設計12bit以上A/D轉換器時,它的困難度會更加復雜。

    標簽: 數字 模擬電路 設計技巧

    上傳時間: 2013-11-16

    上傳用戶:731140412

  • LVDS與高速PCB設計

    LVDS(低壓差分信號)標準ANSI/TIA /E IA26442A22001廣泛應用于許多接口器件和一些ASIC及FPGA中。文中探討了LVDS的特點及其PCB (印制電路板)設計,糾正了某些錯誤認識。應用傳輸線理論分析了單線阻抗、雙線阻抗及LVDS差分阻抗計算方法,給出了計算單線阻抗和差分阻抗的公式,通過實際計算說明了差分阻抗與單線阻抗的區別,并給出了PCB布線時的幾點建議。關鍵詞: LVDS, 阻抗分析, 阻抗計算, PCB設計 LVDS (低壓差分信號)是高速、低電壓、低功率、低噪聲通用I/O接口標準,其低壓擺幅和差分電流輸出模式使EM I (電磁干擾)大大降低。由于信號輸出邊緣變化很快,其信號通路表現為傳輸線特性。因此,在用含有LVDS接口的Xilinx或Altera等公司的FP2GA及其它器件進行PCB (印制電路板)設計時,超高速PCB設計和差分信號理論就顯得特別重要。

    標簽: LVDS PCB

    上傳時間: 2013-11-19

    上傳用戶:水中浮云

  • pcb layout design(臺灣硬件工程師15年經驗

    PCB LAYOUT 術語解釋(TERMS)1. COMPONENT SIDE(零件面、正面)︰大多數零件放置之面。2. SOLDER SIDE(焊錫面、反面)。3. SOLDER MASK(止焊膜面)︰通常指Solder Mask Open 之意。4. TOP PAD︰在零件面上所設計之零件腳PAD,不管是否鑽孔、電鍍。5. BOTTOM PAD:在銲錫面上所設計之零件腳PAD,不管是否鑽孔、電鍍。6. POSITIVE LAYER:單、雙層板之各層線路;多層板之上、下兩層線路及內層走線皆屬之。7. NEGATIVE LAYER:通常指多層板之電源層。8. INNER PAD:多層板之POSITIVE LAYER 內層PAD。9. ANTI-PAD:多層板之NEGATIVE LAYER 上所使用之絕緣範圍,不與零件腳相接。10. THERMAL PAD:多層板內NEGATIVE LAYER 上必須零件腳時所使用之PAD,一般稱為散熱孔或導通孔。11. PAD (銲墊):除了SMD PAD 外,其他PAD 之TOP PAD、BOTTOM PAD 及INNER PAD 之形狀大小皆應相同。12. Moat : 不同信號的 Power& GND plane 之間的分隔線13. Grid : 佈線時的走線格點2. Test Point : ATE 測試點供工廠ICT 測試治具使用ICT 測試點 LAYOUT 注意事項:PCB 的每條TRACE 都要有一個作為測試用之TEST PAD(測試點),其原則如下:1. 一般測試點大小均為30-35mil,元件分布較密時,測試點最小可至30mil.測試點與元件PAD 的距離最小為40mil。2. 測試點與測試點間的間距最小為50-75mil,一般使用75mil。密度高時可使用50mil,3. 測試點必須均勻分佈於PCB 上,避免測試時造成板面受力不均。4. 多層板必須透過貫穿孔(VIA)將測試點留於錫爐著錫面上(Solder Side)。5. 測試點必需放至於Bottom Layer6. 輸出test point report(.asc 檔案powerpcb v3.5)供廠商分析可測率7. 測試點設置處:Setup􀃆pads􀃆stacks

    標簽: layout design pcb 硬件工程師

    上傳時間: 2013-10-22

    上傳用戶:pei5

  • 基于磁耦合諧振的無線電能傳輸系統的研究

    分析并設計實現了一種基于磁耦合諧振的無線電能傳輸系統。介紹了無線電能傳輸技術,闡述了磁耦合諧振式無線電能傳輸技術原理及其優越性,分析了磁耦合諧振無線電能傳輸系統中傳輸距離d及負載阻值RL等相關參數對系統傳輸功率、效率的影響。對所提出的無線電能傳輸系統進行實驗測試,實驗結果表明,需綜合考慮上述相關參數,以達到傳輸效率、傳輸功率的最優化設計。同時驗證了理論分析的有效性。

    標簽: 磁耦合 無線電能傳輸 諧振

    上傳時間: 2014-01-04

    上傳用戶:集美慧

  • 基于單片機的電流比任意可調并聯電源設計與實現

    開關電源并聯系統中往往存在兩個并聯電源性能參數不同甚至差異較大的情況,因此不能采用傳統的并聯均流方案來平均分攤電流,這就需要按各個電源模塊的輸出能力分擔輸出功率。基于這種靈活性的需要,本設計在采用主從設置法設計并聯均流開關電源的基礎上新增加了單片機控制模塊,實現了分流比可任意調節、各模塊電流可實時監控的半智能化并聯開關電源系統。實測結果表明,該并聯開關電源系統分流比設置誤差小于0.5%,具有總過流和單路過流保護功能。

    標簽: 單片機 電流 并聯 電源設計

    上傳時間: 2014-12-24

    上傳用戶:guojin_0704

主站蜘蛛池模板: 神木县| 延安市| 教育| 宁夏| 德钦县| 沙坪坝区| 自治县| 类乌齐县| 宜宾市| 二连浩特市| 精河县| 安仁县| 莒南县| 石门县| 湖北省| 张掖市| 年辖:市辖区| 亳州市| 高雄市| 深州市| 南投市| 公主岭市| 芜湖县| 新野县| 随州市| 石城县| 汪清县| 顺平县| 陵川县| 武山县| 九龙城区| 龙山县| 澄城县| 马尔康县| 泉州市| 青浦区| 崇礼县| 漳州市| 大新县| 呼图壁县| 红河县|