差分跳頻(DFH)是集跳頻圖案、信息調(diào)制與解調(diào)于一體,是一個全面基于數(shù)字信號處理的全新概念的通信系統(tǒng),其技術(shù)體制和原理與常規(guī)跳頻完全不同,較好地解決了數(shù)據(jù)速率和跟蹤干擾等問題,代表了當(dāng)前短波通信的一個重要發(fā)展方向。美國Sanders公司推出了名為CHESS的新型短波跳頻通信系統(tǒng),并獲得了成功,但我國對該體制和技術(shù)的研究還處于初始階段,目前還不太成熟,離實際應(yīng)用還有一段距離。 本文主要基于FPGA芯片的基礎(chǔ)上對差分跳頻進行了研究,用FPGA來實現(xiàn)數(shù)字信號處理可以很好地解決并行性和速度問題,而且其靈活的可配置特性,使得FPGA構(gòu)成的DSP系統(tǒng)非常易于修改、測試及硬件升級。而且設(shè)計中盡量采用軟件無線電體系結(jié)構(gòu),減少模擬環(huán)節(jié),把數(shù)字化處理盡量靠近天線,從而建立一個通用、標(biāo)準(zhǔn)、模塊化的硬件平臺,用軟件編程來實現(xiàn)差分跳頻的各種功能,從基于硬件的設(shè)計方法中解放出來。 本文首先介紹了課題背景及研究的意義,闡述了目前差分跳頻中頻率合成跟頻率識別的實現(xiàn)方案。在頻率合成中,著重對DDS的相位截斷誤差及幅度量化誤差進行仿真,找出基于FPGA實現(xiàn)的最佳參數(shù)及改善方法。在頻率識別中,基于Xilinx公司提供FFT IP核,接收端中的位同步,頻率識別均在FFT的理論上進行設(shè)計。最后根據(jù)設(shè)計方案制作基于FPGA的電路板。 設(shè)計中跳頻圖案、直接數(shù)字頻率合成器、頻率識別、位同步、跳頻圖案恢復(fù)、線性調(diào)頻z變換等模塊均采用Verilog和VHDL兩種通用硬件描述語言進行設(shè)計,以便能夠在所有廠家的FPGA芯片中移植。
上傳時間: 2013-07-22
上傳用戶:yezhihao
【免費分享】電子設(shè)計1000例,不要分。。。
上傳時間: 2013-06-10
上傳用戶:moshushi0009
密集型的矩陣運算在信號處理和圖像處理中被廣泛應(yīng)用,而且往往需要系統(tǒng)進行實時運算,這就需要系統(tǒng)具有很高的吞吐率。因此尋找矩陣運算的高速實現(xiàn)方法是很有意義的。FPGA的運算速度快并且可以并行運算,和其它矩陣運算的實現(xiàn)方式相比,F(xiàn)PGA有其獨特的優(yōu)勢。本文主要設(shè)計并實現(xiàn)了基于FPGA的各種矩陣運算模塊。 本文首先介紹了矩陣運算的特點和原理,接著討論了FPGA浮點運算單元的VHDL設(shè)計方法,在此基礎(chǔ)上,設(shè)計了矩陣相乘累加、三角矩陣求逆和一般矩陣分解求逆的運算模塊,給出矩陣階數(shù)擴大時各種矩陣運算的分塊實現(xiàn)方法。然后在ModelSim環(huán)境下仿真了一般矩陣的求逆模塊,與Maflab仿真結(jié)果比較,分析了運算精度、時間復(fù)雜度和資源占用情況,在Virtex-4系列FPGA硬件平臺上進行了調(diào)試和測試,并通過USB接口將矩陣運算結(jié)果送入PC機,驗證了基于FPGA矩陣運算的正確性和可行性。最后對矩陣求逆模塊在雷達信號中的應(yīng)用作了簡單介紹。
上傳時間: 2013-07-20
上傳用戶:561596
提出通過對分塊圖像的DCT 系數(shù)進行動態(tài)范圍壓縮來改進傳統(tǒng)的基于DCT 變換的圖像自嵌入水印算法,并結(jié)合灰度變換函數(shù)與JPEG 標(biāo)準(zhǔn)量化表重新設(shè)計了DCT 系數(shù)碼長分配表,大幅度提升了量化過程保留的圖
上傳時間: 2013-07-28
上傳用戶:小鵬
主要講述靜電放電、射頻輻射電磁場、電快速瞬變脈 沖群、雷擊浪涌、由射頻場引起的傳導(dǎo)干擾、工頻磁場、 電壓跌落和衰減振蕩波等八項抗擾度試驗,其中前七項試 驗在通用抗擾度標(biāo)準(zhǔn)中已經(jīng)見到;后一項試驗(衰減振蕩 波抗擾度試驗)則在電力系統(tǒng)設(shè)備的抗擾度試驗中經(jīng)??? 以見到。考慮到國內(nèi)在引進生產(chǎn)家用電器的企業(yè)中經(jīng)常采 用的高頻噪聲模擬器,本章予以補充介紹。此外,汽車工 業(yè)在我國的迅速發(fā)展,拉動了與之配套的汽車電子與電器 行業(yè)的迅速發(fā)展。對后者的質(zhì)量控制與檢測問題便成為業(yè) 內(nèi)人士所關(guān)注的一個熱點。
標(biāo)簽: 抗擾度 標(biāo)準(zhǔn) 測試方法
上傳時間: 2013-05-24
上傳用戶:fxf126@126.com
擴頻通信系統(tǒng)與常規(guī)的通信系統(tǒng)相比,具有很強的抗窄帶干擾,抗多徑干擾,抗人為干擾的能力,并具有信息隱蔽、多址保密通信等優(yōu)點。在近年來得到了迅速的發(fā)展。本論文主要討論和實現(xiàn)了基于FPGA的直接序列擴頻信號的解擴解調(diào)處理。論文對該直擴通信系統(tǒng)和FPGA設(shè)計方法進行了相關(guān)研究,最后用Altera公司的最新的FPGA開發(fā)平臺Quarus Ⅱ5.0實現(xiàn)了相關(guān)設(shè)計。 整個系統(tǒng)分為兩個部分,發(fā)送部分和接收部分。發(fā)送部分主要有串并轉(zhuǎn)換、差分卷積編碼、PN碼擴頻、QPSK調(diào)制、成型濾波等模塊。接收部分主要有前端抗干擾、數(shù)字下變頻、解擴解調(diào)等模塊。 論文首先介紹了擴頻通信系統(tǒng)的特點以及相關(guān)技術(shù)的國內(nèi)外發(fā)展現(xiàn)狀,并介紹了本論文的研究思路和內(nèi)容。 然后,論文分析了幾種常用的窄帶干擾抑制、載波同步及PN碼同步算法,結(jié)合實際需要,設(shè)計了一種零中頻DSSS解調(diào)解擴方案。給出了抗窄帶干擾、PN碼捕獲及跟蹤以及載波同步的算法分析,采用了基于數(shù)字外差調(diào)制的自適應(yīng)陷波器來進行前端窄帶干擾抑制處理,用基于自適應(yīng)門限技術(shù)的滑動相關(guān)捕獲和分時復(fù)用單相關(guān)器跟蹤來改善PN碼同步的性能,用基于硬判決的COSTAS(科斯塔斯)環(huán)來減少載波提取的算法復(fù)雜度,用改進型CORDIC算法實現(xiàn)NCO來方便的進行擴展。 接著,論文給出了系統(tǒng)總體設(shè)計和發(fā)送及接受子系統(tǒng)的各個功能模塊的實現(xiàn)分析以及在Quartus Ⅱ5.0上的實現(xiàn)細節(jié),給出了仿真結(jié)果。 然后論文介紹了整個系統(tǒng)的硬件電路設(shè)計和它在真實系統(tǒng)中連機調(diào)試所得到的測試結(jié)果,結(jié)果表明該系統(tǒng)具有性能穩(wěn)定,靈活性好,生產(chǎn)調(diào)試容易,體積小,便于升級等特點并且達到課題各項指標(biāo)的要求。 最后是對論文工作的一些總結(jié)和對今后工作的展望。
標(biāo)簽: FPGA 調(diào)制解調(diào)器
上傳時間: 2013-07-04
上傳用戶:yd19890720
在過去的十幾年間,F(xiàn)PGA取得了驚人的發(fā)展:集成度已達到1000萬等效門、速度可達到400~500MHz。隨著FPGA的集成度不斷增大,在高密度FPGA中,芯片上時鐘的分布質(zhì)量就變得越來越重要。時鐘延時和時鐘相位偏移已成為影響系統(tǒng)性能的重要因素?,F(xiàn)在,解決時鐘延時問題主要使用時鐘延時補償電路。 為了消除FPGA芯片內(nèi)的時鐘延時,減小時鐘偏差,本文設(shè)計了內(nèi)置于FPGA芯片中的延遲鎖相環(huán),采用一種全數(shù)字的電路結(jié)構(gòu),將傳統(tǒng)DLL中的用模擬方式實現(xiàn)的環(huán)路濾波器和壓控延遲鏈改進為數(shù)字方式實現(xiàn)的時鐘延遲測量電路,和延時補償調(diào)整電路,配合特定的控制邏輯電路,完成時鐘延時補償。在輸入時鐘頻率不變的情況下,只需一次調(diào)節(jié)過程即可完成輸入輸出時鐘的同步,鎖定時間較短,噪聲不會積累,抗干擾性好。 在Smic0.18um工藝下,設(shè)計出的時鐘延時補償電路工作頻率范圍從25MHz到300MHz,最大抖動時間為35ps,鎖定時間為13個輸入時鐘周期。另外,完成了時鐘相移電路的設(shè)計,實現(xiàn)可編程相移,為用戶提供與輸入時鐘同頻的相位差為90度,180度,270度的相移時鐘;時鐘占空比調(diào)節(jié)電路的設(shè)計,實現(xiàn)可編程占空比,可以提供占空比為50/50的時鐘信號;時鐘分頻電路的設(shè)計,實現(xiàn)頻率分頻,提供1.5,2,2.5,3,4,5,8,16分頻時鐘。
標(biāo)簽: FPGA 應(yīng)用于 全數(shù)字 鎖相環(huán)
上傳時間: 2013-07-06
上傳用戶:LouieWu
電子三分頻功放使用的喇叭保護電路,電子三分頻功放使用的喇叭保護電路.電子三分頻功放使用的喇叭保護電路;
上傳時間: 2013-06-18
上傳用戶:wang5829
電磁兼容 試驗和測量技術(shù)浪涌(沖擊)抗擾度試驗,GB17626.5-1999,等同采用IEC61000-4-5:1995《電磁兼容 第4部分:試驗和測量技術(shù) 第5分部分:浪涌 (沖擊)抗擾度試驗》。從事相關(guān)工作的朋友值得參考。
標(biāo)簽: 17626.5 1999 GB 標(biāo)準(zhǔn)
上傳時間: 2013-05-19
上傳用戶:youke111
·期刊論文:分形圖像壓縮編碼的原理與發(fā)展趨勢
上傳時間: 2013-06-13
上傳用戶:TRIFCT
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1