亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

全國(guó)大學(xué)生電子設(shè)計(jì)大賽

  • 高速電路PCB板級(jí)設(shè)計(jì)技巧 (內(nèi)部資料)

    高頻電路布線技巧:高頻電路往往集成度較高,布線密度大,采用多層板即布線所必須的,也是降低干擾的有效手段。高頻電路器件管腳間的引線彎折越少越好。高頻電路布線的引線最好采用全直線,需要轉(zhuǎn)折,可用45度,折

    標(biāo)簽: PCB 高速電路 板級(jí) 設(shè)計(jì)技巧

    上傳時(shí)間: 2013-04-24

    上傳用戶:372825274

  • 電子元器件選擇和應(yīng)用

    1. 元器件的技術(shù)條件、技術(shù)性能、質(zhì)量等級(jí)等均應(yīng)滿足裝備的要求; 2. 優(yōu)先選用經(jīng)實(shí)踐證明質(zhì)量穩(wěn)定、可靠性高、有發(fā)展前途的標(biāo)準(zhǔn)元器件,不允許選用淘汰品種和禁用的元器件; 3. 應(yīng)最大限度地壓縮元器件品種規(guī)格和生產(chǎn)廠家; 4. 未經(jīng)設(shè)計(jì)定型的元器件不能在可靠性要求高的軍工產(chǎn)品中正式使用; 5. 優(yōu)先選用有良好的技術(shù)服務(wù)、供貨及時(shí)、價(jià)格合理的生產(chǎn)廠家的元器件。對(duì)關(guān)鍵元器件要進(jìn)行用戶對(duì)生產(chǎn)方的質(zhì)量認(rèn)定; 6. 在性能價(jià)格比相等時(shí),應(yīng)優(yōu)先選用國(guó)產(chǎn)元器件。

    標(biāo)簽: 電子 元器件選擇

    上傳時(shí)間: 2013-06-28

    上傳用戶:czl10052678

  • OFDM信道估計(jì)模塊運(yùn)算部件的FPGA設(shè)計(jì)

    正交頻分復(fù)用(OnIlogonaJ Frequency Division Multiplexing,OFDM)技術(shù)通過將整個(gè)信道分為多個(gè)帶寬相等并行傳輸?shù)淖有诺溃ㄟ^將信息經(jīng)過子信道獨(dú)立傳輸來實(shí)現(xiàn)通信,子信道的正交性可以保證最大限度的利用頻譜資源。OFDM系統(tǒng)通過循環(huán)前綴來消除符號(hào)間干擾(ISI),通過IDFT/DFT調(diào)制解調(diào)降低了系統(tǒng)實(shí)現(xiàn)的復(fù)雜度。由于其頻譜利用率高,抗多徑能力強(qiáng),在多種通信場(chǎng)合中都得到了應(yīng)用。雖然有著上述優(yōu)點(diǎn),但為了準(zhǔn)確的恢復(fù)信號(hào),信道估計(jì)是OFDM系統(tǒng)中必須實(shí)現(xiàn)的一環(huán)。 本文正是針對(duì)OFDM接收機(jī)中的信道估計(jì)模塊的運(yùn)算部件的實(shí)現(xiàn)進(jìn)行了研究。首先,研究了OFDM信道估計(jì)的LS算法,一階線性插值算法,二次多項(xiàng)式插值算法,建立了適用于寬帶通信系統(tǒng)的信道估計(jì)模塊模型。其次研究了加法器電路和乘法器電路的實(shí)現(xiàn),包括進(jìn)位行波加法器,曼徹斯特進(jìn)位鏈,超前進(jìn)位加法器和乘法原理,陣列乘法器,wallace樹乘法器及BOOTH編碼算法,并分析了各種電路的特性及優(yōu)缺點(diǎn)。接著研究了幾種主要的除法器設(shè)計(jì)算法,包括數(shù)字循環(huán)算法,基于函數(shù)迭代的算法,以及CORDIC算法,結(jié)合信道估計(jì)的特點(diǎn)選擇了函數(shù)迭代和CORDIC算法作為具體實(shí)現(xiàn)的方法。最后,在前面的設(shè)計(jì)的基礎(chǔ)上在FPGA芯片上實(shí)現(xiàn)了前面的設(shè)計(jì)方案。

    標(biāo)簽: OFDM FPGA 信道估計(jì) 模塊

    上傳時(shí)間: 2013-06-06

    上傳用戶:yyyyyyyyyy

  • 基于FPGA的π4-DQPSK全數(shù)字中頻發(fā)射機(jī)和接收機(jī)的實(shí)現(xiàn)

    本文以電子不停車收費(fèi)系統(tǒng)課題為背景,設(shè)計(jì)并實(shí)現(xiàn)了基于FPGA的π/4-DOPSK全數(shù)字中頻發(fā)射機(jī)和接收機(jī)。π/4-DQPSK廣泛應(yīng)用于移動(dòng)通信和衛(wèi)星通信中,具有頻帶利用率高、頻譜特性好、抗衰落性能強(qiáng)的特點(diǎn)。 近年來現(xiàn)場(chǎng)可編程門陣列(FPGA)器件在芯片邏輯規(guī)模和處理速度等方面性能的迅速提高,用硬件編程實(shí)現(xiàn)無(wú)線功能的軟件無(wú)線電技術(shù)在理論和實(shí)用化上都趨于成熟和完善,因此可以把數(shù)字調(diào)制,數(shù)字上/下變頻,數(shù)字解調(diào)在同一塊FPGA上實(shí)現(xiàn),即實(shí)現(xiàn)了中頻發(fā)射機(jī)和接收機(jī)一體化的片上可編程系統(tǒng)(SOPC,System On Programmabie Chip)。 本文首先根據(jù)指標(biāo)要求對(duì)數(shù)字收發(fā)機(jī)方案進(jìn)行設(shè)計(jì),確定了適合不停車收費(fèi)系統(tǒng)的全數(shù)字發(fā)射機(jī)和接收機(jī)的結(jié)構(gòu),接著根據(jù)π/4-DQPSK發(fā)射機(jī)和接收機(jī)的理論,設(shè)計(jì)并實(shí)現(xiàn)了基于FPGA的成形濾波器SRRC、半帶濾波器HB和定時(shí)算法并給出性能分析,最后給出硬件測(cè)試平臺(tái)上結(jié)果和測(cè)試結(jié)果分析。

    標(biāo)簽: DQPSK FPGA 全數(shù)字 中頻

    上傳時(shí)間: 2013-07-18

    上傳用戶:saharawalker

  • 基于FPGA的MPEG4編解碼芯片開發(fā)系統(tǒng)設(shè)計(jì)研究

    MPEG-4是目前非常流行的視頻壓縮標(biāo)準(zhǔn),基于MPEG-4的視頻處理系統(tǒng)有兩種體系結(jié)構(gòu):可編程結(jié)構(gòu)和專用結(jié)構(gòu).可編程結(jié)構(gòu)靈活,適用范圍廣,易于升級(jí),但電路復(fù)雜,電路功耗大.專用視頻編解碼器結(jié)構(gòu)硬件開銷小,處理速度高.該文主要研究專用的MPEG-4視頻編解碼芯片設(shè)計(jì)方法.目前市場(chǎng)上MPEG-4視頻編解碼芯片主要是Simple Profile級(jí)別的,而我們?cè)O(shè)計(jì)的芯片要實(shí)現(xiàn)Advanced Simple Profile級(jí)別.該文采用了一種基于大規(guī)模FPGA的軟硬件相結(jié)的芯片設(shè)計(jì)方案,我們?cè)O(shè)計(jì)了基于FPGA的MPEG-4芯片設(shè)計(jì)開發(fā)平臺(tái),完成算法的硬件仿真與測(cè)試.論文圍繞基于FPGA的MPEG-4芯片開發(fā)系統(tǒng)設(shè)計(jì),分為兩個(gè)部分.第一部分介紹了目前國(guó)內(nèi)外實(shí)現(xiàn)MPEG-4視頻處理系統(tǒng)的主要方法和應(yīng)用,概述了國(guó)際上MPEG-4視頻編解碼芯片設(shè)計(jì)的一般方法及其發(fā)展趨勢(shì),詳細(xì)描述了我們的基于FPGA的MPEG-4編解碼芯片開發(fā)系統(tǒng)的結(jié)構(gòu).第二部分重點(diǎn)講述了基于FPGA的MPEG-4芯片開發(fā)系統(tǒng)各個(gè)電路模塊的設(shè)計(jì),包括電源模塊、FPGA配置模塊、時(shí)鐘生成模塊、視頻輸入/輸出模塊、RS232串口模塊、以太網(wǎng)接口模塊、USB接口模塊等.同時(shí)也介紹了I

    標(biāo)簽: MPEG4 FPGA 編解碼芯片 開發(fā)系統(tǒng)

    上傳時(shí)間: 2013-06-15

    上傳用戶:it男一枚

  • 基于FPGA的彩色等離子體顯示器信號(hào)處理與控制電路設(shè)計(jì)

    彩色等離子體顯示器是利用惰性氣體放電發(fā)光進(jìn)行顯示的平板顯示器,它具有厚度薄、重量輕、大平面、大視角、響應(yīng)快、無(wú)電磁輻射等優(yōu)點(diǎn)。由于我國(guó)PDP產(chǎn)業(yè)起步較晚,所以研制具有我國(guó)自主知識(shí)產(chǎn)權(quán)的PDP整體驅(qū)動(dòng)電路,搶占彩電市場(chǎng)具有深遠(yuǎn)的意義。本文介紹了等離子體顯示器的工作原理和基于ALTERA公司的現(xiàn)場(chǎng)可編程門陣列(FPGA)的電路設(shè)計(jì)方法,通過研究PDP的工作原理、顯示屏的結(jié)構(gòu)和AC型PDP所采用的尋址和顯示分離(ADS)型子場(chǎng)技術(shù),提出了一種基于FPGA的信號(hào)處理與控制電路設(shè)計(jì)方案。最后還對(duì)等離子體顯示器在改進(jìn)顯示屏物理工藝結(jié)構(gòu)、驅(qū)動(dòng)電路技術(shù)以及市場(chǎng)走向方面,進(jìn)行了初步探討。

    標(biāo)簽: FPGA 彩色 信號(hào)處理 等離子體

    上傳時(shí)間: 2013-05-20

    上傳用戶:zhengxueliang

  • 基于FPGA的多路E1反向復(fù)用傳輸芯片的設(shè)計(jì)與實(shí)現(xiàn)

    隨著電信數(shù)據(jù)傳輸對(duì)速率和帶寬的要求變得越來越迫切,原有建成的網(wǎng)絡(luò)是基于話音傳輸業(yè)務(wù)的網(wǎng)絡(luò),已不能適應(yīng)當(dāng)前的需求.而建設(shè)新的寬帶網(wǎng)絡(luò)需要相當(dāng)大的投資且建設(shè)工期長(zhǎng),無(wú)法滿足特定客戶對(duì)高速數(shù)據(jù)傳輸?shù)慕谛枨?反向復(fù)用技術(shù)是把一個(gè)單一的高速數(shù)據(jù)流在發(fā)送端拆散并放在兩個(gè)或者多個(gè)低速數(shù)據(jù)鏈路上進(jìn)行傳輸,在接收端再還原為高速數(shù)據(jù)流.該文提出一種基于FPGA的多路E1反向復(fù)用傳輸芯片的設(shè)計(jì)方案,使用四個(gè)E1構(gòu)成高速數(shù)據(jù)的透明傳輸通道,支持E1線路間最大相對(duì)延遲64ms,通過鏈路容量調(diào)整機(jī)制,可以動(dòng)態(tài)添加或刪除某條E1鏈路,實(shí)現(xiàn)靈活、高效的利用現(xiàn)有網(wǎng)絡(luò)實(shí)現(xiàn)視頻、數(shù)據(jù)等高速數(shù)據(jù)的傳輸,能夠節(jié)省帶寬資源,降低成本,滿足客戶的需求.系統(tǒng)分為發(fā)送和接收兩部分.發(fā)送電路實(shí)現(xiàn)四路E1的成幀操作,數(shù)據(jù)拆分采用線路循環(huán)與幀間插相結(jié)合的方法,A路插滿一幀(30時(shí)隙)后,轉(zhuǎn)入B路E1間插數(shù)據(jù),依此類推,循環(huán)間插所有的數(shù)據(jù).接收電路進(jìn)行HDB3解碼,幀同步定位(子幀同步和復(fù)幀同步),線路延遲判斷,FIFO和SDRAM實(shí)現(xiàn)多路數(shù)據(jù)的對(duì)齊,最后按照約定的高速數(shù)據(jù)流的幀格式輸出數(shù)據(jù).整個(gè)數(shù)字電路采用Verilog硬件描述語(yǔ)言設(shè)計(jì),通過前仿真和后仿真的驗(yàn)證.以30萬(wàn)門的FPGA器件作為硬件實(shí)現(xiàn),經(jīng)過綜合和布線,特別是寫約束和增量布線手動(dòng)調(diào)整電路的布局,降低關(guān)鍵路徑延時(shí),最終滿足設(shè)計(jì)要求.

    標(biāo)簽: FPGA 多路 傳輸 片的設(shè)計(jì)

    上傳時(shí)間: 2013-07-16

    上傳用戶:asdkin

  • Turbo乘積碼的譯碼算法及FPGA實(shí)現(xiàn)

    在信道編碼的發(fā)展進(jìn)程中,編碼研究人員一直致力于追尋性能盡可能的接近Shannon極限,且譯碼復(fù)雜度較低的信道編碼方案。1993年Berrou等提出了Turbo碼,這種碼在接近香農(nóng)極限的低信噪比下仍能夠獲得較低的誤碼率,它的出現(xiàn)在編碼界引起了廣泛的關(guān)注,并成為編碼研究領(lǐng)域最新的發(fā)展方向之一。但Turbo碼也有其缺點(diǎn),由于交織器的存在,致使譯碼復(fù)雜度高,譯碼時(shí)延長(zhǎng)且因?yàn)榈痛a重碼字,存在錯(cuò)誤平臺(tái)現(xiàn)象。在Turbo碼的基礎(chǔ)上,1994年,Pyndiah等提出了Turbo乘積碼,Turbo乘積碼繼承了Turbo碼的優(yōu)點(diǎn),又因?yàn)門urbo乘積碼的構(gòu)造采用了線性分組碼,所以譯碼方法比Turbo碼簡(jiǎn)單。Turbo乘積碼近年來開始被廣泛到應(yīng)用到各種通信場(chǎng)合,大有取代傳統(tǒng)的卷積碼之勢(shì)。 本文首先圍繞Turbo乘積碼的編譯碼原理,闡述了涉及到的基礎(chǔ)知識(shí);又據(jù)Turbo乘積碼目前的應(yīng)用狀況,回顧了Turbo碼的發(fā)展歷史;其次,根據(jù)Turbo乘積碼的構(gòu)造原理,探討了構(gòu)造的方法,交織類型,子碼的選擇及子碼的性能;再次,研究了Turbo乘積碼的概率譯碼,基于外信息的迭代算法,研究了Chase的譯碼算法;最后通過軟件仿真實(shí)現(xiàn)了該迭代譯碼算法,得到的結(jié)果達(dá)到了通信接收的要求。 本文還初步的闡述了Turbo乘積碼硬件實(shí)現(xiàn)系統(tǒng)的設(shè)計(jì)方案。據(jù)實(shí)際工作中碰到的非標(biāo)準(zhǔn)信號(hào),給出了整體模塊設(shè)計(jì)圖,及相應(yīng)模塊的功能和模塊問連接的各種參數(shù)。并實(shí)現(xiàn)了模態(tài)下的同步搜索和去除相位模糊功能。最后根據(jù)研究中碰到的各種問題,提出了下一步工作建議和研究方向。

    標(biāo)簽: Turbo FPGA 乘積碼 譯碼算法

    上傳時(shí)間: 2013-07-02

    上傳用戶:ndyyliu

  • 高速Viterbi譯碼器的FPGA實(shí)現(xiàn)

    本文提出了一種高速Viterbi譯碼器的FPGA實(shí)現(xiàn)方案。這種Viterbi譯碼器的設(shè)計(jì)方案既可以制成高性能的單片差錯(cuò)控制器,也可以集成到大規(guī)模ASIC通信芯片中,作為全數(shù)字接收的一部分。 本文所設(shè)計(jì)的Viterbi譯碼器采用了基四算法,與基二算法相比,其譯碼速率在理論上約提升一倍。加一比一選單元是Viterbi譯碼器最主要的瓶頸所在,本文在加一比一選模塊中采用了全并行結(jié)構(gòu)的設(shè)計(jì)方法,這種方法雖然增加了硬件的使用面積,卻有效的提高了譯碼器的速率。在幸存路徑管理部分采用了兩路并行回溯的設(shè)計(jì)方法,與寄存器交換法相比,回溯算法更適用于FPGA開發(fā)設(shè)計(jì)。為了提高譯碼性能,減小譯碼差錯(cuò),本文采用較大譯碼深度的回溯算法以保證幸存路徑進(jìn)行合并。實(shí)現(xiàn)了基于FPGA的誤碼測(cè)試儀,在FPGA內(nèi)部完成誤碼驗(yàn)證和誤碼計(jì)數(shù)的工作。 與基于軟件實(shí)現(xiàn)譯碼過程的DSP芯片不同,F(xiàn)PGA芯片完全采用硬件平臺(tái)對(duì)Viterbi譯碼器加以實(shí)現(xiàn),這使譯碼速率得到很大的提升。針對(duì)于具體的FPGA硬件實(shí)現(xiàn),本文采用了硬件描述語(yǔ)言VHDL來完成設(shè)計(jì)。通過對(duì)譯碼器的綜合仿真和FPGA實(shí)現(xiàn)驗(yàn)證了該方案的可行性。譯碼器的最高譯碼輸出速率可以達(dá)到60Mbps。

    標(biāo)簽: Viterbi FPGA 譯碼器

    上傳時(shí)間: 2013-04-24

    上傳用戶:181992417

  • STC單片機(jī)全系列頭文件

    這個(gè)是STC單片機(jī)的全系列頭文件. 這個(gè)是STC單片機(jī)的全系列頭文件

    標(biāo)簽: STC 單片機(jī) 頭文件

    上傳時(shí)間: 2013-04-24

    上傳用戶:1054154823

主站蜘蛛池模板: 曲阳县| 水城县| 虎林市| 沙洋县| 北票市| 南木林县| 苍南县| 盱眙县| 迁安市| 新巴尔虎左旗| 贡觉县| 尼玛县| 通榆县| 白河县| 琼结县| 嘉定区| 施秉县| 德江县| 昌吉市| 奉新县| 开平市| 长阳| 浦江县| 屯昌县| 宁德市| 大悟县| 文成县| 大连市| 泽州县| 洛川县| 镇安县| 泾阳县| 双鸭山市| 偏关县| 雅江县| 大连市| 徐汇区| 新津县| 普安县| 旬阳县| 自治县|