介紹了采用protel 99se進行射頻電路pcb設計的設計流程為了保證電路的性能。在進行射頻電路pcb設計時應考慮電磁兼容性,因而重點討論了元器件的布局與布線原則來達到電磁兼容的目的.關鍵詞 射頻電路 電磁兼容 布局
上傳時間: 2013-11-14
上傳用戶:竺羽翎2222
PCB LAYOUT 術語解釋(TERMS)1. COMPONENT SIDE(零件面、正面)︰大多數零件放置之面。2. SOLDER SIDE(焊錫面、反面)。3. SOLDER MASK(止焊膜面)︰通常指Solder Mask Open 之意。4. TOP PAD︰在零件面上所設計之零件腳PAD,不管是否鑽孔、電鍍。5. BOTTOM PAD:在銲錫面上所設計之零件腳PAD,不管是否鑽孔、電鍍。6. POSITIVE LAYER:單、雙層板之各層線路;多層板之上、下兩層線路及內層走線皆屬之。7. NEGATIVE LAYER:通常指多層板之電源層。8. INNER PAD:多層板之POSITIVE LAYER 內層PAD。9. ANTI-PAD:多層板之NEGATIVE LAYER 上所使用之絕緣範圍,不與零件腳相接。10. THERMAL PAD:多層板內NEGATIVE LAYER 上必須零件腳時所使用之PAD,一般稱為散熱孔或導通孔。11. PAD (銲墊):除了SMD PAD 外,其他PAD 之TOP PAD、BOTTOM PAD 及INNER PAD 之形狀大小皆應相同。12. Moat : 不同信號的 Power& GND plane 之間的分隔線13. Grid : 佈線時的走線格點2. Test Point : ATE 測試點供工廠ICT 測試治具使用ICT 測試點 LAYOUT 注意事項:PCB 的每條TRACE 都要有一個作為測試用之TEST PAD(測試點),其原則如下:1. 一般測試點大小均為30-35mil,元件分布較密時,測試點最小可至30mil.測試點與元件PAD 的距離最小為40mil。2. 測試點與測試點間的間距最小為50-75mil,一般使用75mil。密度高時可使用50mil,3. 測試點必須均勻分佈於PCB 上,避免測試時造成板面受力不均。4. 多層板必須透過貫穿孔(VIA)將測試點留於錫爐著錫面上(Solder Side)。5. 測試點必需放至於Bottom Layer6. 輸出test point report(.asc 檔案powerpcb v3.5)供廠商分析可測率7. 測試點設置處:Setuppadsstacks
上傳時間: 2013-10-22
上傳用戶:pei5
LAYOUT REPORT .............. 1 目錄.................. 1 1. PCB LAYOUT 術語解釋(TERMS)......... 2 2. Test Point : ATE 測試點供工廠ICT 測試治具使用............ 2 3. 基準點 (光學點) -for SMD:........... 4 4. 標記 (LABEL ING)......... 5 5. VIA HOLE PAD................. 5 6. PCB Layer 排列方式...... 5 7.零件佈置注意事項 (PLACEMENT NOTES)............... 5 8. PCB LAYOUT 設計............ 6 9. Transmission Line ( 傳輸線 )..... 8 10.General Guidelines – 跨Plane.. 8 11. General Guidelines – 繞線....... 9 12. General Guidelines – Damping Resistor. 10 13. General Guidelines - RJ45 to Transformer................. 10 14. Clock Routing Guideline........... 12 15. OSC & CRYSTAL Guideline........... 12 16. CPU
上傳時間: 2013-12-20
上傳用戶:康郎
減小電磁干擾的印刷電路板設計原則 內 容 摘要……1 1 背景…1 1.1 射頻源.1 1.2 表面貼裝芯片和通孔元器件.1 1.3 靜態引腳活動引腳和輸入.1 1.4 基本回路……..2 1.4.1 回路和偶極子的對稱性3 1.5 差模和共模…..3 2 電路板布局…4 2.1 電源和地…….4 2.1.1 感抗……4 2.1.2 兩層板和四層板4 2.1.3 單層板和二層板設計中的微處理器地.4 2.1.4 信號返回地……5 2.1.5 模擬數字和高壓…….5 2.1.6 模擬電源引腳和模擬參考電壓.5 2.1.7 四層板中電源平面因該怎么做和不應該怎么做…….5 2.2 兩層板中的電源分配.6 2.2.1 單點和多點分配.6 2.2.2 星型分配6 2.2.3 格柵化地.7 2.2.4 旁路和鐵氧體磁珠……9 2.2.5 使噪聲靠近磁珠……..10 2.3 電路板分區…11 2.4 信號線……...12 2.4.1 容性和感性串擾……...12 2.4.2 天線因素和長度規則...12 2.4.3 串聯終端傳輸線…..13 2.4.4 輸入阻抗匹配...13 2.5 電纜和接插件……...13 2.5.1 差模和共模噪聲……...14 2.5.2 串擾模型……..14 2.5.3 返回線路數目..14 2.5.4 對板外信號I/O的建議14 2.5.5 隔離噪聲和靜電放電ESD .14 2.6 其他布局問題……...14 2.6.1 汽車和用戶應用帶鍵盤和顯示器的前端面板印刷電路板...15 2.6.2 易感性布局…...15 3 屏蔽..16 3.1 工作原理…...16 3.2 屏蔽接地…...16 3.3 電纜和屏蔽旁路………………..16 4 總結…………………………………………17 5 參考文獻………………………17
上傳時間: 2013-10-24
上傳用戶:18165383642
PCB布線對PCB的電磁兼容性影響很大,為了使PCB上的電路正常工作,應根據本文所述的約束條件來優化布線以及元器件/接頭和某些IC所用去耦電路的布局PCB材料的選擇通過合理選擇PCB的材料和印刷線路的布線路徑,可以做出對其它線路耦合低的傳輸線。當傳輸線導體間的距離d小于同其它相鄰導體間的距離時,就能做到更低的耦合,或者更小的串擾(見《電子工程專輯》2000 年第1 期"應用指南")。設計之前,可根據下列條件選擇最經濟的PCB形式:對EMC的要求·印制板的密集程度·組裝與生產的能力·CAD 系統能力·設計成本·PCB的數量·電磁屏蔽的成本當采用非屏蔽外殼產品結構時,尤其要注意產品的整體成本/元器件封裝/管腳樣式、PCB形式、電磁場屏蔽、構造和組裝),在許多情況下,選好合適的PCB形式可以不必在塑膠外殼里加入金屬屏蔽盒。
上傳時間: 2013-11-01
上傳用戶:dddddd
詳細介紹尖峰吸收電路各元器件的設計要求,希望對大家有幫助
上傳時間: 2013-10-26
上傳用戶:13517191407
萬瑞和電子從事自恢復保險絲的研發及生產至今已有12年,十多年來,公司自主研發和生產“萬和”牌“插件式自恢復保險絲”(PTC)、“貼片式自恢復保險絲”(SMD)、“負溫度系數熱敏電阻”(NTC)、“IC元器件”等多系列、多型號產品,且通過了GE、UL、TUV、CE、CQC等多項安規認證,并符合歐盟RoHS環保指令要求,已廣泛應用于通訊、影音設備、電動玩具、電動工具、電源、燈具、計算機、汽車電子等領域,并已成功地進入國際市場。
上傳時間: 2013-10-09
上傳用戶:taozhihua1314
無源雙端全隔離方案,是在兩端通信設備接口與通信線路之間各串入一只新型無源串口隔離器,從而使兩端設備接口得到"均等而有效"的保護。通過電路形式、振蕩頻率、元器件參數及變壓器繞組匝數變比的優化創新,解決了新型隔離器串口竊電的微功耗高效率隔離傳輸、由單電源形成雙極性邏輯電平、以及兩端隔離器的通用性和自環狀態下的電能平均分配等關鍵問題。2010年以來,大慶油田處于該隔離器保護之下的90臺通信設備的接口從未因雷擊損壞,并能方便地進行自環測試。
上傳時間: 2014-12-24
上傳用戶:Wwill
LLC諧振變換器非常適合應用于高效率和高功率密度的場合,成為目前新型諧振變換器的典型代表。文章首先簡要介紹了半橋LLC諧振變換器的工作原理和優點,然后計算了主電路和控制電路的主要參數,并根據參數計算結果選擇電力電子元器件,最后研制并完善了實驗樣機。樣機實現了變壓器漏感充當諧振電感與變壓器勵磁電感和諧振電容諧振,主開關管實現ZVS,控制電路實現單管自舉驅動,驗證了文章的正確性和可行性。文章為后續研究奠定了理論和實驗基礎。
上傳時間: 2013-10-13
上傳用戶:diets
經由改變外部閘極電阻(gate resistors)或增加一個跨在汲極(drain)和源極(source)的小電容來調整MOSFET的di/dt和dv/dt,去觀察它們如何對EMI產生影響。然後我們可了解到如何在效率和EMI之間取得平衡。我們拿一個有著單組輸出+12V/4.1A及初級側MOSFET AOTF11C60 (αMOSII/11A/600V/TO220F) 的50W電源轉接器(adapter)來做傳導性及輻射性EMI測試。
上傳時間: 2014-09-08
上傳用戶:swing