在通訊系統(tǒng)中常見到的cordic,是個(gè)用很少複雜度就能實(shí)現(xiàn)三角函數(shù)的電路,檔案中有C語言的CORDIC程式
上傳時(shí)間: 2017-03-07
上傳用戶:lepoke
busybox 配置錯(cuò)誤的解決方法 2007-07-26 11:04 1. 如何編譯 2. 常見問題 - 如何將 busybox 編譯成 static linking - make menuconfig 出現(xiàn)下列錯(cuò)誤
標(biāo)簽: busybox linking static 2007
上傳時(shí)間: 2014-01-23
上傳用戶:tfyt
雜志及論文專輯 19冊(cè) 720M局域網(wǎng)最常見十大錯(cuò)誤及解決(一).pdf
標(biāo)簽:
上傳時(shí)間: 2014-05-05
上傳用戶:時(shí)代將軍
PCB及CAD相關(guān)資料專輯 174冊(cè) 3.19Gsmt常見不良原因.pdf
標(biāo)簽:
上傳時(shí)間: 2014-05-05
上傳用戶:時(shí)代將軍
半導(dǎo)體的產(chǎn)品很多,應(yīng)用的場合非常廣泛,圖一是常見的幾種半導(dǎo)體元件外型。半導(dǎo)體元件一般是以接腳形式或外型來劃分類別,圖一中不同類別的英文縮寫名稱原文為 PDID:Plastic Dual Inline Package SOP:Small Outline Package SOJ:Small Outline J-Lead Package PLCC:Plastic Leaded Chip Carrier QFP:Quad Flat Package PGA:Pin Grid Array BGA:Ball Grid Array 雖然半導(dǎo)體元件的外型種類很多,在電路板上常用的組裝方式有二種,一種是插入電路板的銲孔或腳座,如PDIP、PGA,另一種是貼附在電路板表面的銲墊上,如SOP、SOJ、PLCC、QFP、BGA。 從半導(dǎo)體元件的外觀,只看到從包覆的膠體或陶瓷中伸出的接腳,而半導(dǎo)體元件真正的的核心,是包覆在膠體或陶瓷內(nèi)一片非常小的晶片,透過伸出的接腳與外部做資訊傳輸。圖二是一片EPROM元件,從上方的玻璃窗可看到內(nèi)部的晶片,圖三是以顯微鏡將內(nèi)部的晶片放大,可以看到晶片以多條銲線連接四周的接腳,這些接腳向外延伸並穿出膠體,成為晶片與外界通訊的道路。請(qǐng)注意圖三中有一條銲線從中斷裂,那是使用不當(dāng)引發(fā)過電流而燒毀,致使晶片失去功能,這也是一般晶片遭到損毀而失效的原因之一。 圖四是常見的LED,也就是發(fā)光二極體,其內(nèi)部也是一顆晶片,圖五是以顯微鏡正視LED的頂端,可從透明的膠體中隱約的看到一片方型的晶片及一條金色的銲線,若以LED二支接腳的極性來做分別,晶片是貼附在負(fù)極的腳上,經(jīng)由銲線連接正極的腳。當(dāng)LED通過正向電流時(shí),晶片會(huì)發(fā)光而使LED發(fā)亮,如圖六所示。 半導(dǎo)體元件的製作分成兩段的製造程序,前一段是先製造元件的核心─晶片,稱為晶圓製造;後一段是將晶中片加以封裝成最後產(chǎn)品,稱為IC封裝製程,又可細(xì)分成晶圓切割、黏晶、銲線、封膠、印字、剪切成型等加工步驟,在本章節(jié)中將簡介這兩段的製造程序。
上傳時(shí)間: 2014-01-20
上傳用戶:蒼山觀海
LT®1991提供了很多的功能,因而有可能是您必須保持一定庫存量的最後一款放大器。它不是一款應(yīng)用受限的單用途差分或儀表放大器。
標(biāo)簽: 外部電阻 精準(zhǔn)增益
上傳時(shí)間: 2013-10-26
上傳用戶:18752787361
對(duì)於輸出電壓處於輸入電壓範(fàn)圍之內(nèi) (這在鋰離子電池供電型應(yīng)用中是一種很常見的情形) 的 DC/DC 轉(zhuǎn)換器設(shè)計(jì),可供采用的傳統(tǒng)解決方案雖有不少,但迄今為止都不能令人非常滿意
上傳時(shí)間: 2013-11-19
上傳用戶:urgdil
半導(dǎo)體的產(chǎn)品很多,應(yīng)用的場合非常廣泛,圖一是常見的幾種半導(dǎo)體元件外型。半導(dǎo)體元件一般是以接腳形式或外型來劃分類別,圖一中不同類別的英文縮寫名稱原文為 PDID:Plastic Dual Inline Package SOP:Small Outline Package SOJ:Small Outline J-Lead Package PLCC:Plastic Leaded Chip Carrier QFP:Quad Flat Package PGA:Pin Grid Array BGA:Ball Grid Array 雖然半導(dǎo)體元件的外型種類很多,在電路板上常用的組裝方式有二種,一種是插入電路板的銲孔或腳座,如PDIP、PGA,另一種是貼附在電路板表面的銲墊上,如SOP、SOJ、PLCC、QFP、BGA。 從半導(dǎo)體元件的外觀,只看到從包覆的膠體或陶瓷中伸出的接腳,而半導(dǎo)體元件真正的的核心,是包覆在膠體或陶瓷內(nèi)一片非常小的晶片,透過伸出的接腳與外部做資訊傳輸。圖二是一片EPROM元件,從上方的玻璃窗可看到內(nèi)部的晶片,圖三是以顯微鏡將內(nèi)部的晶片放大,可以看到晶片以多條銲線連接四周的接腳,這些接腳向外延伸並穿出膠體,成為晶片與外界通訊的道路。請(qǐng)注意圖三中有一條銲線從中斷裂,那是使用不當(dāng)引發(fā)過電流而燒毀,致使晶片失去功能,這也是一般晶片遭到損毀而失效的原因之一。 圖四是常見的LED,也就是發(fā)光二極體,其內(nèi)部也是一顆晶片,圖五是以顯微鏡正視LED的頂端,可從透明的膠體中隱約的看到一片方型的晶片及一條金色的銲線,若以LED二支接腳的極性來做分別,晶片是貼附在負(fù)極的腳上,經(jīng)由銲線連接正極的腳。當(dāng)LED通過正向電流時(shí),晶片會(huì)發(fā)光而使LED發(fā)亮,如圖六所示。 半導(dǎo)體元件的製作分成兩段的製造程序,前一段是先製造元件的核心─晶片,稱為晶圓製造;後一段是將晶中片加以封裝成最後產(chǎn)品,稱為IC封裝製程,又可細(xì)分成晶圓切割、黏晶、銲線、封膠、印字、剪切成型等加工步驟,在本章節(jié)中將簡介這兩段的製造程序。
上傳時(shí)間: 2013-11-04
上傳用戶:372825274
MATLAB 數(shù)學(xué)手冊(cè)復(fù)合版內(nèi)容詳盡 包括矩陣及其基本運(yùn)算,特征值與二次型數(shù)值計(jì)算與數(shù)據(jù)分析 插值、擬合與查表 常微分方程數(shù)值解偏微分方程的數(shù)值解 符號(hào)運(yùn)算積分變換Taylor級(jí)數(shù) 概率統(tǒng)計(jì) 隨機(jī)數(shù)的產(chǎn)生 隨機(jī)變量的概率密度計(jì)算 隨機(jī)變量的累積概率值(分布函數(shù)值)正整數(shù)的頻率表 4.6.2 經(jīng)驗(yàn)累積分布函數(shù)圖形 最小二乘擬合直線 繪制正態(tài)分布概率圖形 繪制威布爾(Weibull)概率圖形 樣本數(shù)據(jù)的盒圖 給當(dāng)前圖形加一條參考線 在當(dāng)前圖形中加入一條多項(xiàng)式曲線 樣本的概率圖 附加有正態(tài)密度曲線的直方圖在指定的界線之間畫正態(tài)密度曲 假設(shè)檢驗(yàn) 方差分析 foptions函數(shù) 非線性規(guī)劃問題 隸屬函數(shù) 模糊推理結(jié)構(gòu)FIS 繪圖與圖形處理 含有基本實(shí)例代碼
標(biāo)簽: MATLAB 數(shù)學(xué)手冊(cè) 矩陣 運(yùn)算
上傳時(shí)間: 2017-05-14
上傳用戶:磊子226
是不是天天看見MS的注冊(cè)表看膩了,那就做一個(gè)自己的注冊(cè)表吧
標(biāo)簽:
上傳時(shí)間: 2014-01-04
上傳用戶:gmh1314
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1