亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

人工蜂群算法

人工蜂群算法(ArtificialBeeColonyAlgorithm,簡稱ABC算法)是一個由蜂群行為啟發的算法,在2005年由Karaboga小組為優化代數問題而提出。
  • superpro 280驅動及編程器軟件

    已通過CE認證。(為什么要選擇經過CE認證的編程器?) 程速度無與倫比,逼近芯片理論極限。 基本配置48腳流行驅動電路。所選購的適配器都是通用的(插在DIP48鎖緊座上),即支持同封裝所有類型器件,48腳及以下DIP器件無需適配器直接支持。通用適配器保證快速新器件支持。I/O電平由DAC控制,直接支持低達1.5V的低壓器件。 更先進的波形驅動電路極大抑制工作噪聲,配合IC廠家認證的算法,無論是低電壓器件、二手器件還是低品質器件均能保證極高的編程良品率。編程結果可選擇高低雙電壓校驗,保證結果持久穩固。 支持FLASH、EPROM、EEPROM、MCU、PLD等器件。支持新器件僅需升級軟件(免費)。可測試SRAM、標準TTL/COMS電路,并能自動判斷型號。 自動檢測芯片錯插和管腳接觸不良,避免損壞器件。 完善的過流保護功能,避免損壞編程器。 邏輯測試功能。可測試和自動識別標準TTL/CMOS邏輯電路和用戶自定義測試向量的非標準邏輯電路。 豐富的軟件功能簡化操作,提高效率,避免出錯,對用戶關懷備至。工程(Project)將用戶關于對象器件的各種操作、設置,包括器件型號設定、燒寫文件的調入、配置位的設定、批處理命令等保存在工程文件中,每次運行時一步進入寫片操作。器件型號選擇和文件載入均有歷史(History)記錄,方便再次選擇。批處理(Auto)命令允許用戶將擦除、查空、編程、校驗、加密等常用命令序列隨心所欲地組織成一步完成的單一命令。量產模式下一旦芯片正確插入CPU即自動啟動批處理命令,無須人工按鍵。自動序列號功能按用戶要求自動生成并寫入序列號。借助于開放的API用戶可以在線動態修改數據BUFFER,使每片芯片內容均不同。器件型號選錯,軟件按照實際讀出的ID提示相近的候選型號。自動識別文件格式, 自動提示文件地址溢出。 軟件支持WINDOWS98/ME/NT/2000/XP操作系統(中英文)。  器件型號  編程(秒)  校驗(秒)  P+V (s)  Type  28F320W18  9  4.5  13.5  32Mb FLASH  28F640W30  18  9  27  64Mb FLASH  AM29DL640E  38.3  10.6  48.9  64Mb FLASH  MB84VD21182DA  9.6  2.9  12.5  16Mb FLASH  MB84VD23280FA  38.3  10.6  48.9  64Mb FLASH  LRS1381  13.3  4.6  19.9  32Mb FLASH  M36W432TG  11.8  4.6  16.4  32Mb FLASH  MBM29DL323TE  17.5  5.5  23.3  32Mb FLASH  AT89C55WD  2.1  1  3.1  20KB MCU  P89C51RD2B  4.6  0.9  5.5  64KB MCU  

    標簽: superpro 280 驅動 編程器軟件

    上傳時間: 2013-10-18

    上傳用戶:suicoe

  • 一種在FPGA上實現的FIR濾波器的資源優化算法

    在數字濾波器中,FIR濾波器是一種結構簡單且總是穩定的濾波器,同時也只有FIR濾波器擁有線性相位的特性。傳統的直接型濾波器運算速度過慢,而改進型的DA結構的濾波器需要過高的芯片面積消耗大量的邏輯資源很難達到運算速度以及邏輯資源節約的整體優化。本文提出了一種基于RAG算法的FIR濾波器,與傳統的基于DA算法的濾波器結構的濾波器相比,RAG算法簡化了FIR濾波器乘法模塊的結構,減少了邏輯資源的消耗和硬件實現面積,提高了計算速度。本文設計的16階FIR濾波器用VerilogHDL進行描述,并綜合到Altera公司的CycloneⅡ系列FPGA中。仿真實驗表明基于RAG算法的FIR濾波器達到了邏輯資源的節約和運算速度的提高的整體優化效果。

    標簽: FPGA FIR 濾波器 優化算法

    上傳時間: 2014-01-02

    上傳用戶:waizhang

  • 基于FPGA的跳頻系統快速同步算法設計與實現

    同步技術是跳頻系統的核心。本文針對FPGA的跳頻系統,設計了一種基于獨立信道法,同步字頭法和精準時鐘相結合的快速同步方法,同時設計了基于雙圖案的改進型獨立信道法,同步算法協議,協議幀格式等。該設計使用VHDL硬件語言實現,采用Altera公司的EP3C16E144C8作為核心芯片,并在此硬件平臺上進行了功能驗證。實際測試表明,該快速同步算法建立時間短、同步穩定可靠。

    標簽: FPGA 跳頻系統 同步算法

    上傳時間: 2013-10-27

    上傳用戶:RQB123

  • 算法設計到硬件邏輯的實現 - 實驗練習與Verilog語法手冊

    算法設計到硬件邏輯的實現 - 實驗練習與Verilog語法手冊

    標簽: Verilog 算法設計 硬件 實驗

    上傳時間: 2013-10-30

    上傳用戶:012345

  • 基于FFT算法的FPGA實現報告

    基于FFT算法的FPGA實現報告

    標簽: FPGA FFT 算法 報告

    上傳時間: 2013-11-07

    上傳用戶:jiangxiansheng

  • PCB Layout自動布線算法解密 Layout自動布線算法解密

    PCB Layout自動布線算法解密

    標簽: Layout PCB 自動布線 算法

    上傳時間: 2015-01-02

    上傳用戶:1142895891

  • 基于FPGA的FFT算法實現

    基于FPGA的FFT算法實現

    標簽: FPGA FFT 算法

    上傳時間: 2013-11-06

    上傳用戶:LP06

  • 基于FPGA的FIR數字濾波器算法實現

    基于FPGA的FIR數字濾波器算法實現

    標簽: FPGA FIR 數字濾波器 算法

    上傳時間: 2015-01-02

    上傳用戶:Shaikh

  • 物聯網智能交通擁堵判別算法的研究與實現

        針對城市道路交叉口的常發性交通擁堵現象,依據RFID檢測系統的特點,提出了一種基于物聯網前端信息采集技術的交通流檢測方法。并且對城市道路交叉口采集到的交通流量相對增量、車輛的時間占有率相對增量以及地點平均車速等信息進行了對比性分析和統計推導,從理論上論證了交通擁擠產生時的交通流特點,然后以此為基礎給出了交通擁擠事件出現時的判別準則,構造出相應的擁擠檢測指標及判別算法。最后利用Matlab編程再結合實際交通測量數據驗證了算法的正確性。

    標簽: 物聯網 智能交通 判別 法的研究

    上傳時間: 2013-10-19

    上傳用戶:zhaiye

  • Xmodem協議中CRC算法的FPAG實現

    基于解決Xmodem協議中CRC校驗的目的,以經典的LFSR硬件電路為基礎,采用了按字節并行運算CRC校驗碼,以及多字節CRC算法的方法。在Quartus II環境下,通過以VHDL語言仿真試驗,得出Xmodem協議中CRC校驗,以多字節循環并行CRC算法能夠滿足高速實時性要求的結論。

    標簽: Xmodem FPAG CRC 協議

    上傳時間: 2013-10-09

    上傳用戶:胡蘿卜醬

主站蜘蛛池模板: 逊克县| 河源市| 柏乡县| 阿合奇县| 克东县| 南昌市| 德钦县| 弥勒县| 奇台县| 新宁县| 海宁市| 雷山县| 义马市| 农安县| 林周县| 格尔木市| 沽源县| 惠安县| 沙湾县| 民丰县| 灵丘县| 泰顺县| 昌邑市| 石景山区| 昔阳县| 惠安县| 红桥区| 清涧县| 龙川县| 凤山县| 汉源县| 嘉兴市| 道孚县| 卓尼县| 松江区| 抚州市| 嵩明县| 德安县| 临高县| 乌兰县| 娱乐|