亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

串級調速

  • 基于dsPIC控制的離心機變頻調速系統的設計

    以dsPIC30F3010為主要核心部件,通過軟件編程控制IPM模塊FSBB20CH60驅動交流感應電機進行變頻調速,同時輔以LED數碼顯示、鍵盤設置、門鎖控制等部分,設計了一個調速性能好、線路簡單可靠、性價比高的離心機專用變頻調速系統。

    標簽: dsPIC 控制 變頻調速系統 離心機

    上傳時間: 2014-12-28

    上傳用戶:D&L37

  • 基于DSP的開關磁阻電機調速系統研究

    為對開關磁阻電機調速進行實時控制,設計了一款基于DSP的TMS320F2812數字信號處理器為控制核心,設計開發了開關磁阻電機調速系統。以模塊化的思想設計了MCU控制系統、位置檢測系統、不對稱功率電路等模塊。給出了軟件設計的思想和方法,完成了嵌入式軟件系統的開發。該調速系統結構簡單、成本低廉、起動轉矩大及調速范圍寬等優點,具有很好的發展前景。

    標簽: DSP 開關磁阻電機 調速 系統研究

    上傳時間: 2014-12-28

    上傳用戶:啊颯颯大師的

  • 基于DSP的車載雷達測速系統設計

    針對運行中火車測速運用多普勒效應采用DSP 設計雷達測速系統并闡述了其基本設計思想與工作原理給出系統硬件軟件設計結構和原理圖改善了原有光電測速精度提高了系統工作穩定性和可靠性經實驗證明DSP 采集板工作穩定測速效果好關鍵詞DSP; 雷達測速; 多普勒效應 On Board DSP-Based Radar Speed Measurement System TANG Wei, SUN Zhi-fang, CHEN Quan (Dept.of computer Science,Yangtze University,Jingzhou 434023,China)Abstract: This paper presents a DSP-based train speed measurement by using Doppler radar. The structure of the system is introduced.The hardware and software are also discussed.Key words: DSP; rader speed measurement; doppler principle

    標簽: DSP 車載 系統設計 雷達測速

    上傳時間: 2013-10-27

    上傳用戶:003030

  • TMS320VC33擴展異步串口及串口通信的實現

     DSP 在與多個外設進行通信時,通常需要對DSP 的串口進行擴展。本文詳細介紹了利用TL16C554 芯片對TMS320VC33 DSP 芯片進行串口擴展

    標簽: TMS 320 33 VC

    上傳時間: 2013-10-29

    上傳用戶:咔樂塢

  • FPGA RS232串口通信實驗源程序

    經過測試的RS232和PC機通訊的串口通訊程序

    標簽: FPGA 232 RS 串口通信

    上傳時間: 2014-12-28

    上傳用戶:1037540470

  • 基于verilog的串口通信實驗指導和源程序

    uart接口串行傳輸詳細分析

    標簽: verilog 串口通信 實驗指導 源程序

    上傳時間: 2014-01-26

    上傳用戶:wlcaption

  • 基于FPGA的34位串行編碼信號設計與實現

        為實現某專用接口裝置的接口功能檢測,文中詳細地介紹了一種34位串行碼的編碼方式,并基于FPGA芯片設計了該類型編碼的接收、發送電路。重點分析了電路各模塊的設計思路。電路采用SOPC模塊作為中心控制器,設計簡潔、可靠。試驗表明:該設計系統運行正常、穩定。

    標簽: FPGA 串行 編碼 信號設計

    上傳時間: 2013-11-12

    上傳用戶:xiaowei314

  • 基于Actel FPGA的多串口擴展設計

    基于Actel FPGA 的多串口擴展設計采用了Actel 公司高集成度,小體積,低功耗,低系統成本,高安全性和可靠性的小容量FPGA—A3P030 進行設計,把若干接口電路的功能集成到A3P030 中,實現了三路以上的串口擴展。該設計靈活性高,可根據需求靈活實現并行總線擴展三路UART 或者SPI 擴展三路UART,波特率可以靈活設置。

    標簽: Actel FPGA 多串口 擴展設計

    上傳時間: 2013-10-18

    上傳用戶:JIEWENYU

  • 采用高速串行收發器Rocket I/O實現數據率為2.5 G

    摘要: 串行傳輸技術具有更高的傳輸速率和更低的設計成本, 已成為業界首選, 被廣泛應用于高速通信領域。提出了一種新的高速串行傳輸接口的設計方案, 改進了Aurora 協議數據幀格式定義的弊端, 并采用高速串行收發器Rocket I/O, 實現數據率為2.5 Gbps的高速串行傳輸。關鍵詞: 高速串行傳輸; Rocket I/O; Aurora 協議 為促使FPGA 芯片與串行傳輸技術更好地結合以滿足市場需求, Xilinx 公司適時推出了內嵌高速串行收發器RocketI/O 的Virtex II Pro 系列FPGA 和可升級的小型鏈路層協議———Aurora 協議。Rocket I/O支持從622 Mbps 至3.125 Gbps的全雙工傳輸速率, 還具有8 B/10 B 編解碼、時鐘生成及恢復等功能, 可以理想地適用于芯片之間或背板的高速串行數據傳輸。Aurora 協議是為專有上層協議或行業標準的上層協議提供透明接口的第一款串行互連協議, 可用于高速線性通路之間的點到點串行數據傳輸, 同時其可擴展的帶寬, 為系統設計人員提供了所需要的靈活性[4]。但該協議幀格式的定義存在弊端,會導致系統資源的浪費。本文提出的設計方案可以改進Aurora 協議的固有缺陷,提高系統性能, 實現數據率為2.5 Gbps 的高速串行傳輸, 具有良好的可行性和廣闊的應用前景。

    標簽: Rocket 2.5 高速串行 收發器

    上傳時間: 2013-11-06

    上傳用戶:smallfish

  • 基于FPGA的高速串行傳輸接口研究與實現

    摘 要:介紹了FPGA最新一代器件Virtex25上的高速串行收發器RocketIO?;贛L505開發平臺構建了一個高速串行數據傳輸系統,重點說明了該系統采用RocketIO實現1. 25Gbp s高速串行傳輸的設計方案。實現并驗證了采用FPGA完成千兆串行傳輸的功能目標,為后續采用FPGA實現各種高速協議奠定了良好的基礎。關鍵詞: FPGA;高速串行傳輸; RocketIO; GTP 在數字系統互連設計中,高速串行I/O技術取代傳統的并行I/O技術成為當前發展的趨勢。與傳統并行I/O技術相比,串行方案提供了更大的帶寬、更遠的距離、更低的成本和更高的擴展能力,克服了并行I/O設計存在的缺陷。在實際設計應用中,采用現場可編程門陣列( FPGA)實現高速串行接口是一種性價比較高的技術途徑。

    標簽: FPGA 高速串行 傳輸接口

    上傳時間: 2013-11-22

    上傳用戶:lingzhichao

主站蜘蛛池模板: 东乡县| 连州市| 砚山县| 马山县| 肥东县| 会泽县| 盱眙县| 固安县| 沁水县| 盘锦市| 达日县| 保靖县| 虎林市| 江山市| 澄江县| 江永县| 乐都县| 黄石市| 伊宁县| 巴东县| 侯马市| 威海市| 酒泉市| 巍山| 伊通| 宕昌县| 揭阳市| 莱阳市| 通河县| 桦南县| 谢通门县| 五家渠市| 八宿县| 广昌县| 车险| 拉萨市| 郯城县| 台湾省| 芜湖市| 志丹县| 黔西|