在電力現(xiàn)代化建設(shè)中,提高發(fā)電機發(fā)電效率是其中重要的一環(huán),氫氣作為導(dǎo)熱性冷卻介質(zhì)廣泛的應(yīng)用于發(fā)電設(shè)備,作為冷卻劑,它可以有效地提高其發(fā)電效率,但它又是一種易燃易爆氣體,所以使氫氣參數(shù)處于正常范圍,保證發(fā)電機高效、安全正常工作就變得至關(guān)重要,因此對氫氣參數(shù)進(jìn)行實時監(jiān)測有著重要的意義。 本論文研究和開發(fā)了基于ARM和CPLD的氫氣參數(shù)監(jiān)測系統(tǒng),首先簡要的分析了氫冷發(fā)電機系統(tǒng)對氫氣參數(shù)進(jìn)行監(jiān)測的必要性以及當(dāng)前電力系統(tǒng)氫氣參數(shù)監(jiān)控系統(tǒng)的發(fā)展情況。然后提出了一種利用無線通信手機短消息業(yè)務(wù)SMS、工控總線Modbus通信協(xié)議和RR485總線、SD卡海量存儲等技術(shù)實現(xiàn)發(fā)電機系統(tǒng)多氫氣參數(shù)的現(xiàn)場實時監(jiān)測系統(tǒng)的設(shè)計方案。該方案以功能強大的ARM處理器作為系統(tǒng)的核心。采用高精度的16位AD轉(zhuǎn)換芯片,并使用兩種濾波算法的結(jié)合對信號進(jìn)行數(shù)字濾波,滿足系統(tǒng)對氫氣參數(shù)采集精度的要求。同時系統(tǒng)結(jié)合CPLD技術(shù),用于解決系統(tǒng)內(nèi)微控器I/O口不足以及SD卡驅(qū)動的問題,本論文采用一片CPLD擴(kuò)展I/O口,每一個擴(kuò)展的I/O口都分配固定的地址,ARM微控器可以通過外部總線控制擴(kuò)展I/O口的輸出電平。SD卡(Secure Digital Memory Card)中文翻譯為安全數(shù)碼卡,是一種基于半導(dǎo)體快閃記憶器的新一代記憶設(shè)備,具有低成本,大容量的特點,系統(tǒng)的歷史數(shù)據(jù)存儲使用了SD卡作為存儲介質(zhì),系統(tǒng)并沒有直接使用ARM處理器讀寫SD卡,而是使用了擁有1270個邏輯單元的MAXⅡ1270 CPLD來驅(qū)動SD卡,在CPLD中使用VHDL語言設(shè)計了SD卡的總線協(xié)議,外部總線接口,SRAM的讀寫時序等,這樣既可以提高微處理器SD卡的讀寫速度,增強微處理器程序的移植性,又可以簡化微處理器讀寫SD卡的步驟并減少微處理器的負(fù)擔(dān)。 本論文的無線數(shù)據(jù)傳輸采用GSM無線通信技術(shù)的SMS業(yè)務(wù)遠(yuǎn)傳現(xiàn)場數(shù)據(jù),設(shè)計了GSM模塊的軟件硬件,實現(xiàn)了報警等數(shù)據(jù)的無線傳輸,系統(tǒng)的有線傳輸采用了基于Modbus通信協(xié)議的RS485總線通信方式,采用這兩種通信方式使系統(tǒng)的通信更加靈活、可靠。本論文最后分析了系統(tǒng)的不足并且提出了具體的改進(jìn)方向。
上傳時間: 2013-05-26
上傳用戶:emouse
國內(nèi)電力市場的開放給電力公司帶來了新的挑戰(zhàn)。各家電力公司都在尋求提高公司效率,增加客戶、改善服務(wù)的方案。在此競爭的舞臺上,采用先進(jìn)技術(shù)的自動抄表和負(fù)荷管理系統(tǒng)就成為一個強有力的工具。它可以加強企業(yè)內(nèi)部管理,加強對電網(wǎng)負(fù)載能力的控制。集軟硬件于一體的一整套電力負(fù)荷控制系統(tǒng)就成為滿足當(dāng)前市場需求、順應(yīng)國家電力改革的解決方案。 論文是基于ARM和GPRS電力負(fù)荷管理系統(tǒng)的研究與設(shè)計,主要工作是研制應(yīng)用于電力負(fù)荷管理系統(tǒng)的GPRS終端,包括終端的軟硬件系統(tǒng)的設(shè)計和調(diào)試。自主開發(fā)了PPP協(xié)議,成功地將PPP協(xié)議應(yīng)用于GPRS終端,所以此終端具有很強的后續(xù)擴(kuò)展性和移植性。 論文首先介紹了電力負(fù)荷管理系統(tǒng)的研究背景、目的及意義,結(jié)合國內(nèi)外發(fā)展情況,指出了現(xiàn)有系統(tǒng)的不足,伴隨GPRS、CDMA等新一代無線通信技術(shù)的發(fā)展對其進(jìn)行改進(jìn)。 其次對GPRS無線通信技術(shù)進(jìn)行研究,了解GPRS終端數(shù)據(jù)傳輸協(xié)議——TCP/IP、PPP協(xié)議的基本原理。并對電力負(fù)荷系統(tǒng)的整體架構(gòu)和通信方式進(jìn)行了研究分析。 再次是對GPRS終端硬件的設(shè)計,主要包括ARM微處理器硬件系統(tǒng)的設(shè)計、串行擴(kuò)展電路以及GPRS模塊的電路的設(shè)計。 最后本文著重對PPP協(xié)議做重點研究和設(shè)計。按照自身狀態(tài)機機制,從PPP的協(xié)議結(jié)構(gòu)、運行機制、協(xié)商分析過程來展開,對PPP協(xié)議的實現(xiàn)進(jìn)行詳細(xì)設(shè)計說明。同樣也對GPRS終端撥號上網(wǎng)程序進(jìn)行了設(shè)計與實現(xiàn)。 經(jīng)測試,GPRS終端能夠順利地進(jìn)行撥號,并發(fā)送數(shù)據(jù)。證明了GPRS終端運行穩(wěn)定可靠,達(dá)到了預(yù)期的效果和設(shè)計要求,有利于配電網(wǎng)絡(luò)運行的安全性和經(jīng)濟(jì)性管理,對加強用電管理和提高電網(wǎng)供電質(zhì)量起到了積極的作用。
標(biāo)簽: GPRS ARM 電力負(fù)荷 管理系統(tǒng)
上傳時間: 2013-04-24
上傳用戶:cee16
隨著國有銀行向商業(yè)銀行的轉(zhuǎn)變,銀行的設(shè)備采購標(biāo)準(zhǔn)會越來越高,與此同時,銀行柜臺業(yè)務(wù)量的增加,使得老一代的銀行專用打印機無論在速度上還是在使用的方便性上都顯得力不從心,為了占領(lǐng)市場,公司有必要開發(fā)新型的、使用更加方便的打印機。 老一代打印機在打印存折時,柜臺工作人員要把存折放準(zhǔn)位置,要不然打印會偏離預(yù)定位置,在打印信函時,有的冷僻字無法打印出來,軟件無法下載升級。為了加快柜臺處理速度,減小柜臺工作人員的工作量,需要開發(fā)能自動糾偏定位,字符完善的打印機。 本文在分析需求的基礎(chǔ)上,比較當(dāng)前流行的處理器,選用Atmel公司的ARM芯片AT91M42800A作為處理核心,使用Xilin公司的20萬門的FPGA XC2S200做硬件邏輯控制,通過光電傳感器和相關(guān)的控制電路來實現(xiàn)自動糾偏定位。在嵌入式操作系統(tǒng)上選用Nucleus Plus,約95%的Nucleus Plus代碼用C語言編寫,因此它能很方便移植,同時它還提供全部源代碼,這樣便于開發(fā)。另外,它還只要一次性付費,這使得它有很好的成本優(yōu)勢。 文中詳細(xì)說明了本系統(tǒng)的硬件、固件的實現(xiàn)。在硬件上闡述了一些單元電路,包括存儲器電路,接口電路,傳感器電路等的設(shè)計思路和實現(xiàn)方法。通過光電傳感電路,步進(jìn)電機控制和軟件結(jié)合,形成閉環(huán)控制,從而實現(xiàn)了快速自動糾偏定位;通過大屏幕的LCD顯示實現(xiàn)了操作界面的簡單化;采用大容量的存儲器以及大字庫解決了冷僻字無法打印的問題;固件部分詳細(xì)闡述了系統(tǒng)上電啟動過程,包括Bootstrap模塊和loader模塊,Bootstrap模塊主要功能是重定位存儲器,初始化基本硬件以及Loader模塊的自動在線下載升級。Loader模塊的主要功能是下載FPGA的配置代碼,初始化鍵盤和顯示器,然后調(diào)用Nucleus Plus初始化代碼,從而建立和調(diào)用任務(wù)。 本文通過總結(jié)測試結(jié)果,與老一代打印機相比,新打印機在智能化上實現(xiàn)了自動糾偏定位,使得打印機操作人員不需要準(zhǔn)確放置存折,就能正確打印,提高了工作效率;在打印速度上比原系統(tǒng)提高30%,還可方便地實現(xiàn)軟件升級。 當(dāng)然,新的打印機在存折偏移很大時,要耗費長時間才能把存折推到正確位置。這要在糾偏算法上做進(jìn)一步的改進(jìn)。
標(biāo)簽: Nucleus Plus ARM 打印機
上傳時間: 2013-04-24
上傳用戶:feichengweoayauya
隨著金融行業(yè)的不斷發(fā)展,IC智能卡正在并已經(jīng)融入當(dāng)今信息技術(shù)的主流,人們已愈來愈多地開始接受和使用IC智能卡。根據(jù)應(yīng)用環(huán)境的不同,傳統(tǒng)的IC卡讀寫機具可以分為兩種:座式IC卡讀寫器和IC卡手持POS機。無線局域網(wǎng)、嵌入式系統(tǒng)和生物鑒別三種技術(shù)相結(jié)合的IC卡手持POS機是一種很好的方式。因此我們提出了一種基于ARM+DSP協(xié)作架構(gòu)的射頻IC卡無線手持POS機設(shè)計方案。 本文首先介紹了ARM+DSP嵌入式系統(tǒng),指紋識別技術(shù)和無線數(shù)傳技術(shù),提出了ARM+DSP協(xié)作架構(gòu)的雙處理器連接方案。之后,給出了系統(tǒng)的總體結(jié)構(gòu)圖,包括硬件部分和軟件部分。 硬件部分為ARM和DSP兩個子系統(tǒng),分別以LPC2210和TMS320VC54025為核心,加上存儲器和各種外設(shè)。詳細(xì)說明了兩個CPU通過HPI主機方式進(jìn)行通信、主機系統(tǒng)的主控處理器LPC2210外設(shè)的接口電路設(shè)計。 軟件部分包括嵌入式μ C/OS-Ⅱ移植要點,任務(wù)設(shè)計,驅(qū)動程序設(shè)計等。詳細(xì)說明了在嵌入式μ C/OS-Ⅱ平臺中,顯示任務(wù),鍵盤任務(wù)和IC卡讀寫任務(wù)設(shè)計過程以及它們的驅(qū)動程序的代碼的編寫。 本課題的研究己取得階段性成果,能夠?qū)崿F(xiàn)一些基本的功能。
標(biāo)簽: ARMDSP POS 架構(gòu) 射頻
上傳時間: 2013-06-07
上傳用戶:黑漆漆
fft算法,學(xué)習(xí)數(shù)字信號的基本也是最重要的算法,用于各種控制領(lǐng)域的最基本算法
標(biāo)簽: 傅里葉變換
上傳時間: 2013-04-24
上傳用戶:Wwill
隨著社會的發(fā)展,網(wǎng)絡(luò)視頻監(jiān)控系統(tǒng)已經(jīng)成為日常生產(chǎn)生活中的重要輔助設(shè)備,應(yīng)用十分廣泛。當(dāng)前視頻監(jiān)控系統(tǒng)正逐步由模擬化走向數(shù)字化,隨著視頻壓縮技術(shù)和網(wǎng)絡(luò)技術(shù)的發(fā)展,開發(fā)新一代的基于計算機網(wǎng)絡(luò)和多媒體MPEG-4壓縮算法的視頻監(jiān)控系統(tǒng)已成為整個行業(yè)技術(shù)發(fā)展的主要方向之一。人們有時會采用DSP與MPEG-4算法結(jié)合的方案來實現(xiàn),也有的部門采用了片上系統(tǒng)(SOC),但這些不但編程極度復(fù)雜,而且成本也過高。本文提出并研究設(shè)計了一種基于ARM微處理器S3C2410、MPEG-4專用壓縮芯片MPG440、以嵌入式Linux為操作系統(tǒng)的視頻監(jiān)控系統(tǒng)方案,不僅開發(fā)便捷、成本低廉,而且實時性較好,適應(yīng)范圍廣。 首先,采用軟硬件協(xié)同設(shè)計的思想提出了系統(tǒng)的總體設(shè)計方案,系統(tǒng)的整體架構(gòu)分為攝像頭、云臺控制器、網(wǎng)絡(luò)視頻服務(wù)器以及客戶端PC機等四大部分。 第二,以三星公司的S3C2410芯片和DAVICOM公司的DM9000以太網(wǎng)接口芯片為硬件核心,對整個系統(tǒng)進(jìn)行了模塊化的硬件電路的設(shè)計。根據(jù)S3C2410的特點及系統(tǒng)整體需求,完成了電源復(fù)位模塊、晶振模塊、存儲器接口模塊、視頻數(shù)據(jù)處理模塊、以太網(wǎng)接口模塊、云臺控制模塊等的硬件選型與電路連接。其中,在云臺控制模塊等的電路設(shè)計中充分體現(xiàn)了優(yōu)化設(shè)計的技巧,并重點對網(wǎng)絡(luò)接口部分和視頻數(shù)據(jù)處理部分進(jìn)行了詳細(xì)的硬件設(shè)計與說明。闡述了整個系統(tǒng)的工作流程。 第三,從應(yīng)用需求出發(fā),選擇嵌入式Linux操作系統(tǒng)作為本系統(tǒng)的軟件平臺,搭建了交叉式的開發(fā)環(huán)境,對bootloader進(jìn)行了選擇,并給出了加載步驟。完成了對嵌入式Linux內(nèi)核的選擇及移植。 第四,采用基于任務(wù)的設(shè)計方法對服務(wù)器端的軟件進(jìn)行了總體設(shè)計,主要包括共用程序庫、config配置文件、日志文件以及多個任務(wù)等。并對運行于客戶端的軟件設(shè)計進(jìn)行了簡要說明。 第五,由于數(shù)字視頻傳輸?shù)膶崟r性能和通過網(wǎng)絡(luò)傳輸以后客戶端接收的視頻圖像質(zhì)量在本系統(tǒng)中至關(guān)重要,所以本文對傳輸信道和網(wǎng)絡(luò)協(xié)議進(jìn)行了優(yōu)化選擇,并詳細(xì)闡述了IP組播技術(shù)、流媒體傳輸協(xié)議等在圖像傳輸過程中的具體應(yīng)用。
標(biāo)簽: Linux ARM 嵌入式 網(wǎng)絡(luò)視頻
上傳時間: 2013-04-24
上傳用戶:sc965382896
隨著全球經(jīng)濟(jì)不斷增長和信息技術(shù)持續(xù)發(fā)展,越來越多用戶提出了對數(shù)據(jù)、語音和視訊等寬帶接入業(yè)務(wù)的需求。傳統(tǒng)的接入網(wǎng)技術(shù)己成為新一代寬帶通信網(wǎng)絡(luò)建設(shè)的瓶頸,通信網(wǎng)絡(luò)的寬帶化成為一個必然的趨勢。在眾多新興的接入技術(shù)中,寬帶無線接入技術(shù)以其特有的優(yōu)勢成為近年來通信技術(shù)市場的最大亮點。基于IEEE802.16e的WiMAX技術(shù)作為一種面向無線城域網(wǎng)(WMAN)的寬帶接入方案,正以其優(yōu)異的性能和廣闊的市場前景而倍受關(guān)注。 本文是基于WiMAX技術(shù)的網(wǎng)絡(luò)終端的設(shè)計,根據(jù)IEEE802.16e協(xié)議,物理層需要對收發(fā)信息進(jìn)行編解碼、調(diào)制解調(diào)等的處理,其中包含很多運算密集的算法;這些處理有些適合硬件邏輯實現(xiàn),有些適合數(shù)字信號處理器實現(xiàn),所以設(shè)計采用了FPGAs+DSPs的實現(xiàn)方式。考慮對接收和發(fā)送數(shù)據(jù)的不同處理,在詳細(xì)分析上行和下行鏈路的工作過程的基礎(chǔ)上,對模塊的進(jìn)行了詳細(xì)劃分,并對系統(tǒng)的FPGA部分進(jìn)行了詳細(xì)設(shè)計。 設(shè)計中本文充分考慮了FPGA和DSP之間處理的優(yōu)缺點,并注意避免器件之間通信的復(fù)雜化,在滿足器件之間數(shù)據(jù)流量的同時,盡量使數(shù)據(jù)流向簡單化,避免了延時增加和接口帶寬調(diào)度的復(fù)雜化。最終整個設(shè)計完成完整的802.16e網(wǎng)絡(luò)終端的物理層基帶處理功能。
標(biāo)簽: WiMAX FPGA 網(wǎng)絡(luò)終端 基帶
上傳時間: 2013-06-01
上傳用戶:123456wh
H.264作為新一代視頻編碼標(biāo)準(zhǔn),相比上一代視頻編碼標(biāo)準(zhǔn)MPEG2,在相同畫質(zhì)下,平均節(jié)約64﹪的碼流。該標(biāo)準(zhǔn)僅設(shè)定了碼流的語法結(jié)構(gòu)和解碼器結(jié)構(gòu),實現(xiàn)靈活性極大,其規(guī)定了三個檔次,每個檔次支持一組特定的編碼功能,并支持一類特定的應(yīng)用,因此。H.264的編碼器的設(shè)計可以根據(jù)需求的不同而不同。 H.264雖然具有優(yōu)異的壓縮性能,但是其復(fù)雜度卻比一般編碼器高的多。本文對H.264進(jìn)行了編碼復(fù)雜度分析,并統(tǒng)計了整個軟件編碼中計算量的分布。H.264中采用了率失真優(yōu)化算法,提高了幀內(nèi)預(yù)測編碼的效率。在該算法下進(jìn)行幀內(nèi)預(yù)測時,為了得到一個宏塊的預(yù)測模式,需要進(jìn)行592次率失真代價計算。因此為了降低幀內(nèi)預(yù)測模式選擇的計算復(fù)雜度,本文改進(jìn)了幀內(nèi)預(yù)測模式選擇算法。實踐證明,在PSNR值的損失可以忽略不計的情況下,該算法相比原算法,幀內(nèi)編碼時間平均節(jié)約60﹪以上,對編碼的實時性有較大幫助。 為了實現(xiàn)實時編碼,考慮到FPGA的高效運算速度和使用靈活性,本文還研究了H.264編碼器基本檔次的FPGA實現(xiàn)。首先研究了H.264編碼器硬件實現(xiàn)架構(gòu),并對影響編碼速度,且具有硬件實現(xiàn)優(yōu)越性的幾個重要部分進(jìn)行了算法研究和FPGA.實現(xiàn)。本文主要研究了H.264編碼器中整數(shù)DCT變換、量化、Zig-Zag掃描、CAVLC編碼以及反量化、逆整數(shù)DCT變換等部分。分別對這些模塊進(jìn)行了綜合和時序仿真,并將驗證后通過的系統(tǒng)模塊下載到Xilinx virtex-Ⅱ Pro的FPGA中,進(jìn)行了在線測試,驗證了該系統(tǒng)對輸入的殘差數(shù)據(jù)實時壓縮編碼的功能。 本文對H.264編碼器幀內(nèi)預(yù)測模式選擇算法的改進(jìn),算法實現(xiàn)簡單,對軟件編碼的實時性有很大幫助。本文對在單片F(xiàn)PGA上實現(xiàn)H.264編碼器做出了探索性嘗試,這對H.264編碼器芯片的設(shè)計有著積極的借鑒性。
標(biāo)簽: FPGA 264 幀內(nèi)預(yù)測 算法優(yōu)化
上傳時間: 2013-05-25
上傳用戶:refent
JPEG2000是新一代的靜態(tài)圖像壓縮標(biāo)準(zhǔn),它相比JPEG有很多新的特性,如漸進(jìn)傳輸和感興趣區(qū)域編碼等,因而它具有廣闊的應(yīng)用前景,特別是在數(shù)碼相機、PDA等便攜式設(shè)備中。 JPEG2000的核心主要包括小波變換和基于最優(yōu)化截斷點的嵌入式塊編碼(EBCOT)算法,其計算復(fù)雜度遠(yuǎn)遠(yuǎn)高于JPEG,完全采用軟件方案實現(xiàn)將會占用大量的處理器時間和內(nèi)存開銷,而且速度較慢,實時處理的能力較差。為了推廣JPEG2000在便攜式產(chǎn)品、消費類電子產(chǎn)品中的應(yīng)用,打開巨大的潛在市場,研究硬件實現(xiàn)的算法實時處理方案具有重要的應(yīng)用價值。 EBCOT算法是一個兩層的編碼引擎,其中的上下文編碼的運算量約占到總運算量的50%,是提高編碼速度的關(guān)鍵算法之一。由于上下文編碼大部分都是邏輯運算,沒有復(fù)雜的數(shù)學(xué)運算,但邏輯控制流程復(fù)雜繁瑣,對存儲器訪問頻繁,采用DSP或者其他的通用處理器通過指令控制實現(xiàn)該算法,未能顯著提高編碼速度。本文采用FPGA芯片,以電路邏輯的方式來實現(xiàn)該算法并進(jìn)行優(yōu)化,在研究和分析了上下文編碼算法運算特點的基礎(chǔ)上,設(shè)計了列判斷和交錯存儲相結(jié)合的硬件實現(xiàn)方案,并采用硬件描述語言Verilog在寄存器傳輸級描述了相應(yīng)的硬件電路。通過功能仿真和邏輯綜合后,所獲得的上下文編碼模塊最大時鐘頻率為101MHz,且能在130ms內(nèi)完成對一幅512×512灰度圖像的編碼,性能比Jasper軟件中的實現(xiàn)方案提高了75%。 JPEG2000的一個重要特性是其具有漸進(jìn)傳輸?shù)哪芰Γa流組織是獲得漸進(jìn)傳輸特性的技術(shù)關(guān)鍵。碼流組織通過在輸出碼流中安排數(shù)據(jù)包的先后順序來實現(xiàn)漸進(jìn)傳輸?shù)哪康摹1疚膶PEG2000中實現(xiàn)漸進(jìn)傳輸?shù)臋C制進(jìn)行了分析,并研究了碼流組織的算法實現(xiàn)。 為了對JPEG2000算法實現(xiàn)進(jìn)行驗證,本文設(shè)計了基于FPGA和ARM的驗證實驗平臺,其中FPGA主要完成算法中運算量較大的小波變換、上下文編碼和算術(shù)編碼,而ARM處理器則完成碼流組織、數(shù)據(jù)打包以及和PC機的通信。本文在該平臺上對所設(shè)計的上下文編碼算法和碼流組織模塊的設(shè)計進(jìn)行了驗證,實驗結(jié)果表明本文設(shè)計的算法模塊功能正確,并在一定程度上提高了編碼速度。
上傳時間: 2013-04-24
上傳用戶:獨孤求源
JPEG2000是新一代圖像壓縮標(biāo)準(zhǔn),JPEG2000與傳統(tǒng)JPEG最大的不同,在于它放棄了JPEG所采用的以離散余弦變換(Discrete Cosine Transform)為主的區(qū)塊編碼方式,而采用以小波轉(zhuǎn)換(Wavelet Transform)為主的多解析編碼方式.離散小波變換算法是現(xiàn)代譜分析工具,在圖像處理與圖像分析領(lǐng)域正得到越來越廣泛的應(yīng)用.由于JPEG2000標(biāo)準(zhǔn)具有復(fù)雜的算法,全部用軟件來實現(xiàn)將會占用很大的處理器時間開銷和內(nèi)存開銷,尤其對于實時圖像傳輸和處理系統(tǒng),因而用硬件電路來實現(xiàn)JPEG2000標(biāo)準(zhǔn)的部分或全部,就具有重要的意義,本課題的目的就是用硬件電路來實現(xiàn)JPEG2000標(biāo)準(zhǔn)中的離散小波變換部分,論文研究的主要工作就是設(shè)計了一個符合JPEG2000標(biāo)準(zhǔn)的、高性能的多級二維離散小波變換的硬件電路.論文研究的內(nèi)容主要分為兩部分,第一部分首先分析了JPEG2000標(biāo)準(zhǔn)和離散小波變換的原理,重點研究了離散小波變換的快速算法,包括第一代小波變換所采用的卷積算法和第二代小波變換所采用的提升算法,然后具體分析了離散小波變換在JPEG2000中的具體實現(xiàn).論文第二部分對兩種離散小波變換快速算法的硬件實現(xiàn)進(jìn)行了比較,并選擇卷積濾波算法作為硬件實現(xiàn)的對象,并采用Daubechies9/7小波基.然后具體設(shè)計了離散小波變換的各個模塊,所有的模塊都是有硬件描述語言(Verilog HDL)來實現(xiàn),經(jīng)過仿真和邏輯綜合,在一塊自行設(shè)計的FPGA開發(fā)板上進(jìn)行了驗證.仿真和驗證的結(jié)果表明了該小波變換的硬件電路符合JPEG2000標(biāo)準(zhǔn),具有較高的速度和信噪比.
上傳時間: 2013-04-24
上傳用戶:h886166
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1