數字頻率計數字頻率計數字頻率計數字頻率計
資源簡介:數控振蕩器的頻率控制字寄存器、相位控制字寄存器、累加器和加法器可以用VHDL語言描述,集成在一個模塊中,提供VHDL源程序供大家學習和討論。\r\n
上傳時間: 2013-09-04
上傳用戶:a471778
資源簡介:數控振蕩器的頻率控制字寄存器、相位控制字寄存器、累加器和加法器可以用VHDL語言描述,集成在一個模塊中,提供VHDL源程序供大家學習和討論。
上傳時間: 2014-08-31
上傳用戶:yan2267246
資源簡介:MSP430F149實現對周期的計數,進而可以對輸入周期性信號的頻率進行技術
上傳時間: 2017-04-05
上傳用戶:lizhen9880
資源簡介:心率計C程序代碼3位數碼管顯示心跳頻率 鍵盤切換顯示學號或開始計數
上傳時間: 2014-01-14
上傳用戶:13681659100
資源簡介:PLL是數字鎖相環設計源程序, 其中, Fi是輸入頻率(接收數據), Fo(Q5)是本地輸出頻率. 目的是從輸入數據中提取時鐘信號(Q5), 其頻率與數據速率一致, 時鐘上升沿鎖定在數據的上升和下降沿上;頂層文件是PLL.GDF
上傳時間: 2014-06-09
上傳用戶:daguda
資源簡介:PLL是數字鎖相環設計源程序, 其中, Fi是輸入頻率(接收數據), 數字鎖相技術在通信領域應用非常廣泛,本例用VHDL描述了一個鎖相環作為參考,源碼已經調試過。編譯器synplicty.Fo(Q5)是本地輸出頻率. 目的是從輸入數據中提取時鐘信號(Q5), 其頻率與數據速率一致,...
上傳時間: 2013-12-31
上傳用戶:hphh
資源簡介:PLL是數字鎖相環設計源程序, 其中, Fi是輸入頻率(接收數據), Fo(Q5)是本地輸出頻率. 目的是從輸入數據中提取時鐘信號(Q5), 其頻率與數據速率一致, 時鐘上升沿鎖定在數據的上升和下降沿上; 頂層文件是PLL.GDF
上傳時間: 2017-07-24
上傳用戶:璇珠官人
資源簡介:鎖相技術相關專輯 38冊 209M用數字鎖相環電路實現高精度寬范圍頻率控制.pdf
上傳時間: 2014-05-05
上傳用戶:時代將軍
資源簡介:一個統計英語單詞出現頻率的軟件源程序,結果按頻率從大到小排列,并給出頻率.該軟件將統計結果存于記事本中.
上傳時間: 2015-09-13
上傳用戶:liuchee
資源簡介:基于Verilog-HDL的硬件電路的實現 9.4 脈沖頻率的測量與顯示 9.4.1 脈沖頻率的測量原理 9.4.2 頻率計的工作原理 9.4.3 頻率測量模塊的設計與實現 9.4.4 while循環語句的使用方法 9.4.5 門控信號發生模塊的設計與實現 9...
上傳時間: 2013-12-01
上傳用戶:frank1234
資源簡介:用在ic 卡頻率測試 如公交卡停車場卡等 最高頻率18.50MHZ
上傳時間: 2014-01-15
上傳用戶:klin3139
資源簡介:C語言/數字電子鐘:具有時、分、秒計數顯示功能,以二十四小時循環計時;具有鬧鐘功能;具有清零,調節小時、分鐘、秒數的功能
上傳時間: 2017-07-25
上傳用戶:二驅蚊器
資源簡介:玩法: 一開始先下數字 下完25個數字後 再開始圈選數字 先達到5條連線者獲勝 在下數字跟選數字時 按滑鼠右鍵都能無限反悔 當然 電腦部分仍然是兩光兩光的... 還有畫面也是粉差啦...
上傳時間: 2014-01-09
上傳用戶:cazjing
資源簡介:用于邏輯分析儀的組合字觸發程序,帶四級觸發字和一個屏蔽字,當滿足觸發條件是輸出高電平,復位后清零
上傳時間: 2015-06-08
上傳用戶:ouyangtongze
資源簡介:1.套接字編程原理 1.1 Client/server通信模型 1.2 Windows Sockets規范 1.3 套接字 1.3.1 套接字定義 1.3.2分類 1.3.3 套接字的作用 1.3.4端口與地址 1.3.5 套接口屬性 2.基本的Windows Sockets API編程 2.1常用函數 2.2 TCP實例 2.3 UDP實例 ...
上傳時間: 2014-01-20
上傳用戶:zhangzhenyu
資源簡介:WCG-12232顯示字程序_C51,WCG-12232顯示字程序_C51
上傳時間: 2015-08-21
上傳用戶:lgnf
資源簡介:利用最少回合數 對於給定一個字串 再給定一些參考字元 利用替換掉字元來達到與給定的字串為目的
上傳時間: 2015-11-13
上傳用戶:gundamwzc
資源簡介:xpbutton是一個delphi的按鈕套件,可以更改字體的顏色及字型
上傳時間: 2016-01-30
上傳用戶:guanliya
資源簡介:將windows font 轉點陣字型lcd 或鉅鎮字型 8051
上傳時間: 2014-01-25
上傳用戶:myworkpost
資源簡介:用以判決輸入碼字是否唯一可譯碼 先輸入總的碼字個數 再輸入各個碼字 程序會判斷出該碼字集合是否為唯一可譯碼
上傳時間: 2016-07-18
上傳用戶:hxy200501
資源簡介:通用數據傳送指令. MOV 傳送字或字節. MOVSX 先符號擴展,再傳送. MOVZX 先零擴展,再傳送. PUSH 把字壓入堆棧. POP 把字彈出堆棧. PUSHA 把AX,CX,DX,BX,SP,BP,SI,DI依次壓入堆棧. POPA 把DI,SI,BP,SP,BX,DX,CX,AX依次彈出堆棧. PUSHAD...
上傳時間: 2016-08-17
上傳用戶:13681659100
資源簡介:用java寫的一字棋游戲(即井字棋),支持兩人進行游戲。
上傳時間: 2013-12-18
上傳用戶:253189838
資源簡介:1、 利用FLEX10的片內RAM資源,根據DDS原理,設計產生正弦信號的各功能模塊和頂層原理圖; 2、 利用實驗板上的TLC7259轉換器,將1中得到的正弦信號,通過D/A轉換,通過ME5534濾波后在示波器上觀察; 3、 輸出波形要求: 在輸入時鐘頻率為16KHz時,輸出正弦波...
上傳時間: 2013-09-06
上傳用戶:zhuimenghuadie
資源簡介:由于直接計數測頻法只是簡單地記下單位時間內信號的重復次數,其計數數值會有±1個計數誤差。為提高精度,系統運用等精度頻率測試技術,采用FPGA作為計數器,利用單片機來進行數據處理,將處理好的數據送到用8片LED組成的顯示器中進行顯示,解決了±1個誤差的問題。...
上傳時間: 2013-11-21
上傳用戶:a1054751988
資源簡介:c8051f040 t3頻率方波輸出,T4脈沖計數,T2計時例程
上傳時間: 2014-01-09
上傳用戶:dancnc
資源簡介:分頻器是FPGA設計中使用頻率非常高的基本單元之一。盡管目前在大部分設計中還廣泛使用集成鎖相環(如altera的PLL,Xilinx的DLL)來進行時鐘的分頻、倍頻以及相移設計,但是,對于時鐘要求不太嚴格的設計,通過自主設計進行時鐘分頻的實現方法仍然非常流行。首先...
上傳時間: 2016-06-14
上傳用戶:wpwpwlxwlx
資源簡介:本例載波頻率為20KHz,或載波周期為50μs。DSP晶振10MHz,內部4倍頻,時鐘頻率為40MHz,計數周期為25ns。假設調制波頻率由外部輸入(1~50Hz),并轉換成合適的格式(本例為Q4格式)。調制系數M為0~0.9。死區時間1.6μs。最小刪除脈寬3μs。 主程序的工作...
上傳時間: 2016-10-12
上傳用戶:tonyshao
資源簡介:8位十六進制頻率計設計 根據頻率的定義和頻率測量的基本原理,測定信號的頻率必須有一個脈寬為1s的輸入信號脈沖計數允許信號;1s計數結束后,計數值被鎖入鎖存器,計數器清零,為下一測頻計數周期做好準備。測頻控制信號可由一個獨立的發生器(FTCTRL)來產生...
上傳時間: 2013-12-26
上傳用戶:咔樂塢
資源簡介:采樣法生成三相SPWM波的開環調速控制程序載波頻率為20KHz,或載波周期為50μs。DSP晶振10MHz,內部4倍頻,時鐘頻率為40MHz,計數周期為25ns。假設調制波頻率由外部輸入(1~50Hz),并轉換成合適的格式
上傳時間: 2014-01-17
上傳用戶:15736969615
資源簡介:頻率特性測試儀(簡稱掃頻儀)是一種測試電路頻率特性的儀器,它廣泛應用于無線電、電視、雷達及通信等領域,為分析和改善電路的性能提供了便利的手段。而傳統的掃頻儀由多個模塊構成,電路復雜,體積龐大,而且在高頻測量中,大量的分立元件易受溫度變化和電磁...
上傳時間: 2013-06-08
上傳用戶:xiangwuy