基于FPGA的自適應數字頻率計,測量范圍1Hz-99.9MHz
資源簡介:基于FPGA的自適應數字頻率計,測量范圍1Hz-99.9MHz
上傳時間: 2013-12-23
上傳用戶:ztj182002
資源簡介:基于FPGA的等精度數字頻率計實現等精度的頻率計
上傳時間: 2013-12-28
上傳用戶:jyycc
資源簡介:基于FPGA的自適應濾波器的實現。采用Verilog編程,2階濾波器。
上傳時間: 2017-07-15
上傳用戶:ve3344
資源簡介:該文檔為基于FPGA的自適應LMS算法的實現簡介文檔,是一份很不錯的參考資料,具有較高參考價值,感興趣的可以下載看看………………
上傳時間: 2021-11-29
上傳用戶:XuVshu
資源簡介:頻率是電子技術領域內的一個基本參數,同時也是一個非常重要的參數。穩定的時鐘在高性能電子系統中有著舉足輕重的作用,直接決定系統性能的優劣。隨著電子技術的發展,測頻系統使用時鐘的提高,測頻技術有了相當大的發展,但不管是何種測頻方法,±1個計數誤...
上傳時間: 2013-06-05
上傳用戶:wys0120
資源簡介:頻率是電子技術領域內的一個基本參數,同時也是一個非常重要的參數。穩定的時鐘在高性能電子系統中有著舉足輕重的作用,直接決定系統性能的優劣。隨著電子技術的發展,測頻系統使用時鐘的提高,測頻技術有了相當大的發展,但不管是何種測頻方法,±1個計數誤...
上傳時間: 2013-04-24
上傳用戶:qqoqoqo
資源簡介:數字頻率計是電工電子中常用的測量儀器,數字頻率計通過用輸入待測信號對一特定長度的信號進行計數,從而得出頻率并通過數碼管直觀的顯示出來。本文提出了一種與輸入同步的數字頻率計的設計,提高了頻率計的精度,設計采用Multisim軟件進行設計和仿真的過程,介紹...
上傳時間: 2022-05-08
上傳用戶:
資源簡介:自適應濾波器是統計信號處理的一個重要組成部分。在實際應用中,由于沒有充足的信息來設計固定系數的數字濾波器,或者設計規則會在濾波器正常運行時改變,因此我們需要研究自適應濾波器。凡是需要處理未知統計環境下運算結果所產生的信號或需要處理非平穩信號...
上傳時間: 2013-07-11
上傳用戶:W51631
資源簡介:一個用DCT的數字水印畢業論文。本文重點研究了基于DCT的低頻水印算法、基于DCT的中頻水印算法和基于DCT的自適應視頻水印方案。
上傳時間: 2015-11-02
上傳用戶:330402686
資源簡介:基于凌陽單片機的簡易語音數字頻率計源碼.實驗了語音播報測量的頻率,幅度值等.
上傳時間: 2014-09-06
上傳用戶:jiahao131
資源簡介:數字頻率計是一種用來測試周期性變化信號工作頻率的裝置。其原理是在規定的單位時間(閘門時間)內,記錄輸入的脈沖的個數。我們可以通過改變記錄脈沖的閘門時間來切換測頻量程。本文利用EDA技術中的Max+plusⅡ作為開發工具,設計了基于FPGA的8位十進制頻率計,...
上傳時間: 2013-12-31
上傳用戶:1079836864
資源簡介:在現代電子系統中,數字化已經成為發展的必然趨勢,接收機數字化是電子系統數字化中的一項重要內容,對數字化接收機的研究具有重要的意義。隨著數字化理論和微電子技術的迅速發展,高速的中頻數字化接收機的實現已經成為可能。本文研究了一種基于FPGA的軟件無...
上傳時間: 2013-05-18
上傳用戶:450976175
資源簡介:本論文設計了一種基于FPGA的高速FIR數字濾波器,濾波器實現低通濾波,截止頻率為1MHz,通帶波紋小于1 dB,阻帶最大衰減為-40 dB,輸入輸出數據為8位二進制,采樣頻率為10MHz。 論文首先簡要介紹了數字濾波器的基本原理和線性FIR數字濾波器的性質、結構,根據濾波器的...
上傳時間: 2013-05-24
上傳用戶:qiaoyue
資源簡介:本論文設計了一種基于FPGA的高速FIR數字濾波器,濾波器實現低通濾波,截止頻率為1MHz,通帶波紋小于1 dB,阻帶最大衰減為-40 dB,輸入輸出數據為8位二進制,采樣頻率為10MHz。 論文首先簡要介紹了數字濾波器的基本原理和線性FIR數字濾波器的性質、結構,根據濾波器的...
上傳時間: 2013-07-15
上傳用戶:lanwei
資源簡介:基于FPGA的可編程數字濾波器系統,基于FPGA的數字濾波器的設計與實現,基于FPGA流水線分布式算法的FIR濾波器的實現
上傳時間: 2013-08-11
上傳用戶:sz_hjbf
資源簡介:基于FPGA的多功能數字鐘的設計與實現 內附有詳盡的Verilog HDL源碼,其功能主要有:時間設置,時間顯示,跑表,分頻,日期設置,日期顯示等
上傳時間: 2013-08-18
上傳用戶:問題問題
資源簡介:基于TMS320C32的自適應濾波程序,已調試通過.可以和低通濾波做比較 觀察其優點 開發環境
上傳時間: 2013-12-24
上傳用戶:cuiyashuo
資源簡介:通過最速下降算法研究基于梯度的自適應方法,最速下降是遞歸的,濾波器計算是一步步迭代進行
上傳時間: 2015-06-15
上傳用戶:qilin
資源簡介:該文件用于基于MPEG4的自適應傳輸研究,希望對大家有幫助
上傳時間: 2015-08-27
上傳用戶:epson850
資源簡介:自己寫的基于LMS的自適應噪聲抵消,例子是對一WAV聲頻信號去噪,效果不錯,對這方面感興趣的可以
上傳時間: 2015-08-28
上傳用戶:無聊來刷下
資源簡介:很好的自適應數字濾波器ppt!希望你喜歡!
上傳時間: 2015-11-02
上傳用戶:極客
資源簡介:基于FPGA的多功能數字鐘Verilog設計2007-06-17 21:06基本功能: 1.具有時、分、秒計數顯示功能(6位數碼管構成),以24小時循環為計時基準。 2. 具有調節小時、分鐘的功能。 3.具有整點報時功能,整點報時的同時數碼管顯示閃爍提示。
上傳時間: 2016-03-10
上傳用戶:cc1915
資源簡介:基于VHDL的8位十進制頻率計的詳細設計。
上傳時間: 2016-03-19
上傳用戶:jjj0202
資源簡介:51單片機開發的等精度數字頻率計,實現計數0-
上傳時間: 2013-12-31
上傳用戶:sqq
資源簡介:基于FPGA的多功能數字鐘的設計與實現 內附有詳盡的Verilog HDL源碼,其功能主要有:時間設置,時間顯示,跑表,分頻,日期設置,日期顯示等
上傳時間: 2016-09-06
上傳用戶:1583060504
資源簡介:Verilog HDL下的4 位數字頻率計控制模塊源代碼
上傳時間: 2016-11-25
上傳用戶:ainimao
資源簡介:本程序完整的實現了數字頻率計的常用功能。并對通常數字頻率計的常見問題進行了改進。具有實用價值。
上傳時間: 2017-06-05
上傳用戶:dyctj
資源簡介:基于DSP的自適應濾波LMS算法的研究和實現。自適應算法的解釋及仿真實現,以及在單片機的應用
上傳時間: 2013-12-25
上傳用戶:lanhuaying
資源簡介:基于DSP的自適應濾波器的設計與實現(C54x上實現)的源代碼,采用C和匯編混合編程,希望對大家有用...
上傳時間: 2013-12-23
上傳用戶:cxl274287265
資源簡介:該pdf描述的是簡易數字頻率計的設計與分析, 希望對設計到數字頻率計的朋友有點用處。
上傳時間: 2017-07-29
上傳用戶:ls530720646