vhdl 實(shí)現(xiàn)的頻率計(jì),可以到實(shí)驗(yàn)箱上實(shí)現(xiàn).
資源簡(jiǎn)介:vhdl 實(shí)現(xiàn)的頻率計(jì),可以到實(shí)驗(yàn)箱上實(shí)現(xiàn).
上傳時(shí)間: 2013-12-22
上傳用戶:lmeeworm
資源簡(jiǎn)介:基于vhdl語(yǔ)言的頻率計(jì)具有高速計(jì)頻,體積小的特點(diǎn)
上傳時(shí)間: 2015-06-14
上傳用戶:曹云鵬
資源簡(jiǎn)介:vhdl編寫的頻率計(jì)程序,很好用,誤差為0
上傳時(shí)間: 2013-12-24
上傳用戶:h886166
資源簡(jiǎn)介:基于51單片機(jī)實(shí)現(xiàn)的頻率計(jì)程序,通過(guò)51單片機(jī)的計(jì)數(shù)器來(lái)實(shí)現(xiàn)頻率測(cè)量
上傳時(shí)間: 2015-12-29
上傳用戶:gut1234567
資源簡(jiǎn)介:該程序詳細(xì)介紹了51實(shí)現(xiàn)的頻率計(jì)的設(shè)計(jì)使用編程代碼
上傳時(shí)間: 2016-04-14
上傳用戶:cuiyashuo
資源簡(jiǎn)介:用單片機(jī)實(shí)現(xiàn)的頻率計(jì),使用的是STC12系列的單片機(jī),兼容51系列,可以測(cè)試頻率到2M左右,液晶顯示出頻率,這里使用的晶振是24M的.用戶可以自行修改并修正延時(shí)值
上傳時(shí)間: 2014-01-17
上傳用戶:thinode
資源簡(jiǎn)介:用vhdl實(shí)現(xiàn)數(shù)字頻率計(jì),1. 時(shí)基產(chǎn)生與測(cè)頻時(shí)序控制電路模塊2. 待測(cè)信號(hào)脈沖計(jì)數(shù)電路模塊3.鎖存與譯碼顯示控制電路模塊4.頂層電路模塊.
上傳時(shí)間: 2016-06-04
上傳用戶:ls530720646
資源簡(jiǎn)介:用Verilog HDL / vhdl實(shí)現(xiàn)的數(shù)字頻率計(jì)(完整實(shí)驗(yàn)報(bào)告)
上傳時(shí)間: 2014-01-22
上傳用戶:dapangxie
資源簡(jiǎn)介:基于FPGA的數(shù)字頻率計(jì)的設(shè)計(jì)11利用vhdl 硬件描述語(yǔ)言設(shè)計(jì),并在EDA(電子設(shè)計(jì)自動(dòng)化) 工具的幫助下,用大規(guī)模可編程邏輯器件(FPGA/ CPLD) 實(shí)現(xiàn)數(shù)字頻率計(jì)的設(shè)計(jì)原理及相關(guān)程序
上傳時(shí)間: 2013-11-25
上傳用戶:ruan2570406
資源簡(jiǎn)介:vhdl語(yǔ)言實(shí)現(xiàn)的頻率發(fā)生器,可以產(chǎn)生不同的頻率
上傳時(shí)間: 2013-12-24
上傳用戶:txfyddz
資源簡(jiǎn)介:一個(gè)vhdl實(shí)現(xiàn)的測(cè)頻計(jì),開發(fā)環(huán)境為任何支持vhdl語(yǔ)言的廠商提供的開發(fā)環(huán)境
上傳時(shí)間: 2014-07-31
上傳用戶:水中浮云
資源簡(jiǎn)介:用vhdl實(shí)現(xiàn)數(shù)字頻率的畢業(yè)設(shè)計(jì)!doc文檔中有源程序。可以實(shí)現(xiàn)功能!
上傳時(shí)間: 2014-01-19
上傳用戶:561596
資源簡(jiǎn)介:一個(gè)用vhdl完成的8位數(shù)顯的16進(jìn)制的頻率計(jì)
上傳時(shí)間: 2015-06-25
上傳用戶:風(fēng)之驕子
資源簡(jiǎn)介:vhdl語(yǔ)言寫的頻率計(jì)的程序,內(nèi)帶完整的技術(shù)報(bào)告
上傳時(shí)間: 2015-07-13
上傳用戶:天涯
資源簡(jiǎn)介:用vhdl 語(yǔ)言描述頻率計(jì)的設(shè)計(jì),其開發(fā)均在FPGA中
上傳時(shí)間: 2013-12-24
上傳用戶:change0329
資源簡(jiǎn)介:用vhdl語(yǔ)言設(shè)計(jì)的頻率計(jì),經(jīng)過(guò)驗(yàn)證,沒(méi)有問(wèn)題
上傳時(shí)間: 2013-12-08
上傳用戶:15736969615
資源簡(jiǎn)介:采用等精度測(cè)頻原理的頻率計(jì)的程序與仿真,用verilog語(yǔ)言實(shí)現(xiàn),可以仿真綜合得到所想時(shí)序!
上傳時(shí)間: 2016-03-20
上傳用戶:Altman
資源簡(jiǎn)介:內(nèi)有多個(gè)用vhdl實(shí)現(xiàn)的元件代碼,計(jì)數(shù)器,頻率計(jì),狀態(tài)機(jī)等等,相信一定會(huì)對(duì)你有幫助的
上傳時(shí)間: 2014-01-10
上傳用戶:aa54
資源簡(jiǎn)介:這個(gè)是在vhdl環(huán)境下的頻率計(jì)的系統(tǒng)設(shè)計(jì)。
上傳時(shí)間: 2013-12-18
上傳用戶:xuan‘nian
資源簡(jiǎn)介:這個(gè)程序是基于等精度測(cè)頻原理的頻率計(jì),用vhdl語(yǔ)言實(shí)現(xiàn),頻率測(cè)量測(cè)量范圍1~9999;用4位帶小數(shù)點(diǎn)數(shù)碼管顯示其頻率,并且具有超量程、欠量程提示功能。
上傳時(shí)間: 2014-01-23
上傳用戶:linlin
資源簡(jiǎn)介:頻率計(jì)介紹了用vhdl語(yǔ)言編寫的頻率計(jì)的程序,詳細(xì)編寫了如何測(cè)頻,如何計(jì)數(shù)頻率。
上傳時(shí)間: 2014-11-29
上傳用戶:cazjing
資源簡(jiǎn)介:Keilc51和proteus環(huán)境下實(shí)現(xiàn)的0-50MHz的頻率計(jì)。
上傳時(shí)間: 2016-10-02
上傳用戶:gengxiaochao
資源簡(jiǎn)介:一個(gè)基于vhdl的有效位為8位的頻率計(jì),可以精確測(cè)量輸入信號(hào)的頻率
上傳時(shí)間: 2014-01-25
上傳用戶:yuzsu
資源簡(jiǎn)介:vhdl代碼: 采用等精度測(cè)頻原理的頻率計(jì)程序與仿真!初學(xué)fpga者可以參考參考!!比較簡(jiǎn)單
上傳時(shí)間: 2014-01-21
上傳用戶:zhangzhenyu
資源簡(jiǎn)介:此為基于單片機(jī)的頻率計(jì)設(shè)計(jì)。利用匯編語(yǔ)言實(shí)現(xiàn)了采樣頻率,用LED數(shù)碼管輸出頻率數(shù)值等功能。
上傳時(shí)間: 2014-09-03
上傳用戶:lvzhr
資源簡(jiǎn)介:基于FPGA的等精度數(shù)字頻率計(jì)實(shí)現(xiàn)等精度的頻率計(jì)
上傳時(shí)間: 2013-12-28
上傳用戶:jyycc
資源簡(jiǎn)介:基于單片機(jī)的頻率計(jì)的實(shí)現(xiàn)和protuse仿真-Frequency meter based on single chip implementation and protuse simulation
上傳時(shí)間: 2013-06-04
上傳用戶:杜瑩12345
資源簡(jiǎn)介:頻率計(jì)的設(shè)計(jì)有多種方式,本文闡述一種基于STC89C52RC單片機(jī)設(shè)計(jì)頻率計(jì)的方法。并詳細(xì)介紹了基于STC89C52RC單片機(jī)的頻率計(jì)的硬件構(gòu)成、電路設(shè)計(jì)、軟件設(shè)計(jì)流程。
上傳時(shí)間: 2013-10-27
上傳用戶:1397412112
資源簡(jiǎn)介:自己寫的頻率計(jì)顯示部分,,,與fpja通信使用即可實(shí)現(xiàn)1——10M的頻率測(cè)量
上傳時(shí)間: 2014-01-25
上傳用戶:源弋弋
資源簡(jiǎn)介:基于FLEX10K的頻率計(jì)設(shè)計(jì),采用分層設(shè)計(jì),頂層文件為GDF,其余為vhdl代碼,有一定的參考價(jià)值。
上傳時(shí)間: 2014-11-27
上傳用戶:youmo81